位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第0页 > MC9328MX21_10 > MC9328MX21_10 PDF资料 > MC9328MX21_10 PDF资料1第19页

特定网络阳离子
5
RESET_IN
HRESET
RESET_OUT
6
14个循环@ CLK32
4
CLK32
HCLK
与RESET_IN图3.时序关系
表12.复位模块时序参数
REF
号
1
2
3
4
5
6
1.8 V
±
0.10 V 3.0 V
±
0.30 V
参数
民
宽输入POWER_ON_RESET的
内部宽度的POWER_ON_RESET
( CLK32在32千赫)
7K到32K周期担架SDRAM复位
14K至32K周期担架内部系统复位HRESERT
输出复位引脚RESET_OUT
宽度的外部硬复位RESET_IN
4K到32K周期预选赛
800
300
7
14
4
4
最大
–
300
7
14
–
4
民
800
300
7
14
4
4
最大
–
300
7
14
–
4
ms
ms
CLK32周期
CLK32周期
CLK32周期
CLK32周期
单位
3.7
外部DMA请求和许可
外部的DMA请求是低电平有效信号,将使用的外部设备来的i.MX21处理器
请求DMAC进行数据传送。
外部DMA请求断言后, DMA突发开始时,通道上的外部
请求的源(按照RSSR设定)成为当前最高优先级信道。外部
设备使用外部DMA请求应该保持它的请求有效,直到它由DMAC维修。
一个外部DMA请求将启动一个DMA爆裂。
MC9328MX21技术数据,版本3.4
飞思卡尔半导体公司
19