
M48Z129Y , M48Z129V
操作模式
2
操作模式
该M48Z129Y / V也有自己的掉电检测电路。该控制电路不断
监视电源电压是否超出容限条件。当V
CC
是出公差,
该电路的写保护SRAM ,在不可预知的中间,提供数据安全
系统操作。由于V
CC
跌倒时,控制电路会自动切换到电池,
维护数据,直到有效恢复供电。
表2中。
模式
DESELECT
写
读
读
DESELECT
DESELECT
1.
操作模式
V
CC
4.5 5.5 V
or
3.0至3.6 V
V
SO
到V
PFD
(分钟)
(1)
≤
V
SO(1)
E
V
IH
V
IL
V
IL
V
IL
X
X
G
X
X
V
IL
V
IH
X
X
W
X
V
IL
V
IH
V
IH
X
X
DQ0-DQ7
高Z
D
IN
D
OUT
高Z
高Z
高Z
动力
待机
活跃
活跃
活跃
CMOS待机
电池备份模式
SEE
表10
了解详细信息。
注意:
X = V
IH
或V
IL
; V
SO
=备用电池切换电压
2.1
读取模式
该M48Z129Y / V是在读取模式下,每当W(写使能)高, E(芯片
使能)是低的。由17地址输入指定的唯一的地址定义哪一个
在131072个字节的数据是要被访问。有效数据将可在所述数据I / O引脚
T内
AVQV
(地址访问时间)的最后一个地址输入信号之后是稳定的,从而提供了
E和G存取时间也满意。如果E和G的访问时间得不到满足,有效数据
将是可利用后的芯片,后者使访问时间(叔
ELQV
)或输出使能
访问时间(吨
GLQV
).
八三态数据I / O信号的状态由E和G.控制,如果输出
吨前激活
AVQV
中,数据线将被驱动至一个不确定状态,直到吨
AVQV
。如果
地址输入被改变,而E和G保持活跃,输出数据将保持有效
对于T
AXQX
(输出数据保持时间),但走不定,直到下一个地址的访问。
图4中。
地址控制, READ模式AC波形
tAVAV
A0-A16
tAVQV
tAXQX
DQ0-DQ7
数据有效
数据有效
AI02324
有效
注意:
芯片使能( E)和输出使能( G) =低,写使能( W) =高
文档编号5716版本7
7/20