位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第0页 > M24LR64-R_1006 > M24LR64-R_1006 PDF资料 > M24LR64-R_1006 PDF资料4第45页

M24LR64-R
数据传输速率和数据编码
9.3
VCD到M24LR64 -R帧
帧由一个起始的帧起始(SOF )和帧结束(EOF )的端部隔开。他们是
使用代码侵犯实现。未使用的选项被保留供将来使用。
该M24LR64 -R是准备好接收来自VCD 311.5微秒的新命令帧(t
2
)后
发送响应帧的视像。
该M24LR64 - R的0.1毫秒的上电时间由电源场活化之后。
此延迟后, M24LR64 -R是准备从视像接收的命令帧。
9.4
起始帧( SOF )
在SOF定义数据编码模式中的视像是用于下面的命令帧。
在所描述的SOF序列
图20
选择1出256个数据编码方式。该
在SOF序列描述
图21
选择1出4个数据编码方式。该EOF
序列两种编码模式中描述
图22 。
图20. SOF选择1出256的数据编码方式
9.44 s
9.44 s
37.76 s
37.76 s
AI06661
图21. SOF选择1出4个数据编码模式
9.44s
9.44s
9.44s
37.76s
37.76s
AI06660
文档ID 15170牧师10
45/128