添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第507页 > LTC6420-20 > LTC6420-20 PDF资料 > LTC6420-20 PDF资料3第21页
LTC2192
LTC2191/LTC2190
应用信息
数字输出
该LTC2192 / LTC2191 / LTC2190的数字输出
串行LVDS信号。每个通道的输出一个位
时间( 1车道模式) ,两位在同一时间( 2车道模式)或
四位在时间( 4车道模式)。请参考时序
ING图的细节。在4车道模式的时钟占空比
周期稳定器必须启用。
的输出数据应该在上升沿和下降沿锁存
数据时钟输出( DCO )的边缘。一个数据帧输出
(FR )可以被用于确定何时从一个新的数据
转换结果的开始。
最大串行数据速率为数据输出端是1Gbps的,
因此,ADC的最大采样率将取决于
序列化方式,以及的速度等级
模数转换器(见表1) 。最小采样速率为所有SE-
rialization模式是5Msps的符号。
默认情况下,输出为标准的LVDS电平: 3.5毫安
输出电流和1.25V的输出共模电压
年龄。外部100Ω差分端接电阻
需要为每个LVDS输出对。终止
电阻应尽可能靠近尽可能地
LVDS接收器。
输出由OVDD和OGND它们是电
分离出来自A / D转换芯电源线和地线。
表1.最高采样频率为所有序列化
模式。请注意,这些限制的LTC2192 。该
采样频率较慢的速度等级不能
超过40MHz的( LTC2191 )或25MHz的( LTC2190 )
最大
采样
SERIALIZATION频率
,
DCO
FR
串行
模式
f
S
(兆赫)
频率频率数据传输率
4-Lane
2-Lane
1-Lane
65
65
62.5
2 f
S
4 f
S
8 f
S
f
S
f
S
f
S
4 f
S
8 f
S
16 f
S
可选的LVDS驱动器内部端接
在只使用一个外部100Ω端接大多数情况下,
电阻可提供优良的LVDS信号完整性。此外
化,可选的内部100Ω终端电阻可以
通过串行编程模式控制寄存器使能
A2 。内部端接有助于吸收任何重新FL ections
造成不完善终止在接收机。当
内部终端被激活,输出驱动器
当前被加倍以保持相同的输出电压
摆动。内部终端只能在串行选择
编程模式。
数据格式
表2示出了模拟输入之间的关系
电压和输出的数字数据位。默认情况下,
输出数据格式为偏移二进制码。 2的补
格式可以通过串行编程模式中选择
控制寄存器A1 。
表2.输出代码与输入电压
A
IN +
-A
IN-
( 2V系列)
>1.000000V
+0.999970V
+0.999939V
+0.000030V
+0.000000V
–0.000030V
–0.000061V
–0.999939V
–1.000000V
<–1.000000V
D15-D0
(偏移二进制)
1111 1111 1111 1111
1111 1111 1111 1111
1111 1111 1111 1110
1000 0000 0000 0001
1000 0000 0000 0000
0111 1111 1111 1111
0111 1111 1111 1110
0000 0000 0000 0001
0000 0000 0000 0000
0000 0000 0000 0000
D15-D0
( 2的补码)
0111 1111 1111 1111
0111 1111 1111 1111
0111 1111 1111 1110
0000 0000 0000 0001
0000 0000 0000 0000
1111 1111 1111 1111
1111 1111 1111 1110
1000 0000 0000 0001
1000 0000 0000 0000
1000 0000 0000 0000
数字输出随机函数发生器
从A / D数字输出的干扰,有时
不可避免的。数字干扰可为电容性的或
通过接地平面的电感耦合或耦合。
即使是一个很小的耦合系数会导致不必要的音
在ADC输出频谱。通过随机数字
之前输出被发送的片外,这些不想要的
音调可以是随机的这减少了不必要的
音幅度。
可编程LVDS输出电流
在LVDS模式下,默认的输出驱动电流为3.5毫安。
该电流可以通过控制来调节在寄存器A2的
串行编程模式。可目前的水平
1.75毫安, 2.1毫安, 2.5毫安, 3毫安, 3.5毫安, 4mA到4.5毫安。
在并行编程模式,SDO引脚可以选择
无论是3.5毫安或1.75毫安。
219210p
21

深圳市碧威特网络技术有限公司