ZLNB100
注意: -
1) V
POL1
和V
POL2
切换阈值的应用,在整个工作温度范围内
上述规定。
2 )输入V
POL1
和V
POL2
被设计为连接到一个LNB经由高值的功率输入
( 10K )电阻。输入V
POL1
控制输出Vert1和HOR1 。输入V
POL2
控制输出Vert2
和HOR2 。无论使用哪种输入电压设定为等于或低于14V时,相应的垂直引脚将高
和贺引脚为低电平。同于或高于15.0V任一输入电压,相应的垂直销将
低,贺引脚为高电平。任何输入或不要求的输出可以保持开路。
3)所有的输出都设计成与TTL,CMOS , pin二极管和IF放大器的负载兼容。
4 )通过10K电阻应用
下面的框图给出了一个典型框图双高频头设计。该ZLNB100
提供给解码两个独立的接收器进料所需的两个极性的开关。
另外由ZNBG4000或设置在LNB的前端偏置的要求
ZNBG6000提供一个非常有效的和成本有效的解决方案。
横
增益级
砷化镓/ HEMTFET
天线
混频器
控制输入
<=13V-Horizontal
>=14.5V-Vertical
DC输入
13-25V
1
3
+
横
H / V输出1
偏置发生器
ZNBG40XX
系列
ZLNB100系列
控制
双H / V开关
针
二极管
MUX
IF下进
950-1750兆赫
- 标准带
950-2050兆赫
- 增强带
2
4
+
混频器
垂直
H / V输出2
垂直
天线
增益级
砷化镓/ HEMTFET
77