1
XC95144在系统可编程
CPLD
1
1*
1998年12月4日(版本4.0 )
产品speci fi cation
工作电流为每个设计可以近似为
使用以下等式特定的操作条件:
I
CC
(毫安) =
MC
HP
( 1.7 ) + MC
LP
(0.9) + MC( 0.006毫安/兆赫)F
其中:
MC
HP
=宏单元在高性能模式
MC
LP
=宏单元在低功耗模式下
MC =用于宏蜂窝的总数
F =时钟频率(MHz)
图1
示出了典型的计算为XC95144
装置。
特点
7.5 ns的引脚对引脚的逻辑延迟上的所有引脚
f
CNT
以111兆赫
144个宏单元3200可用门
多达133个用户I / O引脚
5 V在系统可编程
- 10,000节目耐力/擦除周期
- 编程/擦除,覆盖整个商业的电压和
温度范围
增强的引脚锁定架构
灵活的36V18功能块
- 90产品条款驾驶任何18个宏单元或全部
在功能块
- 全球和产品长期时钟,输出使能,设置
和复位信号
广泛的IEEE 1149.1边界扫描( JTAG )
支持
在每个可编程节电模式
MACROCELL
个别输出摆率控制
用户可编程的接地引脚功能
对外观设计的保护扩展模式的安全功能
高驱动器24 mA输出
3.3 V或5 V的I / O能力
先进的CMOS 5V FastFLASH技术
支持一个以上的并行编程
XC9500同时
可提供100引脚PQFP , 100引脚TQFP和160引脚
PQFP封装
600
(480)
典型的我
CC
(MA )
400
H
ERF
室内运动场P
ORMA
的nCE
(320)
(300)
200
(160)
er
POW
低
0
描述
的XC95144是高性能的CPLD提供
先进的在系统编程和测试能力
通用逻辑集成。它由八个
36V18功能模块,提供3200可用门与
7.5 ns的传播延迟。看
图2
为architec-
TURE概述。
50
时钟频率(MHz)
100
X5898B
图1:典型的我
cc
与频率的关系XC95144
电源管理
功耗可以在XC95144由CON-减少
搞清楚宏以标准或低功耗模式
操作。未使用的宏单元被关闭,以减少
功耗。
1998年12月4日(版本4.0 )
1
XC95144在系统可编程CPLD
3
JTAG端口
1
JTAG
调节器
在系统编程控制器
36
I / O
I / O
I / O
I / O
快速连接开关矩阵
36
18
18
功能
1座
宏单元
1至18个
功能
BLOCK 2
宏单元
1至18个
I / O
块
I / O
I / O
I / O
I / O
3
I / O / GCK
1
I / O / GSR
I / O / GTS
2
36
18
功能
3座
宏单元
1至18个
36
18
功能
4座
宏单元
1至18个
36
18
功能
8座
宏单元
1至18个
X5922
图2 : XC95144建筑
功能块的输出(用粗线表示)直接驱动I / O模块。
2
1998年12月4日(版本4.0 )
XC95144在系统可编程CPLD
绝对最大额定值
符号
V
CC
V
IN
V
TS
T
英镑
T
SOL
参数
电源电压相对于GND
DC相对于GND输入电压
电压施加到三态输出相对于GND
储存温度
最大焊接温度( 10秒@中= 1.5毫米1/16 )
价值
-0.5 7.0
-0.5到V
CC
+ 0.5
-0.5到V
CC
+ 0.5
-65到+150
+260
单位
V
V
V
°C
°C
警告:
超出上述绝对最大额定值强调可能会造成永久性损坏设备。这些都是
只强调额定功率,以及设备在这些功能操作或超出所列出的任何其他条件
推荐工作条件是不是暗示。长期在绝对最大额定值条件下工作
时间会影响器件的可靠性。
推荐工作条件
符号
V
CCINT
V
CCIO
V
IL
V
IH
V
O
参数
1
民
4.75
(4.5)
4.75 (4.5)
3.0
0
2.0
0
最大
5.25
(5.5)
5.25 (5.5)
3.6
0.80
V
CCINT
+0.5
V
CCIO
单位
V
V
V
V
V
V
电源电压为内部逻辑和输入缓冲器
电源电压输出驱动器的5 V工作电压
电源电压输出驱动器为3.3 V操作
低电平输入电压
高电平输入电压
输出电压
注意:
1.数字括号是工业温度范围版本。
耐力特点
符号
t
DR
N
PE
数据保留
编程/擦除周期
参数
民
20
10,000
最大
-
-
单位
岁月
周期
1998年12月4日(版本4.0 )
3
XC95144在系统可编程CPLD
直流特性在推荐工作条件
符号
V
OH
参数
输出高电压为5 V工作电压
输出高电压为3.3 V操作
V
OL
输出低电压5 V工作电压
输出低电压3.3 V操作
I
IL
I
IH
C
IN
I
CC
输入漏电流
I / O高阻泄漏电流
I / O容量
工作电源电流
(低功耗模式,激活)
测试条件
I
OH
= -4.0毫安
V
CC
=分钟
I
OH
= -3.2毫安
V
CC
=分钟
I
OL
= 24毫安
V
CC
=分钟
I
OL
= 10毫安
V
CC
=分钟
V
CC
=最大
V
IN
= GND或V
CC
V
CC
=最大
V
IN
= GND或V
CC
V
IN
= GND
F = 1.0 MHz的
V
I
= GND ,空载
F = 1.0 MHz的
民
2.4
2.4
0.5
0.4
±10.0
±10.0
10.0
160 (典型值)
最大
单位
V
V
V
V
A
A
pF
ma
AC特性
符号
t
PD
t
SU
t
H
t
CO
f
CNT
1
f
系统
2
t
PSU
t
PH
t
PCO
t
OE
t
OD
t
POE
t
荚
t
WLH
参数
I / O输出有效
GCK前I / O设置时间
GCK后I / O保持时间
GCK到输出有效
16位计数器的频率
多个FB内部工作频率
之前,对长期的时钟输入I / O设置时间
经过对长期时钟输入I / O保持时间
P-术语时钟到输出有效
GTS到输出有效
GTS输出禁用
产品长期OE输出使能
产品长期OE为输出禁用
GCK脉冲宽度(高或低)
XC95144-7
民
4.5
0.0
4.5
125.0
83.3
0.5
4.0
8.5
5.5
5.5
9.5
9.5
4.0
4.5
111.1
66.7
2.0
4.0
10.0
6.0
6.0
10.0
10.0
5.5
最大
7.5
6.0
0.0
6.0
95.2
55.6
4.0
4.0
12.0
11.0
11.0
14.0
14.0
XC95144-10 XC95144-15
民
最大
10.0
8.0
0.0
8.0
民
最大
15.0
单位
ns
ns
ns
ns
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
注意:
1. f
CNT
是最快的16位计数器的频率可用,使用局部反馈时适用。
f
CNT
也是出口管制的最大触发器的触发率,女
TOG
.
2. FSYSTEM是内部工作频率为通用的系统设计跨越多个FB的。
4
1998年12月4日(版本4.0 )
0
R
XC95144在系统
可编程CPLD
0
5
DS067 ( V5.7 ) 2009年5月28日
产品speci fi cation
特点
7.5 ns的引脚对引脚的逻辑延迟上的所有引脚
f
CNT
以111兆赫
144个宏单元3200可用门
多达133个用户I / O引脚
5V在系统可编程
- 10,000节目耐力/擦除周期
- 编程/擦除,覆盖整个商业的电压和
温度范围
增强的引脚锁定架构
灵活的36V18功能块( FB )
- 90产品条款驾驶任何18个宏单元或全部
在功能块
- 全球和产品长期时钟,输出使能,
置位和复位信号
广泛的IEEE 1149.1边界扫描( JTAG )
支持
在每个可编程节电模式
MACROCELL
个别输出摆率控制
用户可编程的接地引脚功能
设计模式扩展安全功能
保护
高驱动器24 mA输出
3.3V或5V的I / O能力
先进的CMOS 5V FastFLASH技术
支持一个以上的并行编程
XC9500同时
可提供100引脚PQFP , 100引脚TQFP和160引脚
PQFP封装
描述
的XC95144是高性能的CPLD提供
先进的在系统编程和测试能力
通用逻辑集成。它由八个
36V18功能模块,提供3200可用门与
7.5 ns的传播延迟。看
图2
为architec-
TURE概述。
电源管理
功耗可以在XC95144由CON-减少
搞清楚宏以标准或低功耗模式
操作。未使用的宏单元被关闭,以减少
功耗。
工作电流为每个设计可以近似为
使用以下等式特定的操作条件:
I
CC
(毫安) = MC
HP
( 1.7 ) + MC
LP
(0.9) + MC( 0.006毫安/兆赫)F
其中:
MC
HP
=宏单元在高性能模式
MC
LP
=宏单元在低功耗模式下
MC =用于宏蜂窝的总数
F =时钟频率(MHz)
图1
示出了典型的计算为XC95144
装置。
600
(480)
高
P
ANCE
rform
e
典型的我
CC
(MA )
400
(320)
(300)
200
(160)
低
er
POW
0
50
100
DS067_01_110101
时钟频率(MHz)
图1:
典型的我
CC
与频率的关系XC95144
2009 Xilinx公司XILINX , Xilinx标,的Virtex ,斯巴达, ISE和其他指定的品牌包括本文是赛灵思在美国及其他国家的注册商标。
所有其他商标均为其各自所有者的财产。
DS067 ( V5.7 ) 2009年5月28日
产品speci fi cation
www.xilinx.com
1
R
XC95144在系统可编程CPLD
3
JTAG端口
1
JTAG
调节器
在系统编程控制器
36
I / O
I / O
I / O
快速连接II开关矩阵
I / O
36
18
18
功能
1座
宏单元
1至18个
功能
BLOCK 2
宏单元
1至18个
I / O
块
I / O
I / O
I / O
I / O
3
I / O / GCK
1
I / O / GSR
2
I / O / GTS
36
18
功能
3座
宏单元
1至18个
36
18
功能
4座
宏单元
1至18个
36
18
功能
8座
宏单元
1至18个
DS067_02_110101
图2:
XC95144建筑
功能块的输出(用粗线表示)直接驱动I / O模块。
DS067 ( V5.7 ) 2009年5月28日
产品speci fi cation
www.xilinx.com
2
R
XC95144在系统可编程CPLD
绝对最大额定值
符号
V
CC
V
IN
V
TS
T
英镑
T
J
描述
电源电压相对于GND
输入相对于电压GND
电压施加到三态输出
存储温度(环境)
结温
价值
-0.5 7.0
-0.5到V
CC
+ 0.5
-0.5到V
CC
+ 0.5
-65到+150
+150
单位
V
V
V
o
C
o
C
注意事项:
1.强调超出上述绝对最大额定值可能会导致器件永久性损坏。这些都是强调
只有收视率,以及该设备的这些功能操作或超出下工作条件中列出的任何其它条件
是不是暗示。长期在绝对最大额定值条件下长时间可能会影响器件的可靠性。
推荐工作条件
符号
V
CCINT
V
CCIO
参数
电源电压为内部逻辑
器和输入缓冲器
电源电压输出驱动器
为5V操作
商业牛逼
A
= 0
o
C至70
o
C
工业牛逼
A
= –40
o
C至+ 85
o
C
商业牛逼
A
= 0
o
C至70
o
C
工业牛逼
A
= –40
o
C至+ 85
o
C
民
4.75
4.5
4.75
4.5
3.0
0
2.0
0
最大
5.25
5.5
5.25
5.5
3.6
0.80
V
CCINT
+ 0.5
V
CCIO
V
V
V
V
单位
V
电源电压输出驱动器的3.3V工作电压
V
IL
V
IH
V
O
低电平输入电压
高电平输入电压
输出电压
质量和可靠性特性
符号
T
DR
N
PE
数据保留
编程/擦除周期(耐力)
参数
民
20
10,000
最大
-
-
单位
岁月
周期
DC特性在推荐工作条件
符号
V
OH
V
OL
I
IL
I
IH
C
IN
I
CC
参数
输出高电压, 5V输出
输出高电压, 3.3V输出
低输出电压5V输出
低输出电压为3.3V的输出
输入漏电流
I / O高阻泄漏电流
I / O容量
工作电源电流
(低功耗模式,激活)
测试条件
I
OH
= -4.0毫安,V
CC
=分钟
I
OH
= -3.2毫安,V
CC
=分钟
I
OL
= 24 mA时, V
CC
=分钟
I
OL
= 10 mA时, V
CC
=分钟
V
CC
=最大
V
IN
= GND或V
CC
V
CC
=最大
V
IN
= GND或V
CC
V
IN
= GND
F = 1.0 MHz的
V
I
= GND ,空载
F = 1.0 MHz的
民
2.4
2.4
-
-
-
-
-
最大
-
-
0.5
0.4
±10
±10
10
单位
V
V
V
V
μA
μA
pF
mA
160 (典型值)
DS067 ( V5.7 ) 2009年5月28日
产品speci fi cation
www.xilinx.com
3
R
XC95144在系统可编程CPLD
AC特性
XC95144-7
符号
T
PD
T
SU
T
H
T
CO
f
CNT(1)
f
SYSTEM(2)
T
PSU
T
PH
T
PCO
T
OE
T
OD
T
POE
T
荚
T
WLH
T
APRPW
参数
I / O输出有效
GCK前I / O设置时间
GCK后I / O保持时间
GCK到输出有效
16位计数器的频率
多个FB内部工作频率
之前,对长期的时钟输入I / O设置时间
经过对长期时钟输入I / O保持时间
P-长期时钟输出有效
GTS到输出有效
GTS输出禁用
产品长期OE输出使能
产品长期OE为输出禁用
GCK脉冲宽度(高或低)
异步预置/复位脉冲宽度
(高或低)
民
-
4.5
0
-
125.0
83.3
0.5
4.0
-
-
-
-
-
4.0
7.0
最大
7.5
-
-
4.5
-
-
-
-
8.5
5.5
5.5
9.5
9.5
-
-
XC95144-10
民
-
6.0
0
-
111.1
66.7
2.0
4.0
-
-
-
-
-
4.5
7.5
最大
10.0
-
-
6.0
-
-
-
-
10.0
6.0
6.0
10.0
10.0
-
-
XC95144-15
民
-
8.0
0
-
95.2
55.6
4.0
4.0
-
-
-
-
-
5.5
8.0
最大
15.0
-
-
8.0
-
-
-
-
12.0
11.0
11.0
14.0
14.0
-
-
单位
ns
ns
ns
ns
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
注意事项:
1. f
CNT
是最快的16位计数器的频率可用,使用局部反馈时适用。
f
CNT
也是出口管制的最大触发器的触发率,女
TOG
.
2. f
系统
是内部工作频率为通用的系统设计跨越多个FB的。
V
TEST
R
1
设备输出
R
2
C
L
输出类型
V
CCIO
5.0V
3.3V
V
TEST
5.0V
3.3V
R
1
160Ω
260Ω
R
2
120Ω
360Ω
C
L
35 pF的
35 pF的
DS067_03_110101
图3:
AC负载电路
DS067 ( V5.7 ) 2009年5月28日
产品speci fi cation
www.xilinx.com
4
R
XC95144在系统可编程CPLD
内部时序参数
XC95144-7
符号
缓冲延迟
T
IN
T
GCK
T
GSR
T
GTS
T
OUT
T
EN
T
PTCK
T
PTSR
T
的PTT
T
PDI
T
SUI
T
HI
T
COI
T
AOI
T
RAI
T
LOGI
T
LOGILP
T
F
T
LF
T
PTA(1)
T
SLEW
输入缓冲延迟
GCK缓冲延迟
GSR缓冲延迟
GTS缓冲延迟
输出缓冲延迟
输出缓冲区启用/禁用延迟
-
-
-
-
-
-
2.5
1.5
4.5
5.5
2.5
0
-
-
-
-
-
-
3.5
2.5
6.0
6.0
3.0
0
-
-
-
-
-
-
4.5
3.0
7.5
11.0
4.5
0
ns
ns
ns
ns
ns
ns
参数
民
最大
XC95144-10
民
最大
XC95144-15
民
最大
单位
产品期限控制滞后
产品长期时钟延迟
产品长期置位/复位延时
产品期限3态延迟
-
-
-
3.0
2.0
4.5
-
-
-
3.0
2.5
3.5
-
-
-
2.5
3.0
5.0
ns
ns
ns
内部寄存器和组合延误
组合逻辑的传播延迟
注册建立时间
注册保持时间
寄存器时钟到输出有效时间
注册异步。 S / R ,以输出延迟
注册异步。 S / R时钟前恢复
内部逻辑延迟
内部低功耗逻辑延迟
-
1.5
3.0
-
-
7.5
-
-
0.5
-
-
0.5
6.5
-
2.0
10.0
-
2.5
3.5
-
-
10.0
-
-
1.0
-
-
0.5
7.0
-
2.5
11.0
-
3.5
4.5
-
-
10.0
-
-
3.0
-
-
0.5
8.0
-
3.0
11.5
ns
ns
ns
ns
ns
ns
ns
ns
反馈延迟
快速连接反馈延迟
功能块局部反馈延迟
-
-
8.0
4.0
-
-
9.5
3.5
-
-
11.0
3.5
ns
ns
时间加法器
增量乘积项分配器延迟
转换率受限的延时
-
-
1.0
4.0
-
-
1.0
4.5
-
-
1.0
5.0
ns
ns
注意事项:
1. T
PTA
通过该函数的跨度中的XC9500家族数据表中定义的相乘。
DS067 ( V5.7 ) 2009年5月28日
产品speci fi cation
www.xilinx.com
5