添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第246页 > X25320VMG
这X25320设备已收购
IC MICROSYSTEMS从Xicor公司,公司
ICmic
TM
IC MICROSYSTEMS
32K
2
X25320
SPI串行PROM ê与锁座
TM
保护
描述
4K ×8位
特点
2MHz的时钟速率
SPI模式( 0,0 & 1,1)
4K ×8位
- 32字节页模式
低功耗CMOS
该X25320是CMOS 32768位串行PROM ê ,
内部组织为4K X 8 X25320有
串行外设接口(SPI)和软件协议
允许在一个简单的三线总线操作。公交车
信号是一个时钟输入(SCK)加在单独的数据(SI)的
和数据输出(SO )线。对设备的访问是CON-
通过片选( CS )输入控制,它允许任何
器件的数目,以共享相同的总线。
该X25320还拥有两个额外的输入,
提供添加了灵活性终端用户。通过认定
在HOLD输入时, X25320会忽略它的转变
输入,从而使主机优先级更高
中断。于WP输入可以被用作一个硬连线输入到
在X25320禁用所有写尝试的状态
寄存器中,从而提供了一种机制,用于限制终端用户
改变0 , 1/4,1/2或全部内存的能力。
该X25320采用Xicor公司专有的直接写入细胞,
提供了10万次的最低耐力
和100年的最小数据保持力。
2
—<1
待机电流
- <5毫安工作电流在写
2.7V至5.5V电源
块锁定保护
2
- 保护1/4,1/2或全部电子商务PROM阵列
内置无意写保护
- 上电/掉电保护电路
- 写使能锁存
- 写保护引脚
- 自定时写周期
- 5ms的写周期时间(典型)
高可靠性
- 耐力: 100,000次
- 数据保存:100年
- ESD保护: 2000V上的所有引脚
8引脚封装PDlP
-8引脚SOIC封装
-14引脚TSSOP封装
工作原理图
状态
注册
保护
逻辑
X解码
逻辑
32
32 X 256
SO
SI
SCK
CS
4K字节
ARRAY
HOLD
命令
解码
控制
逻辑
32
32 X 256
64
64 X 256
WP
控制
定时
逻辑
32
8
解码
数据寄存器
3063 ILL F01
直接写和块锁保护是Xicor公司, Inc.的商标。
Xicor公司,公司1994年, 1995年, 1996年专利待定
3063-3.9 96年6月11日T4 / C1 / D0 NS
1
特性如有变更,恕不另行通知
X25320
引脚说明
串行输出( SO )
SO是推/拉串行数据输出管脚。在读
周期,数据被移出该引脚。数据逐个从
由串行时钟的下降沿。
串行输入( SI )
SI是串行数据输入管脚。所有的操作码,字节
地址和数据被写入到存储器中
输入该引脚上。数据由的上升沿锁存
串行时钟。
串行时钟( SCK )
串行时钟控制数据的串行总线的定时
输入和输出。操作码,地址,或本数据
SI引脚上被锁止在时钟的上升沿
输入,而在SO引脚电平变化的数据后下跌
保持(HOLD )
HOLD是配合使用的CS引脚来选择
装置。一旦零件被选择和串行序列
时进行,持有可用于暂停的序列
无需重新设置与控制器的通讯
串行序列。要暂停, HOLD必须带
低,而SCK为低。为了恢复通信,
HOLD拉高,再在SCK为低。如果
暂停功能不使用, HOLD应保持高电平
在任何时候。
引脚配置
DIP / SOIC
CS
SO
WP
V
1
2
3
4
X25320
8
7
6
5
V
在时钟输入的边缘。
片选( CS )
当CS为高电平时, X25320被取消和SO
输出引脚为高阻抗,除非内部
CC
HOLD
SCK
SS
SI
TSSOP
CS
SO
NC
NC
写操作正在进行时, X25320将在
备用电源模式。 CS低使X25320 ,
将其放置在所述有源功率模式。但是应当注意的是
上电后,一个高电平到低电平的跳变CS是
1
2
3
4
5
6
7
X25320
14
13
12
11
10
9
8
V
CC
HOLD
NC
NC
NC
SCK
SI
3063 ILL F02.2
任何操作开始之前,需要。
写保护( WP )
当WP为低电平和非易失性位WPEN为“1” ,
非易失性写入X25320状态寄存器
禁用,但另有部分功能正常。
当WP保持高电平,所有的功能,包括nonvola-
瓷砖写入正常操作。 WP变低而CS仍然是
LOW将中断写的X25320状态
注册。如果内部写周期已经
开始, WP变为低电平将有一个写没有影响。
WP引脚功能被阻断时,在WPEN位
状态寄存器是“0”。这允许用户在安装
X25320与WP引脚的系统接地,并且仍然能够
写状态寄存器。 WP引脚功能
NC
WP
V
SS
引脚名称
符号
CS
SO
SI
SCK
WP
V
SS
V
CC
HOLD
NC
描述
片选输入
串行输出
串行输入
串行时钟输入
写保护输入
电源电压
HOLD输入
无连接
3063 PGM T01
当WPEN位被置“1”将被启用。
2
X25320
操作原理
该X25320是4K ×8 PROM设计的接口
直接与同步串行外设接口
许多流行的微控制器家族( SPI ) 。
该X25320包含一个8位指令寄存器。这是
通过SI输入存取,数据通过时钟在
上升的SCK 。 CS必须为低电平,锁定和WP
输入数据必须在整个操作过程中高。该
WP输入为“不关心” ,如果WPEN设置为“ 0 ” 。
表1包含的指令和一个列表的
操作码。所有指令,地址和数据传输
ferred MSB科幻RST 。
输入数据的采样在SCK后的第一个上升沿
CS变低。 SCK是静态的,从而允许用户停止
钟,然后恢复运营。如果在时钟线为
与SPI总线上的其它外围设备共享的
用户可将HOLD输入X25320放置到
“暂停”状态。释放HOLD后, X25320
将恢复工作由点时, HOLD首次
断言。
写使能锁存
该X25320包含了“写使能”锁存器。该锁存器
必须设置一个写操作完成之前,
在内部。 WREN指令将设置锁定和
WRDI指令将复位锁存器。这是插销
在一个电条件后自动复位
一个字节,页或状态寄存器写入完成
周期
.
2
状态寄存器
RDSR指令可访问状态
注册。状态寄存器可以随时读取,
即使在一个写周期。状态寄存器的格式化
如下:
6
7
WPEN X
5
X
4
X
3
BP1
2
BP0
1
WEL
0
WIP
3063 PGM T02
WPEN , BP0和BP1由WRSR指令集。
WEL和WIP是只读的,并自动设置
其他操作。
写在制品( WIP )位指示
X25320正忙于写操作。当设置为“1” ,
一个写入过程中,当设置为“0 ”时,没有写入是在
进展情况。在写入期间,所有其它位被置为“1”。
写使能锁存器( WEL )位表示的状态
“写使能”锁存器。当设置为“1”时,锁存器被置位,
当设置为“0”时,锁存器被复位。
块保护( BP0和BP1 )位是非易失性的,
允许用户选择一个4的保护级别
化。该X25320分为四个8192位的段。
一个,两个,或四个段的可被保护。
也就是说,用户可以读取的段,但将
无法改变(写)所选择的段中的数据。
分区控制,如下图所示。
状态寄存器位
BP1
BP0
0
0
1
1
0
1
0
1
数组地址
保护
$0C00–$0FFF
$0800–$0FFF
$0000–$0FFF
3063 PGM T03
表1.指令集
指令名称
雷恩
WRDI
RDSR
WRSR
指令格式*
0000 0110
0000 0100
0000 0101
0000 0001
0000 0011
0000 0010
手术
将写使能锁存器(允许写操作)
复位写使能锁存器(禁止写操作)
读状态寄存器
写状态寄存器
从存储阵列中读取数据,在开始选择
地址
将数据写入到存储阵列开始在选定的地址( 1
到32字节)
3063 PGM T04
*说明显示MSB在最左边的位置。指令传输MSB连接RST 。
3
X25320
读状态寄存器CS线首次拉低到
选择该设备随后的8位RDSR指令
化。后RDSR操作码发送的内容
状态寄存器移出SO线。读
状态寄存器的序列示于图2 。
写序
之前的任何企图将数据写入到X25320 ,该
“写使能”锁存器必须连接首先要通过发出设定
WREN指令(参见图3) 。 CS是网络首先被拉低,
那么WREN指令被移入X25320 。
毕竟8位指令的发送, CS
然后必须采取高。如果用户继续写
操作时没有拉高CS发出后,
WREN指令,写操作将被忽略。
写数据到E PROM存储器阵列,该用户的问题
WRITE指令,然后由地址
然后将要写入的数据。这是一个最低限度
32时钟操作。 CS必须变低并保持
低的操作的持续时间。主机可以
继续写最多32个字节的数据到X25320 。
唯一的限制是32个字节都必须驻留在同一个
页。如果地址计数器达到的末端
页面和时钟继续,计数器将“卷
在“页面的网络连接第一个地址,并覆盖任何
可能已被写入的数据。
对于写操作(字节或页写)是
完成后, CS只能在高位为0后,带来了
数据
字节n的时钟。如果是在其他任何时间,带来了高
写操作将不能完成。参见图
4
5下面的写序列的详细说明和
时间框架中, CS变为高电平有效。
写状态寄存器, WRSR指令是
接着要写入的数据。数据位0,1, 4,5和
6必须为“0”。此序列示于图6中。
而写入过程中下一个状态寄存器或
2
PROM写入序列,状态寄存器可能
读来检查WIP位。在此期间, WIP位会
是高的。
保持工作
保持输入要高(在V
IH
)在正常
操作。如果数据传输被中断HOLD
可以拉低暂停转让,直到它可以
恢复。唯一的限制是在SCK的输入必须是
低时,应举行首次拉低SCK也必须
LOW时, HOLD被释放。
保持输入可以直接拉高至V
CC
或连接到V
CC
通过一个电阻。
2
写保护启用
写保护使能( WPEN )可用于
X25320作为非易失性使能位的WP引脚。
WPEN
WP
0
0
1
1
X
X
X
X
WEL
0
1
0
1
0
1
注册
保护受保护受保护
受保护的可写
可写
保护受保护受保护
受保护的可写保护
保护受保护受保护
受保护的可写
可写
3063 PGM T05.1
写保护( WP)引脚和非易失性写
保护使能状态寄存器的控制( WPEN )位
可编程硬件写保护功能。硬
洁具写保护时启用WP引脚为低电平,
和WPEN位为“1” 。硬件写保护
禁用时,无论是WP引脚为高电平或WPEN
位为“0”。当芯片被硬件写保护
非易失性写入禁用状态寄存器,
包括数据块保护位和WPEN位本身,
以及在存储器中的块保护的节
数组。存储器阵列的只有不属于节
块保护的可写。
注意:
由于WPEN位被写保护,它不能
改回“0” ,只要是
WP引脚保持低电平。
时钟和数据时序
在SI线数据输入锁存的上升沿
SCK 。数据被输出到SO线通过的下降沿
SCK 。
阅读顺序
2
从E PROM存储器阵列读取数据时, CS是第一
拉低来选择设备。 8位读
指令被发送到X25320 ,接着-16-
位的地址,其中在过去的12被使用。后
读操作码和地址发送时,存储在所述数据
存储在所选择的地址被移出的
SO线。在接下来的地址存储在存储器中的数据
可以依次通过继续提供时钟读
脉冲。地址会自动递增到
每个数据字节后下一个较高地址被移出。
当达到最高的地址($ 0FFF )的
地址计数器计满,以解决0000美元允许
读周期将持续不知疲倦音响奈特雷。读
操作是通过拉高CS结束。参阅
改为E PROM阵列操作顺序说明
图1 。
2
4
X25320
操作说明
该X25320通电时处于以下状态:
设备处于低功耗待机状态。
CS为高电平至低电平转换要求
进入活动状态并接收指令。
数据保护
下面的电路已被包括在内,以防止
意外写入:
“写使能”锁存器在上电时复位。
一个WREN指令必须发出来设置“写
使能“锁存器。
CS一定要来HIGH在适当的时钟数
SO引脚为高阻抗。
“写使能”锁存器复位。
命令以启动一个写周期。
图1.阅读电子
2
PROM阵列操作顺序
CS
0
SCK
1
2
3
4
5
6
7
8
9
10
20 21 22 23 24 25 26 27 28 29 30
指令
SI
1514
16位地址
13
3
2
1
0
数据输出
高阻抗
SO
7
最高位
6
5
4
3
2
1
0
3063 ILL F03
图2.读状态寄存器操作顺序
CS
0
SCK
1
2
3
4
5
6
7
8
9
10
11 12 13 14
指令
SI
数据输出
高阻抗
SO
7
最高位
6
5
4
3
2
1
0
3063 ILL F04
5
查看更多X25320VMGPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    X25320VMG
    -
    -
    -
    -
    终端采购配单精选

查询更多X25320VMG供应信息

深圳市碧威特网络技术有限公司
 复制成功!