添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第190页 > X25020PI-3
A
PPLICATION
N
OTES
A V A I L A B L E
AN9
X25020
AN18 AN31 AN37 AN40
2K
X25020
SPI串行ê
2
胎膜早破与锁座
TM
保护
描述
256 ×8位
特点
1MHz的时钟速率
SPI模式( 0,0 & 1,1)
256 ×8位
-4字节页模式
低功耗CMOS
—10
待机电流
-3mA活跃的写入电流
2.7V至5.5V电源
块锁定保护
-protect 1/4,1/2或全部的E
2
PROM阵列
内置无意写保护
- 电源升/掉电保护电路
-Write锁
-Write保护引脚
自定时写周期
-5ms写周期时间(典型值)
高可靠性
-Endurance :每字节10万次
- 数据保存: 100年
- ESD保护: 2000V上的所有引脚
8引脚封装PDlP
8引脚SOIC封装
该X25020是CMOS 2048位串行é
2
PROM ,跨
应受组织为256× 8 X25020采用的是串联
接口和软件协议允许在一个操作
简单的三线式总线。该总线信号的时钟输入
(SCK ),加上在(SI)的单独的数据输入和数据输出( SO)线。
对设备的访问是通过一个片选控制
(CS)的输入,从而允许任意数量的设备共享
同一总线上。
该X25020还拥有两个额外的输入,
提供添加了灵活性终端用户。通过认定
HOLD
输入时, X25020会忽略它的转变
输入,从而使主机优先级更高
中断。该
WP
输入可以被用作一个硬连线输入
到X25020禁用所有写尝试,从而提供
一种机制,用于限制改变的最终用户能力
的存储器。
该X25020采用Xicor公司专有的直接写入
电池,可提供10万个周期的最低耐力
每字节和100年的最低数据保留。
工作原理图
状态
注册
保护
逻辑
X解码
逻辑
16
SO
SI
SCK
CS
HOLD
命令
解码
控制
逻辑
16
256字节
ARRAY
16 X 32
16 X 32
32
32 X 32
WP
控制
定时
逻辑
4
8
解码
数据寄存器
直接写
和锁座
保护是Xicor公司,公司的商标。
Xicor公司,公司1994年, 1995年, 1996年专利待定
3834-1.8 96年6月10日T3 / C1 / D0 NS
3834 FHD F01
特性如有变更,恕不另行通知
1
X25020
引脚说明
串行输出( SO )
SO是推/拉串行数据输出管脚。在读
周期,数据被移出该引脚。数据逐个从
由串行时钟的下降沿。
串行输入( SI )
SI是串行数据输入管脚。所有的操作码,字节AD-
衣服,并且将数据写入到存储器的输入
该引脚上。数据由串行的上升沿锁存
时钟。
串行时钟( SCK )
串行时钟控制数据的串行总线的定时
输入和输出。操作码,地址,或本数据
SI引脚上被锁止在时钟的上升沿
输入,而在SO引脚电平变化的数据后下跌
在时钟输入的边缘。
片选( CS )
CS
为高电平时, X25020被取消和SO
输出引脚为高阻抗,除非内部
写操作正在进行时, X25020将在
备用电源模式。
CS
LOW使X25020 ,
将其放置在所述有源功率模式。应当指出的
即上电后,一个高电平到低电平的跳变
CS
is
任何操作开始之前,需要。
写保护( WP )
WP
为低时,非易失性写入X25020被
禁用,但另有部分功能正常。
WP
被拉高,所有功能,包括nonvola-
瓷砖写入正常操作。
WP
变低,而
CS
is
仍然偏低将中断写的X25020 。如果
内部写周期已经开始,
WP
低将没有上写影响。
DIP / SOIC
保持(HOLD )
HOLD
时配合使用的
CS
引脚选择
装置。一旦零件被选择和串行序列是
正在进行中,
HOLD
可以用于暂停的序列
无需重新设置与控制器的通讯
串行序列。要暂停,
HOLD
必须拉低
而SCK为低。为了恢复通信,
HOLD
is
拉高,再在SCK为低。如果暂停
功能没有被使用,
HOLD
应保持高电平可言
次。
引脚配置
CS
SO
WP
VSS
1
2
3
4
X25020
8
7
6
5
VCC
HOLD
SCK
SI
3834 FHD F02.1
引脚名称
符号
CS
SO
SI
SCK
WP
V
SS
V
CC
HOLD
描述
片选输入
串行输出
串行输入
串行时钟输入
写保护输入
电源电压
HOLD输入
3834 PGM T01.1
2
X25020
操作原理
该X25020是256× 7 E
2
PROM设计成连接
直接与同步串行外设接口
许多流行的微控制器家族( SPI ) 。
该X25020包含一个8位指令寄存器。这是
通过SI输入存取,数据通过时钟在
上升的SCK 。
CS
必须为低电平,并且
HOLD
WP
输入数据必须在整个操作过程中高。
表1包含的指令和一个列表的
操作码。所有指令,地址和数据传输
ferred MSB科幻RST 。
输入数据的采样在SCK后的第一个上升沿
CS
变低。 SCK是静态的,从而允许用户停止
钟,然后恢复运营。如果在时钟线为
与SPI总线上的其它外围设备共享的
用户可将
HOLD
输入到X25020放置到
一个“暂停”状态。释放后,
HOLD ,
该X25020
将恢复工作由点时,
HOLD
首先断言。
写使能锁存
该X25020包含了“写使能”锁存器。该锁存器
必须设置一个写操作完成之前,
在内部。 WREN指令将设置锁存器和
WRDI指令将复位锁存器。这是插销
在一个电条件后自动复位
在完成一个字节,页或状态寄存器写入
周期。
状态寄存器
RDSR指令可访问状态
注册。状态寄存器可以随时读取,
即使在一个写周期。状态寄存器是格式化
泰德如下:
7
X
6
X
5
X
4
X
3
BP1
2
BP0
1
WEL
0
WIP
3834 PGM T02
BP0和BP1由WRSR指令集。 WEL
和WIP是只读的,并自动设置等
操作。
写在制品( WIP )位指示
X25020正忙于写操作。当设置为“1” ,
一个写入过程中,当设置为“0 ”时,没有写入是在
进展情况。在写入期间,所有其它位被置为“1”。
写使能锁存器( WEL )位表示的状态
“写使能”锁存器。当设置为“1”时,锁存器被置位,
当设置为“0”时,锁存器被复位。
块保护( BP0和BP1 )位是非易失性的
并允许用户选择一个4的保护级别
化。该X25020被分成四个512位的段。
一个,两个,或四个段的可被保护。
也就是说,用户可以读取的段,但将
无法改变(写)所选择的段中的数据。
分区控制,如下图所示。
状态寄存器位
BP1
BP0
0
0
1
1
0
1
0
1
数组地址
保护
$C0–$FF
$80–$FF
$00–$FF
3834 PGM T03
表1.指令集
指令名称
雷恩
WRDI
RDSR
WRSR
指令格式*
0000 0110
0000 0100
0000 0101
0000 0001
0000 0011
0000 0010
手术
将写使能锁存器(允许写操作)
复位写使能锁存器(禁止写操作)
读状态寄存器
写状态寄存器
读存储器阵列的数据开始在选定的地址
将数据写入到存储阵列在选定的地址开始
(1至32字节)
3834 PGM T04
*说明显示MSB在最左边的位置。指令传输MSB连接RST 。
3
X25020
时钟和数据时序
在SI线数据输入锁存的上升沿
SCK 。数据被输出到SO线通过的下降沿
SCK 。
阅读顺序
从E读数据时
2
PROM存储器阵列
CS
is
科幻RST拉低来选择该设备。 8位读
指令被发送到X25020 ,其次是
8位地址。读取的操作码和地址后,
送,在所选择的存储在存储器中的数据
地址移出SO线。数据存储
在内存中的下一个地址可以顺序读取
通过继续提供时钟脉冲。的地址是
自动递增到下一个更高的地址
数据的每个字节之后被移出。当最高
地址达到( $ FF )地址计数器卷
以上解决00美元允许读周期是
继续不知疲倦网络奈特雷。读操作时结
采取经过NAT
CS
HIGH 。参考读取的E
2
舞会
在图1中的数组运算序列所示。
读状态寄存器
CS
行先拉低
选择器件随后的8位RDSR指令
化。后读状态寄存器的操作码发出,
状态寄存器的内容被移出的SO
线。图2示出读状态寄存器SE-
quence 。
写序
之前的任何企图将数据写入到X25020的
“写使能”锁存器必须连接首先要通过发出设定
WREN指令(参见图3) 。
CS
首先取低,
那么WREN指令被移入X25020 。
之后所有8位的指令的发送,
CS
然后必须采取高。如果用户继续写
操作不考虑
CS
发出后高
WREN指令,写操作将被忽略。
要将数据写入到E
2
PROM存储器阵列中,用户
发出WRITE指令,然后由地址
然后将要写入的数据。这是一个最低限度的第三十
两个时钟运行。
CS
一定要低并保持低
为操作的持续时间。主机可以继续
写最多4字节的数据的X25020 。唯一
限制是4个字节必须驻留在同一个
页。如果地址计数器到达页面的结尾
和时钟下去,计数器将“翻转”到
页面的第一个地址,并覆盖任何数据可
已被写入。
对于写操作(字节或页写)是
完成后,
CS
位为0后,带来的只能是高
数据字节N的主频。如果这是在其他任何拉高
一次写操作将不能完成。请参阅
图4和图5所示为在一个详细说明
写序列和时间框架中
CS
高电平有效。
写状态寄存器, WRSR指令是
接着要写入的数据。数据位0,1, 4 ,5,6
和7必须为“0 ” 。图6示出此序列。
而写入过程中下一个状态寄存器
或E
2
PROM写入序列,状态寄存器可能
读来检查WIP位。在此期间, WIP位会
是高的。
保持工作
HOLD
输入要高(在V
IH
)在正常
操作。如果数据传输被中断
HOLD
可以拉低暂停转让,直到它可以
恢复。唯一的限制是在SCK的输入必须是
当低
HOLD
首先拉低SCK也必须
为低电平时,
HOLD
被解除。
保持输入可以直接拉高至V
CC
或连接到V
CC
通过一个电阻。
4
X25020
操作说明
该X25020通电时处于以下状态:
- 该设备处于低功耗待机状态。
高到低的跳变
CS
需要
进入活动状态并接收指令。
- SO引脚为高阻抗。
- 在“写使能”锁存器复位。
数据保护
下面的电路已被包括在内,以防止
意外写入:
- 在“写使能”锁存器在上电时复位。
- 一个WREN指令必须发出来设置“写
使能“锁存器。
CS
一定要来HIGH在适当的时钟数
命令以启动一个写周期。
图1.阅读电子
2
PROM阵列操作顺序
CS
0
SCK
1
2
3
4
5
6
7
8
9
10 11 12 13 14 15 16 17 18 19 20 21 22
指令
SI
7
6
字节地址
5
4
3
2
1
0
数据输出
高阻抗
SO
7
最高位
3834 FHD F04.1
6
5
4
3
2
1
0
图2.读状态寄存器操作顺序
CS
0
SCK
1
2
3
4
5
6
7
8
9
10 11 12 13 14
指令
SI
数据输出
高阻抗
SO
7
最高位
6
5
4
3
2
1
0
3834 ILL F13
5
ICmic
TM
这X25020设备已收购
IC MICROSYSTEMS从Xicor公司,公司
IC MICROSYSTEMS
2K
2
X25020
SPI串行PROM ê与锁座
TM
256 ×8位
保护
2
特点
描述
该X25020是CMOS 2048位串行PROM ê ,内部
组织为256× 8 X25020采用的是串联
接口和软件协议允许在一个操作
简单的三线式总线。该总线信号的时钟输入
(SCK ),加上在(SI)的单独的数据输入和数据输出( SO)线。
对设备的访问是通过一个片选控制
(CS)的输入,从而允许任意数量的设备共享
同一总线上。
该X25020还拥有两个额外的输入,
提供添加了灵活性终端用户。通过认定
在HOLD输入时, X25020会忽略它的转变
输入,从而使主机优先级更高
中断。于WP输入可以被用作一个硬连线输入到
该X25020禁用所有写的尝试中,从而提供了一种
机制,用于限制改变的最终用户能力
内存。
该X25020采用Xicor公司专有的直接写入细胞,
提供了10万次的最低耐力
每字节和100年的最低数据保留。
1MHz的时钟速率
SPI模式( 0,0 & 1,1)
256 ×8位
-4字节页模式
低功耗CMOS
—10
待机电流
-3mA活跃的写入电流
2.7V至5.5V电源
块锁定保护
2
-protect 1/4,1/2或全部电子商务PROM阵列
内置无意写保护
- 电源升/掉电保护电路
-Write锁
-Write保护引脚
自定时写周期
-5ms写周期时间(典型值)
高可靠性
-Endurance :每字节10万次
- 数据保存: 100年
8引脚封装PDlP
8引脚SOIC封装
- ESD保护: 2000V上的所有引脚
工作原理图
状态
注册
保护
逻辑
X解码
逻辑
256字节
ARRAY
16
SO
SI
SCK
CS
16 X 32
命令
解码
HOLD
控制
逻辑
16
16 X 32
32
32 X 32
WP
控制
定时
逻辑
4
8
解码
数据寄存器
直接写
和锁座
保护是Xicor公司,公司的商标。
3834 FHD F01
特性如有变更,恕不另行通知
Xicor公司,公司1994年, 1995年, 1996年专利待定
3834-1.8 96年6月10日T3 / C1 / D0 NS
1
X25020
引脚说明
串行输出( SO )
SO是推/拉串行数据输出管脚。在读
周期,数据被移出该引脚。数据逐个从
由串行时钟的下降沿。
串行输入( SI )
SI是串行数据输入管脚。所有的操作码,字节AD-
衣服,并且将数据写入到存储器的输入
该引脚上。数据由串行的上升沿锁存
时钟。
串行时钟( SCK )
串行时钟控制数据的串行总线的定时
输入和输出。操作码,地址,或本数据
SI引脚上被锁止在时钟的上升沿
输入,而在SO引脚电平变化的数据后下跌
在时钟输入的边缘。
片选( CS )
CS
为高电平时, X25020被取消和SO
输出引脚为高阻抗,除非内部
写操作正在进行时, X25020将在
备用电源模式。
CS
LOW使X25020 ,
将其放置在所述有源功率模式。应当指出的
即上电后,一个高电平到低电平的跳变
CS
is
任何操作开始之前,需要。
写保护( WP )
WP
为低时,非易失性写入X25020被
禁用,但另有部分功能正常。
WP
被拉高,所有功能,包括nonvola-
瓷砖写入正常操作。
WP
变低,而
CS
is
仍然偏低将中断写的X25020 。如果
内部写周期已经开始,
WP
低将没有上写影响。
DIP / SOIC
保持(HOLD )
HOLD
时配合使用的
CS
引脚选择
装置。一旦零件被选择和串行序列是
正在进行中,
HOLD
可以用于暂停的序列
无需重新设置与控制器的通讯
串行序列。要暂停,
HOLD
必须拉低
而SCK为低。为了恢复通信,
HOLD
is
拉高,再在SCK为低。如果暂停
功能没有被使用,
HOLD
应保持高电平可言
次。
引脚配置
CS
SO
WP
VSS
1
2
3
4
X25020
8
7
6
5
VCC
HOLD
SCK
SI
3834 FHD F02.1
引脚名称
符号
CS
SO
SI
SCK
WP
V
SS
V
CC
HOLD
描述
片选输入
串行输出
串行输入
串行时钟输入
写保护输入
电源电压
HOLD输入
3834 PGM T01.1
2
X25020
操作原理
该X25020是256× 7 E
2
PROM设计成连接
直接与同步串行外设接口
许多流行的微控制器家族( SPI ) 。
该X25020包含一个8位指令寄存器。这是
通过SI输入存取,数据通过时钟在
上升的SCK 。
CS
必须为低电平,并且
HOLD
WP
输入数据必须在整个操作过程中高。
表1包含的指令和一个列表的
操作码。所有指令,地址和数据传输
ferred MSB科幻RST 。
输入数据的采样在SCK后的第一个上升沿
CS
变低。 SCK是静态的,从而允许用户停止
钟,然后恢复运营。如果在时钟线为
与SPI总线上的其它外围设备共享的
用户可将
HOLD
输入到X25020放置到
一个“暂停”状态。释放后,
HOLD ,
该X25020
将恢复工作由点时,
HOLD
首先断言。
写使能锁存
该X25020包含了“写使能”锁存器。该锁存器
必须设置一个写操作完成之前,
在内部。 WREN指令将设置锁存器和
WRDI指令将复位锁存器。这是插销
在一个电条件后自动复位
在完成一个字节,页或状态寄存器写入
周期。
状态寄存器
RDSR指令可访问状态
注册。状态寄存器可以随时读取,
即使在一个写周期。状态寄存器是格式化
泰德如下:
7
X
6
X
5
X
4
X
3
BP1
2
BP0
1
WEL
0
WIP
3834 PGM T02
BP0和BP1由WRSR指令集。 WEL
和WIP是只读的,并自动设置等
操作。
写在制品( WIP )位指示
X25020正忙于写操作。当设置为“1” ,
一个写入过程中,当设置为“0 ”时,没有写入是在
进展情况。在写入期间,所有其它位被置为“1”。
写使能锁存器( WEL )位表示的状态
“写使能”锁存器。当设置为“1”时,锁存器被置位,
当设置为“0”时,锁存器被复位。
块保护( BP0和BP1 )位是非易失性的
并允许用户选择一个4的保护级别
化。该X25020被分成四个512位的段。
一个,两个,或四个段的可被保护。
也就是说,用户可以读取的段,但将
无法改变(写)所选择的段中的数据。
分区控制,如下图所示。
状态寄存器位
BP1
BP0
0
0
1
1
0
1
0
1
数组地址
保护
$C0–$FF
$80–$FF
$00–$FF
3834 PGM T03
表1.指令集
指令名称
雷恩
WRDI
RDSR
WRSR
指令格式*
0000 0110
0000 0100
0000 0101
0000 0001
0000 0011
0000 0010
手术
将写使能锁存器(允许写操作)
复位写使能锁存器(禁止写操作)
读状态寄存器
写状态寄存器
读存储器阵列的数据开始在选定的地址
将数据写入到存储阵列在选定的地址开始
(1至32字节)
3834 PGM T04
*说明显示MSB在最左边的位置。指令传输MSB连接RST 。
3
X25020
时钟和数据时序
在SI线数据输入锁存的上升沿
SCK 。数据被输出到SO线通过的下降沿
SCK 。
阅读顺序
从E读数据时
2
PROM存储器阵列
CS
is
科幻RST拉低来选择该设备。 8位读
指令被发送到X25020 ,其次是
8位地址。读取的操作码和地址后,
送,在所选择的存储在存储器中的数据
地址移出SO线。数据存储
在内存中的下一个地址可以顺序读取
通过继续提供时钟脉冲。的地址是
自动递增到下一个更高的地址
数据的每个字节之后被移出。当最高
地址达到( $ FF )地址计数器卷
以上解决00美元允许读周期是
继续不知疲倦网络奈特雷。读操作时结
采取经过NAT
CS
HIGH 。参考读取的E
2
舞会
在图1中的数组运算序列所示。
读状态寄存器
CS
行先拉低
选择器件随后的8位RDSR指令
化。后读状态寄存器的操作码发出,
状态寄存器的内容被移出的SO
线。图2示出读状态寄存器SE-
quence 。
写序
之前的任何企图将数据写入到X25020的
“写使能”锁存器必须连接首先要通过发出设定
WREN指令(参见图3) 。
CS
首先取低,
那么WREN指令被移入X25020 。
之后所有8位的指令的发送,
CS
然后必须采取高。如果用户继续写
操作不考虑
CS
发出后高
WREN指令,写操作将被忽略。
要将数据写入到E
2
PROM存储器阵列中,用户
发出WRITE指令,然后由地址
然后将要写入的数据。这是一个最低限度的第三十
两个时钟运行。
CS
一定要低并保持低
为操作的持续时间。主机可以继续
写最多4字节的数据的X25020 。唯一
限制是4个字节必须驻留在同一个
页。如果地址计数器到达页面的结尾
和时钟下去,计数器将“翻转”到
页面的第一个地址,并覆盖任何数据可
已被写入。
对于写操作(字节或页写)是
完成后,
CS
位为0后,带来的只能是高
数据字节N的主频。如果这是在其他任何拉高
一次写操作将不能完成。请参阅
图4和图5所示为在一个详细说明
写序列和时间框架中
CS
高电平有效。
写状态寄存器, WRSR指令是
接着要写入的数据。数据位0,1, 4 ,5,6
和7必须为“0 ” 。图6示出此序列。
而写入过程中下一个状态寄存器
或E
2
PROM写入序列,状态寄存器可能
读来检查WIP位。在此期间, WIP位会
是高的。
保持工作
HOLD
输入要高(在V
IH
)在正常
操作。如果数据传输被中断
HOLD
可以拉低暂停转让,直到它可以
恢复。唯一的限制是在SCK的输入必须是
当低
HOLD
首先拉低SCK也必须
为低电平时,
HOLD
被解除。
保持输入可以直接拉高至V
CC
或连接到V
CC
通过一个电阻。
4
X25020
操作说明
该X25020通电时处于以下状态:
- 该设备处于低功耗待机状态。
高到低的跳变
CS
需要
进入活动状态并接收指令。
- SO引脚为高阻抗。
- 在“写使能”锁存器复位。
数据保护
下面的电路已被包括在内,以防止
意外写入:
- 在“写使能”锁存器在上电时复位。
- 一个WREN指令必须发出来设置“写
使能“锁存器。
CS
一定要来HIGH在适当的时钟数
命令以启动一个写周期。
图1.阅读电子
2
PROM阵列操作顺序
CS
0
SCK
1
2
3
4
5
6
7
8
9
10 11 12 13 14 15 16 17 18 19 20 21 22
指令
SI
7
6
字节地址
5
4
3
2
1
0
数据输出
高阻抗
SO
7
最高位
3834 FHD F04.1
6
5
4
3
2
1
0
图2.读状态寄存器操作顺序
CS
0
SCK
1
2
3
4
5
6
7
8
9
10 11 12 13 14
指令
SI
数据输出
高阻抗
SO
7
最高位
6
5
4
3
2
1
0
3834 ILL F13
5
查看更多X25020PI-3PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    X25020PI-3
    -
    -
    -
    -
    终端采购配单精选

查询更多X25020PI-3供应信息

深圳市碧威特网络技术有限公司
 复制成功!