添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第97页 > X24645VM
初步信息
64K
X24645
描述
8192 ×8位
先进的2线串行é
2
胎膜早破与锁座
TM
保护
特点
该X24645是CMOS 65,536位串行é
2
舞会,
在内部举办的8192 X 8 X24645有
串行接口和软件协议,允许操
化上的一个简单的两线总线。
两个器件选择输入(S
1
, S
2
)允许多达四个
设备共享一个通用的两线总线。
一个写保护寄存器的最高地址某些地区可能
化, 1FFFh的,提供了三种新的写保护
特点:软件写保护,块写保护,
和硬件写保护。该软件写
保护功能可以防止任何非易失性写入
X24645直到写WEL位保护寄存器
设置的。该块写保护功能,允许用户
单独写保护阵列的4块由
在写保护寄存器编程两位。该
可编程硬件写保护功能使
用户安装使用WP的X24645连接到V
CC
,
编程代替对整个存储器阵列,然后
允许通过编程的硬件写保护
在写保护寄存器中的WPEN位。在此之后,
阵列的选择的块,包括该写保护
自己注册,将被永久写保护,只要
作为WP仍然很高。
2.7V至5.5V电源
低功耗CMOS
-active读取电流小于1mA
-active写电流小于3毫安
-Standby电流小于1
A
内部分为8192 ×8
新的可编程块锁保护
- 软件写保护
- 可编程的硬件写保护
块锁定( 0 , 1/4,1/2 ,或所有E的
2
舞会
阵列)
2线串行接口
双向数据传输协议
32字节页写模式
-Minimizes每字节写入时间总
自定时写周期
5毫秒的 - 典型写周期时间
高可靠性
-Endurance : 100,000次
- 数据保存: 100年
可用的软件包
-8引脚PDIP
-8引脚SOIC ( JEDEC )
-14引脚SOIC ( JEDEC )
-20引脚TSSOP
工作原理图
WP
启动循环
VCC
VSS
SDA
开始
停止
逻辑
控制
逻辑
从机地址
注册
+比较器
XDEC
E
2
舞会
256 X 256
H.V. GENERATION
时序&
控制
写保护
注册和
逻辑
SCL
负载
INC。
S2
S1
读/写
地址
计数器
YDEC
8
CK
DOUT
确认
2783 ILL F01
数据寄存器
DOUT
Xicor公司, 1995年, 1996年专利待定
2783-3.5 96年5月13日T1 / C0 / D0 NS
1
特性如有变更,恕不另行通知
X24645
Xicor公司ê
2
PROM的设计和测试应用
系统蒸发散需要延长的续航能力。固有的数据
保持大于100年。
引脚说明
串行时钟( SCL )
在SCL输入用于时钟的所有数据移入和移出
该设备。
串行数据( SDA )
SDA是用于将数据传输到一个双向引脚
进出设备。这是一个漏极开路输出,
可能是线或任意数量的漏极开路或
集电极开路输出。
漏极开路输出需要使用一个上拉
电阻器。选择典型值,指的是上拉
电阻选择图在这个数据的末尾
表。
设备选择(S
1
, S
2
)
该器件选择输入(S
1
, S
2
)被用于设置
科幻RST和8位从机地址的第二位。这
允许多达四个X24645设备共享一个共同的
总线。这些输入可以是静态的或主动驱动。如果
使用静态它们必须连接到V
SS
或V
CC
as
适当的。如果主动驱动,它们必须被驱动以
CMOS电平(驱动到V
CC
或V
SS
).
写保护( WP )
写保护输入控制硬件写
保护功能。当保持低电平,硬件写
保护被禁用, X24645可以写成
正常。当此输入端保持高电平时,与WPEN
在写保护寄存器位被置高,写
保护已启用,以及非易失性写操作
禁用于所选择的块以及写入
保护注册。
引脚名称
符号
S
1
,
S
2
SDA
SCL
WP
V
SS
V
CC
NC
NC
NC
S1
NC
NC
NC
S2
VSS
NC
NC
销刀豆网络gurations
8引脚DIP & SOIC
NC
S1
S2
VSS
1
2
3
4
X24645
8
7
6
5
VCC
WP
SCL
SDA
14引脚SOIC
NC
NC
NC
S1
S2
VSS
NC
1
2
3
4
5
6
7
14
13
12
X24645
11
10
9
8
NC
NC
VCC
WP
SCL
SDA
NC
20引脚TSSOP
1
2
3
4
5
6
7
8
9
10
X24645
20
19
18
17
16
15
14
13
12
11
NC
VCC
WP
NC
NC
NC
SCL
SDA
NC
NC
2783 ILL F02.4
描述
设备选择输入
串行数据
串行时钟
写保护
电源电压
无连接
2783 FRM T01.1
2
X24645
设备操作
该X24645支持双向总线亲
母育酚。该协议去连接网元发送数据的任何设备
到总线上作为发射器,以及所述接收装置
作为接收器。该设备控制传送是
主机和设备被控制的奴隶。
主人总是启动数据传输,并亲
韦迪时钟对发送和接收的操作。
因此, X24645将被视为在所有从属
应用程序。
时钟和数据约定
SDA线上只能在改变数据状态
SCL为低电平。在SCL为高电平,SDA状态的改变是
用于指示启动和停止条件保留。参考
图1和图2 。
启动条件
所有的命令都冠以启动条件,
这是一个高到SDA从高到低的跳变时, SCL为
HIGH 。该X24645连续监视SDA和
启动条件SCL线,也不会回应
直到这种情况下任何命令已经满足。
图1.数据有效性
SCL
SDA
数据稳定
数据
变化
2783 ILL F04
注意事项:
( 5 )典型值是对于T
A
= 25
°
C和标称电源电压( 5V )
(6) t
WR
是从系统的角度来看的最小周期时间时,不使用轮询技术。它是时间的最
设备需要执行内部写入操作。
启动和停止图2.定义
SCL
SDA
开始位
停止位
2783 ILL F05
3
X24645
停止条件
所有的通信必须通过停止被终止
条件,这是一个由低到高的SDA的过渡
当SCL为高电平。停止条件也被用于
将设备插入后的待机功率模式
读序列。只能发出一个停止条件
发送装置后已经释放总线。
应答
确认使用软件约定来表示
成功的数据传输。发送装置,
无论是主机或从机,将传输后释放总线
mitting八位。在第九个时钟周期
接收器将SDA线为低电平承认
它接收到的8位数据。请参考图3 。
该X24645将一个应答响应
承认一个起始条件和从机地址。如果
两个器件和一个写操作已经
选择时, X24645将一个应答响应
每接收后续的8位字后缘。
在读模式中, X24645将发送8比特的
数据,释放SDA线并监视线的
承认。如果确认被检测到,没有
由主机产生停止条件,则X24645
将继续发送数据。如果确认是不是
检测到时, X24645将终止进一步的数据传输
任务。主机必须然后发出一个停止条件
到X24645返回待机功率模式和
将设备置于一个已知状态。
图3.确认从接收响应
从SCL
1
8
9
数据输出
发射机
数据
产量
接收器
开始
应答
2783 ILL F06
4
X24645
设备寻址
在开始状态之后,主机必须输出
它正在访问的从站的地址(参见图4)。该
接下来两位是设备选择位。系统可以
有多达四个X24645的总线上。四
地址德音响定义由S的状态
1
和S
2
输入。 S
2
从机地址必须是逆
在S
2
输入引脚。
图4.从地址
高阶
地址
从地址去连接的最后一位网元的操作
来执行。当设定高的读操作是
选择,当设定为低,选择一个写操作。
继启动条件时, X24645监控
比较从地址SDA总线上传送
其从机地址的设备类型identi连接器。当一个
正确的比较X24645输出一个应答
SDA线。根据R / W位的状态下,所述
X24645将执行一个读或写操作。
写操作
设备
SELECT
字节写
对于写操作, X24645需要第二AD-
礼服领域。这个地址字段是字节地址,COM的
珍贵的8位,提供对8192的任何一个
字阵列中。在收到的字节地址时,
X24645的确认产生和等待
接下来的8位数据,再以一个应答响应
边缘。然后主机终止传输由gener-
阿婷停止状态时, X24645开始的时间
内部写周期到非易失性存储器。而
内部写周期正在进行中的X24645输入
被禁用,并且设备将不会再任何回应
任务从主。请参考图5为地址,
确认和数据传输序列。
S2
S1
A12
A11
A10
A9
A8
读/写
2783 ILL F07.1
接下来的网络连接已经从机地址位的exten-
数组的地址锡安,并连接在一起
在8位地址中的字节地址连接的场,
提供直接访问整个8192 ×8的阵列。
图5.字节写
S
T
A
R
T
S
A
C
K
A
C
K
A
C
K
2783 ILL F08.1
总线活动:
SDA线
总线活动:
X24645
SLAVE
地址
字节
地址
数据
S
T
O
P
P
5
这X24645设备已收购
IC MICROSYSTEMS从Xicor公司,公司
ICmic
IC MICROSYSTEMS
TM
64K
2
X24645
8192 ×8位
先进的2线串行PROM é与锁座
TM
保护
特点
2.7V至5.5V电源
低功耗CMOS
-active读取电流小于1mA
-active写电流小于3毫安
-Standby低于1μA的电流更小
内部分为8192 ×8
新的可编程块锁保护
- 软件写保护
- 可编程的硬件写保护
块锁定( 0 , 1/4,1/2 ,或所有E的
2
舞会
阵列)
描述
2
该X24645是CMOS 65,536位串行PROM ê ,
在内部举办的8192 X 8 X24645有
串行接口和软件协议,允许操作
在一个简单的两线总线。
两个器件选择输入(S
1
, S
2
)允许多达四个
设备共享一个通用的两线总线。
一个写保护寄存器的最高地址的位置,
1FFFh的,提供了三种新的写保护
特点:软件写保护,块写保护,并
硬件写保护。该软件写
2线串行接口
双向数据传输协议
32字节页写模式
保护功能可以防止任何非易失性写入
X24645直到写WEL位保护寄存器
设置的。该块写保护功能,允许用户
单独写保护阵列的4块由
-Minimizes每字节写入时间总
自定时写周期
5毫秒的 - 典型写周期时间
高可靠性
-Endurance : 100,000次
- 数据保存: 100年
可用的软件包
-8引脚PDIP
-8引脚SOIC ( JEDEC )
-14引脚SOIC ( JEDEC )
-20引脚TSSOP
工作原理图
WP
在写保护寄存器编程两位。该
可编程硬件写保护功能使
用户安装使用WP的X24645连接到V
CC
,
编程代替对整个存储器阵列,然后
允许通过编程一个硬件写保护
在写保护寄存器WPEN位。在此之后,
阵列的选择的块,包括该写保护
自己注册,将被永久写保护,只要
作为WP仍然很高。
启动循环
V
CC
V
SS
H.V. GENERATION
时序&
控制
SDA
开始
停止
写保护
注册和
逻辑
逻辑
控制
逻辑
从机地址
注册
SCL
+比较器
负载
INC。
XDEC
ê PROM
256 X 256
2
S
2
S
1
地址
计数器
读/写
YDEC
8
CK
数据寄存器
D
OUT
D
OUT
确认
2783 ILL F01
Xicor公司,
1995年, 1996年专利待定
2783-3.5 96年5月13日T1 / C0 / D0 NS
1
特性如有变更,恕不另行通知
X24645
ICmic ê的PROM的设计和测试应用程序
需要延长的续航能力。固有的数据
2
销刀豆网络gurations
8引脚DIP & SOIC
NC
1
2
3
4
8
7
6
5
V
CC
保持大于100年。
引脚说明
串行时钟( SCL )
在SCL输入用于时钟的所有数据移入和移出的
装置。
串行数据( SDA )
SDA是用于将数据传输到一个双向引脚和
从设备中。这是一个漏极开路输出,
S
1
S
2
V
SS
X24645
WP
SCL
SDA
14引脚SOIC
NC
NC
V
CC
可能是线或任意数量的漏极开路或
集电极开路输出。
漏极开路输出需要使用一个上拉
电阻器。选择典型值,指的是上拉
电阻选择图在这个数据的末尾
表。
设备选择(S
1
, S
2
)
该器件选择输入(S
1
, S
2
)用于设置所述第一
而第二个8位从机地址位。这
允许多达四个X24645设备共享一个公用总线。
这些输入可以是静态的或主动驱动。如果
使用静态它们必须连接到V
SS
或V
CC
as
适当的。如果主动驱动,它们必须被驱动以
NC
NC
1
2
3
4
5
6
14
13
12
X24645
11
NC
S
1
S
2
V
SS
NC
7
10
9
8
WP
SCL
SDA
NC
20引脚TSSOP
NC
NC
S
1
NC
NC
1
2
3
4
20
19
NC
V
CC
18
17
X24645
16
15
14
13
12
11
WP
NC
NC
NC
CMOS电平(驱动到V
CC
或V
SS
).
写保护( WP )
写保护输入控制硬件写
保护功能。当保持低电平,硬件写
保护被禁用, X24645可以写成
正常。当此输入端保持高电平时,与WPEN
5
6
7
8
9
10
NC
S
2
V
SS
SCL
SDA
NC
NC
NC
NC
2783 ILL F02.4
在写保护寄存器位被置高,写
保护已启用,以及非易失性写操作
禁用于所选择的块以及写入
保护注册。
引脚名称
符号
S
1
,
S
2
SDA
SCL
WP
V
SS
V
CC
NC
描述
设备选择输入
串行数据
串行时钟
写保护
电源电压
无连接
2783 FRM T01.1
2
X24645
设备操作
该X24645支持双向总线亲
母育酚。该协议去连接网元发送数据的任何设备
到总线上作为发射器,以及接收装置作为
接收机。该设备控制传送是
主机和设备被控制的奴隶。
主人总是启动数据传输,并提供
该时钟对发送和接收的操作。
因此, X24645将被视为在所有从属
时钟和数据约定
SDA线上只能在改变数据状态
SCL为低电平。在SCL为高电平,SDA状态的改变是
用于指示启动和停止条件保留。请参阅
图1和图2 。
启动条件
所有的命令都是前面的启动条件,这
是高到SDA从高到低的跳变时, SCL为
HIGH 。该X24645连续监视SDA和SCL
为开始状态线,并且不会响应
应用程序。
直到这种情况下任何命令已经满足。
图1.数据有效性
SCL
SDA
数据稳定
数据
变化
2783 ILL F04
注意事项:
( 5 )典型值是对于T
A
= 25 ° C和标称电源电压( 5V )
(6) t
WR
是从系统的角度来看的最小周期时间时,不使用轮询技术。它是时间的最
设备需要执行内部写入操作。
启动和停止图2.定义
SCL
SDA
开始位
停止位
2783 ILL F05
3
X24645
停止条件
所有的通信必须通过停止被终止
条件,这是一个由低到高的SDA的过渡
当SCL为高电平。停止条件也被用于
将设备插入后的待机功率模式
读序列。只能发出一个停止条件
发送装置后已经释放总线。
应答
确认使用软件约定来表示
成功的数据传输。发送装置,
该X24645将一个应答响应
承认一个起始条件和从机地址。如果
两个器件和一个写操作已经
选择时, X24645将发出一个应答响应
每接收后续的8位字后。
在读模式中, X24645将发送8个数据位,
释放SDA线并监视线的
承认。如果确认被检测到,并没有停止
由主,在X24645产生的条件
无论是主机或从机,将传输后释放总线
mitting八位。在第九个时钟周期
接收器将SDA线为低电平承认
它接收到的8位数据。请参考图3 。
将继续发送数据。如果确认是不是
检测到时, X24645将终止进一步的数据传输
任务。主机必须然后发出一个停止条件
该X24645返回待机功率模式和
将设备置于一个已知状态。
图3.确认从接收响应
从SCL
1
8
9
数据输出
发射机
数据
产量
接收器
开始
应答
2783 ILL F06
4
X24645
设备寻址
在开始状态之后,主机必须输出
它正在访问的从站的地址(参见图4)。该
接下来两位是设备选择位。系统可以有
最多四个X24645的总线上。四
地址由S的状态定义
1
和S
2
输入。
S
2
从机地址必须是逆
从机地址的最后一位定义操作要
进行。当设定高的读操作是
选择,当设定为低,选择一个写操作。
继启动条件时, X24645监视SDA
比较从地址总线上传送
其从机地址的设备类型标识符。当一个
正确的比较X24645输出一个应答
SDA线。根据R / W位的状态下,所述
X24645将执行一个读或写操作。
写操作
字节写
在S
2
输入引脚。
图4.从地址
高阶
设备
SELECT
地址
S
2
S
1
A12 A11 A10
A9
A8
读/写
对于写操作, X24645需要第二AD-
礼服领域。这个地址字段是字节地址,COM的
珍贵的8位,提供对8192的任何一个
字阵列中。在收到的字节地址时,
X24645的确认产生和等待
接下来的8位数据,再以一个应答响应
2783 ILL F07.1
从机地址的下一个5位的延伸
数组的地址,并连接在一起
的地址的8位的字节地址字段,
提供直接访问整个8192 ×8的阵列。
然后主机终止传输通过生成
停止条件, X24645开始的时候
内部写周期到非易失性存储器。而
内部写周期过程中的X24645输入
被禁用,并且设备不会对任何请求作出回应
从主。请参考图5为地址,
确认和数据传输序列。
图5.字节写
S
T
A
R
T
总线活动:
SLAVE
地址
字节
地址
数据
S
T
O
P
SDA线
总线活动:
X24645
S
A
C
K
A
C
K
A
C
K
P
2783 ILL F08.1
5
查看更多X24645VMPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    X24645VM
    -
    -
    -
    -
    终端采购配单精选

查询更多X24645VM供应信息

深圳市碧威特网络技术有限公司
 复制成功!