初步W83196S -14
100 MHz时钟实现BX芯片组( 2片)
1.概述
该W83196S - 14是时钟合成器,它提供所需的高速RISC或所有的时钟
CISC微处理器。十二种不同频率的CPU和PCI时钟是外部可选
与平稳过渡。
该W83196S - 14提供I2C串行总线接口进行编程的寄存器来启用或禁用每个
时钟输出,选择0.5 %中心型扩频降低EMI 。
该W83196S - 14接受14.318 MHz参考晶振作为输入并运行在一个3.3V电源。
高驱动PCI时钟输出通常提供大于1V / ns的转换速率为30 pF的负载。中央处理器
时钟输出通常提供比1V / ns的转换速率为20 pF的负载为维护50
±5%
占空比。固定频率输出, REF , 24 MHz和48 MHz的提供比0.5V / ns的更好
摆率。
2.特点
支持Pentium II处理器与I C
12套CPU频率的选择
2个CPU时钟(一个自由运行的CPU时钟)
7个PCI同步时钟(一个自由运行PCI时钟)
可选择单一或混合供电:
2
(V
DD
R = V
DD
核心= V
DD
P = V
DD
4 = 3.3V
±5%)
(V
DD
A = V
DD
C = 2.5V
±5%)
斜形的CPU与PCI时钟1.54.0纳秒, CPU的线索。
CPU时钟抖动小于200 PS
PCI_F , PCI1 : 6个时钟偏斜小于500 PS
与选择平滑的频率切换,从66.8 MHz到150 MHz的CPU
I C 2线串行接口和I C回读
±0.5%
中心型扩频功能以降低EMI
可编程寄存器使能/停止每个输出和选择模式
2
2
(模式三态或正常)
MODE引脚用于电源管理
48兆赫的USB
24 MHz的超级I / O
封装采用28引脚SOP
-1-
出版日期: 1999年3月
修订版A1
初步W83196S -14
5.引脚说明
IN - 输入
输出 - 输出
I / O - 双向引脚
# - 低电平有效
* - 内部250kΩ拉
5.1水晶I / O
符号
XIN
XOUT
针
1
2
I / O
IN
OUT
功能
晶振输入,带内部负载电容和反馈
电阻器。
晶振输出14.318 MHz的标称。
5.2的CPU , PCI时钟输出
符号
CPUCLK_F
CPUCLK1
PCICLK [1: 4]
PCICLK_F
PCICLK5/
PCI_STOP #
10
I / O
如果模式* = 1 (默认值) ,则该引脚是一个缓冲PCICLK5
输出的晶体。如果模式* = 0 ,则该引脚为
使用PCI_STOP #输入电源管理模式
同步停止所有CPU时钟。
如果模式* = 1 (默认值) ,则该引脚是一个PCICLK6时钟
输出。如果模式* = 0 ,则该引脚为CPU_STOP #和
在电源管理模式用于同步
停止所有PCI时钟。
针
22, 21
I / O
功能
OUT低偏移( <250 PS)主机频率的时钟输出
如CPU ,芯片组和高速缓存。 V
DD
C是供给
电压对这些输出。
4 ,5,6 ,7,8输出低歪斜( <250 PS)的PCI时钟输出。
PCICLK6/
CPU_STOP #
11
I / O
5.3 I2C控制接口
符号
SDATA *
SDCLK *
针
18
17
I / O
I / O
IN
功能
我的串行数据
2
C 2线控制接口
我串行时钟
2
C 2线控制接口
-3-
出版日期: 1999年3月
修订版A1
初步W83196S -14
5.4固定频率输出
符号
SEL100/66#
IOAPIC
REF2X / SEL48 *
针
16
24
27
I / O
IN
O
I / O
功能
CPU时钟频率选择引脚。
提供14.318固定频率。
内部250kΩ上拉。
锁存输入SEL48 *在初始上电。
SEL48 * = 1, pin14是24兆赫
SEL48 * = 0 , pin14为48 MHz
正常操作过程中的参考时钟。
24/48MHz
48MHz/Mode*
14
13
O
I / O
频率由上电时销27的状态设置。
内部250kΩ上拉。
48 MHz的输出, USB正常工作期间。
锁存输入模式*在初始上电。模式* = 0 ,
然后PIN10是PCI_STOP #和PIN11是CPU_STOP # 。
模式* = 1 (默认) , PIN10是PCICLK5和PIN11是
PCLCLK6.
5.5电源引脚
符号
V
DD
CORE
V
DD
P
V
DD
A
V
DD
C
V
DD
4
V
DD
R
VSSC , VSSR , Vss4 ,
VSSP
针
20
9
25
23
12
26
功能
电源为核心逻辑电路和锁相环电路。连接到3.3V
供应量。
电源为PCICLK_F和PCICLK 1:6。连接到3.3V
供应量。
电源为IOAPIC输出,连接到2.5V电源
电源为CPUCLK _F和CPUCLK1 。连接到2.5V
供应量。
电源为48MHz的USB时钟。连接到3.3V电源。
电源为14.318mhz ISA时钟。连接到3.3V电源。
3 , 15 , 19 ,电路接地。
28
6.频率选择
SEL100/66#
1
0
CPUCLK_F , CPUCLK1
100兆赫
66.8兆赫
PCI
33.3兆赫
33.3兆赫
-4-
初步W83196S -14
7.功能描述
7.1电源Mamagement功能
所有的时钟都可以单独启用或通过2线控制接口禁用。上电时,
外部电路应允许3毫秒的压控振荡器,以使时钟输出,以保证前稳定
正确的脉冲宽度。当为MODE = 0时,销10和11是输入端( PCI_STOP # ),( CPU_STOP # ) ,
当MODE = 1 ,这些功能将不可用。一个特定的时钟可以使既2-
线串行控制接口和其中一个引脚指示它应该被启用。
该W83196S - 14可以处于低状态,根据下表,以减少被禁用
功耗。所有的时钟都停在低状态,但仍维持在一个有效的高发期
从运行过渡到停止。 CPU和PCI时钟运行之间的转换,并停止
等待上PCICLK_F一个正边缘之后负边缘上感兴趣的时钟,之后
其高含量的输出的被启用或禁用。
CPU_STOP #
0
0
1
1
PCI_STOP #
0
1
0
1
CPUCLK1
低
低
运行
运行
PCICLK1 : 4
低
运行
低
运行
CPUCLK_F&
PCICLK_F
运行
运行
运行
运行
XTAL &压控振荡器
运行
运行
运行
运行
7.2 2线I
2
C控制接口
时钟发生器是一个奴隶,我
2
这可以被读回存储在锁存器中的数据C成分
进行验证。所有进行字节必须发送更改的控制字节之一。 2线
控制界面可以让每个时钟输出单独启用或禁用。上电时,
W83196S -14初始化与默认寄存器设置,然后是可选的使用2线控制
界面。
的SDATA信号只有当SDCLK信号为低的变化,并且是稳定的,当SDCLK是高
正常数据传送期间。只有两个例外。其一是高到低转换
SDATA而SDCLK可以高用来表示一个数据传输周期的开始。另一种是
低到高的过渡SDATA而SDCLK可以高用来指示数据传输的结束
周期。数据总是被作为完整的8位字节跟随一个应答产生的。
字节写作开始于一个启动条件后7位从机地址和写命令位
[ 1101 0010 ],命令码校验[ 0000 0000] ,和字节计数检查。成功后
接收每个字节,一个应答信号(低)的SDATA线将时钟芯片产生。
控制器可以开始数据的字符串后写入内部I2C寄存器。序列顺序为
如下所示:
字节排列顺序为I2C控制器:
时钟地址
A( 6 : 0 ) & R / W
确认
8位笨蛋
命令代码
确认
8位笨蛋
字节数
确认
Byte0,1,2...
直到停止
-5-
出版日期: 1999年3月
修订版A1