初步数据表
MOS集成电路
PD77019-013
16位,定点数字信号处理器
该
PD77019-013是掩蔽的16位定点DSP (数字信号处理器),用于数字信号开发
处理,其用于高速和精确的需求。
该
PD77019-013内部ROM区域由空隙码已掩蔽为基于RAM的DSP的无掩模使用
代码订购过程。另外,
PD77019-013可以作为简化计算芯片的
PD7701X家庭。
关于掩模ROM和掩模选项,有之间的以下区别
PD77019-013和
PD77019.
PD77019-013
PLL时钟速率多
固定为4
PD77019
可变多速率(1 ,2,3 ,4,8 ),通过掩模
选项
启用( PLL时钟的多个速率由设置为1
掩膜选项。 )
晶体谐振器
连接
时钟输入引脚
禁用( PLL时钟多速率固定为4 )
外部时钟连接到X1引脚。
离开X2引脚开路。
外部时钟连接到X1引脚。
水晶连接之间的X1引脚和
X2引脚。
低电平固定,或内部系统时钟
输出是通过掩膜选项进行选择。
订货时编码的用户程序或数据
掩膜ROM 。
实现从内部数据光盘或启动
外部数据区。
时钟输出引脚
输出内部系统时钟。
内置掩膜ROM
自启动
不可用(已屏蔽了无效
代码)
能够从外部数据区域引导(启动
信息数据被屏蔽。 )请参阅
2.6
开机功能。
订购信息
产品型号
包
100引脚塑料TQFP (细间距) ( 14
×
14 mm)
PD77019GC-013-9EU
该
PD7701x系列包括的
PD77016 , 77015 , 77017 , 77018 , 77018A和
PD77019.
本文档中的信息如有更改,恕不另行通知。
一号文件U13053EJ1V0DS00 (第1版)
发布日期1998年3月 CP ( K)
日本印刷
1998
PD77019-013
特点
功能
指令周期: 16.6纳秒( MIN 。 )
操作时钟: 60 MHz的
外部时钟: 15 MHz的
双加载/存储
硬件回路功能
条件执行
执行在一个指令周期乘加运算
程序设计
= 16位
×
16位+ 40位
→
40位乘法累加器
8个通用寄存器(每个40位)
8 ROM / RAM中的数据指针:每个数据存储区有4个寄存器
10个中断源(外部: 4 ,内部: 6 )
3操作数指令(例如: R0 = R0 + R1L * R2L )
Nonpipeline在执行阶段
内存区
指令存储区: 64K字
×
32位
数据存储区: 64K字
×
16位
×
2 (X内存, Y存储器)
时钟发生器
片上PLL来提供更高的运行时钟( 60MHz的最大)比外部时钟。 PLL时钟多速率
固定为4 。
片上外设
I / O端口: 4位
串行I / O( 16位) :2通道
主机I / O ( 8位) :1通道
CMOS
+3 V单电源供电
2
初步数据表
间的功能差异
PD7701 ×家庭
项
内部指令RAM
内部指令ROM
外部指令存储
数据RAM ( X / Y存储器)
数据ROM ( X / Y存储器)
外部数据存储器
指令周期
(最大工作速度)
外部时钟
(在最大操作速度)
水晶
(在最大操作速度)
指令
串行接口( 2个通道)
PD77016
1.5K字
无
48K字
每个2K字
无
每个48K字
PD77015
PD77017
PD77018
256个字
PD77018A
PD77019
PD77019-013
4K字
4K字
12K字
无
24K字
无
每1K字
每个2K字
每个2K字
每个4K字
每个字3K
每个12K字
每个16K字
无
30纳秒( 33兆赫)
33 / 16.5 / 8.25 / 4.125 MHz的
可变多速率(1, 2,4, 8 ),由掩模选项。
16.6纳秒( 60兆赫)
三十○分之六十/ 20/ 15 / 7.5兆赫
可变多速率(1 ,2,3 ,4,8 ),由
面膜的选择。
60兆赫
STOP指令被加入。
15兆赫
多速率
固定为4 。
–
初步数据表
5
66兆赫
–
–
通道1具有
同样的功能
为通道2 。
5V
160引脚塑料QFP
33兆赫
通道1具有相同的功能,即的
PD77016.
通道2具有无SORQ2或SIAK2销(通道2被用于编解码器的连接)。
3V
100引脚TQFP塑料
100引脚TQFP塑料
116引脚塑料BGA
100引脚TQFP塑料
电源
包
PD77019-013