初步数据表
PD72870,72871
IEEE1394 1片OHCI主机控制器
MOS集成电路
该
PD72870 , 72871顷它集成OHCI -Link和PHY功能集成到单芯片的大规模集成电路。
该
PD72870 , 72871符合P1394a草案2.0规格和OpenHCI IEEE1394 1.0和工作
高达400 Mbps的。
这些设计使得如此紧凑的PC和PC卡应用。
特点
符合链路层服务在1394开放式主机控制器接口规范版本1.0中定义
符合物理层服务作为P1394a草案规定2.0 (数据传输速率100/200/400 Mbps的)
3端口:
PD72870
1端口:
PD72871
符合协议的增强在P1394a草案2.0定义
模块化的32位主机接口符合PCI规范2.1版
支持PCI总线电源管理接口规范1.0版
模块化的32位主机接口兼容卡总线规范
循环主同步和资源管理能力
5
内置的FIFO的同步传输( 1024字节) ,异步传输( 1024字节)和接收( 2048
字节)
32位CRC生成和校验接收/发送数据包
4同步传输的DMA和4个同步接收支持的DMA
32位DMA通道的物理内存读/写
时钟产生由24.576 MHz的震荡器
内部控制和操作寄存器直接映射到PCI配置空间
2线串行EEPROM
TM
接口支持
独立的电源连接器和PHY
订购信息
产品型号
包
160引脚塑料LQFP (细间距) ( 24 ×24 MM)
192引脚塑料FBGA ( 14 ×14 MM)
160引脚塑料LQFP (细间距) ( 24 ×24 MM)
192引脚塑料FBGA ( 14 ×14 MM)
PD72870GM-8ED
PD72870F1-FA2
PD72871GM-8ED
PD72871 F1- FA2
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件S13925EJ2V0DS00 (第2版)
发布日期1999年9月NS CP ( K)
日本印刷
商标
5
表示主要修改点。
1999
PD72870,72871
5
引脚配置
160引脚塑料LQFP (细间距) ( 24 ×24 MM)
PD72870GM-8ED
顶视图
DGND
集成电路(L)的
集成电路(L)的
CARD_ON
CIS_ON
GROM_EN
GROM_SCL
GROM_SDA
DGND
L_V
DD
DGND
P_DV
DD
P_AV
DD
P_AV
DD
P_AV
DD
AGND
AGND
AGND
AGND
AGND
TpA0p
TpA0n
TpB0p
TpB0n
TpA1p
TpA1n
TpB1p
TpB1n
TpA2p
TpA2n
TpB2p
TpB2n
TpBias0
TpBias1
TpBias2
P_AV
DD
AGND
CPS
RI1
RI0
160
159
158
157
156
155
154
153
152
151
150
149
148
147
146
145
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
L_V
D D
CLKRUN
PME
INTA
PRST
PCLK
GNT
REQ
DGND
PCI_V
D D
AD31
AD30
AD29
AD28
DGND
AD27
AD26
AD25
AD24
L_V
D D
DGND
CBE3
IDSEL
AD23
AD22
AD21
AD20
DGND
AD19
AD18
PCI_V
D D
AD17
AD16
DGND
CBE2
FRAME
IRDY
TRDY
DEVSEL
L_V
D D
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
P_AV
DD
AGND
XO
XI
P_AV
DD
FIL0
FIL1
AGND
AGND
P_AV
DD
P_RESETB
DGND
P_DV
DD
P_AV
DD
SUS_RESM
PORTDIS
DGND
P_DV
DD
集成电路(L)的
集成电路(L)的
集成电路(H)的
集成电路(H)的
DGND
P_DV
DD
CMC
PC2
PC1
PC0
IC ( N)
集成电路(L)的
DGND
集成电路(L)的
IC ( N)
IC ( N)
IC ( N)
DGND
IC ( N)
IC ( N)
IC ( N)
L_V
D D
DGND
停止
PERR
SERR
PAR
L_V
DD
CBE1
DGND
AD15
AD14
PCI_V
DD
AD13
AD12
DGND
AD11
AD10
AD9
AD8
L_V
DD
CBE0
AD7
AD6
AD5
AD4
DGND
AD3
AD2
AD1
AD0
PCI_V
DD
DGND
L_V
DD
PIN_EN
IC ( N)
集成电路(H)的
IC ( N)
IC ( N)
IC ( N)
IC ( N)
DGND
初步数据表S13925EJ2V0DS00
5
初步数据表
PD72870,72871
IEEE1394 1片OHCI主机控制器
MOS集成电路
该
PD72870 , 72871顷它集成OHCI -Link和PHY功能集成到单芯片的大规模集成电路。
该
PD72870 , 72871符合P1394a草案2.0规格和OpenHCI IEEE1394 1.0和工作
高达400 Mbps的。
这些设计使得如此紧凑的PC和PC卡应用。
特点
符合链路层服务在1394开放式主机控制器接口规范版本1.0中定义
符合物理层服务作为P1394a草案规定2.0 (数据传输速率100/200/400 Mbps的)
3端口:
PD72870
1端口:
PD72871
符合协议的增强在P1394a草案2.0定义
模块化的32位主机接口符合PCI规范2.1版
支持PCI总线电源管理接口规范1.0版
模块化的32位主机接口兼容卡总线规范
循环主同步和资源管理能力
5
内置的FIFO的同步传输( 1024字节) ,异步传输( 1024字节)和接收( 2048
字节)
32位CRC生成和校验接收/发送数据包
4同步传输的DMA和4个同步接收支持的DMA
32位DMA通道的物理内存读/写
时钟产生由24.576 MHz的震荡器
内部控制和操作寄存器直接映射到PCI配置空间
2线串行EEPROM
TM
接口支持
独立的电源连接器和PHY
订购信息
产品型号
包
160引脚塑料LQFP (细间距) ( 24 ×24 MM)
192引脚塑料FBGA ( 14 ×14 MM)
160引脚塑料LQFP (细间距) ( 24 ×24 MM)
192引脚塑料FBGA ( 14 ×14 MM)
PD72870GM-8ED
PD72870F1-FA2
PD72871GM-8ED
PD72871 F1- FA2
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件S13925EJ2V0DS00 (第2版)
发布日期1999年9月NS CP ( K)
日本印刷
商标
5
表示主要修改点。
1999
PD72870,72871
5
引脚配置
160引脚塑料LQFP (细间距) ( 24 ×24 MM)
PD72870GM-8ED
顶视图
DGND
集成电路(L)的
集成电路(L)的
CARD_ON
CIS_ON
GROM_EN
GROM_SCL
GROM_SDA
DGND
L_V
DD
DGND
P_DV
DD
P_AV
DD
P_AV
DD
P_AV
DD
AGND
AGND
AGND
AGND
AGND
TpA0p
TpA0n
TpB0p
TpB0n
TpA1p
TpA1n
TpB1p
TpB1n
TpA2p
TpA2n
TpB2p
TpB2n
TpBias0
TpBias1
TpBias2
P_AV
DD
AGND
CPS
RI1
RI0
160
159
158
157
156
155
154
153
152
151
150
149
148
147
146
145
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
L_V
D D
CLKRUN
PME
INTA
PRST
PCLK
GNT
REQ
DGND
PCI_V
D D
AD31
AD30
AD29
AD28
DGND
AD27
AD26
AD25
AD24
L_V
D D
DGND
CBE3
IDSEL
AD23
AD22
AD21
AD20
DGND
AD19
AD18
PCI_V
D D
AD17
AD16
DGND
CBE2
FRAME
IRDY
TRDY
DEVSEL
L_V
D D
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
P_AV
DD
AGND
XO
XI
P_AV
DD
FIL0
FIL1
AGND
AGND
P_AV
DD
P_RESETB
DGND
P_DV
DD
P_AV
DD
SUS_RESM
PORTDIS
DGND
P_DV
DD
集成电路(L)的
集成电路(L)的
集成电路(H)的
集成电路(H)的
DGND
P_DV
DD
CMC
PC2
PC1
PC0
IC ( N)
集成电路(L)的
DGND
集成电路(L)的
IC ( N)
IC ( N)
IC ( N)
DGND
IC ( N)
IC ( N)
IC ( N)
L_V
D D
DGND
停止
PERR
SERR
PAR
L_V
DD
CBE1
DGND
AD15
AD14
PCI_V
DD
AD13
AD12
DGND
AD11
AD10
AD9
AD8
L_V
DD
CBE0
AD7
AD6
AD5
AD4
DGND
AD3
AD2
AD1
AD0
PCI_V
DD
DGND
L_V
DD
PIN_EN
IC ( N)
集成电路(H)的
IC ( N)
IC ( N)
IC ( N)
IC ( N)
DGND
初步数据表S13925EJ2V0DS00
5