数据表
MOS集成电路
PD720100A
USB2.0主机控制器
该
PD720100A符合通用串行总线规范修订版2.0和开放式主机控制器
对于全速/低速信令和英特尔的增强主机控制器接口规范接口规范
高速信号和作品高达480 Mbps 。该
PD720100A集成了PCI三大主机控制器内核
接口和USB2.0收发器集成到一个芯片。
详细的功能说明在下面的用户手册。请务必在设计前阅读本手册。
PD720100A用户手册: S15534E
特点
符合通用串行总线规范修订版2.0 (数据传输率1.5 / 12 / 480Mbps的)
符合开放式主机控制器接口规范USB 1.0A版本
符合增强主机控制器接口规范USB修订版0.95
PCI多功能装置包括用于全速/低速信令和1 EHCI 2 OHCI主机控制器内核
主控制器为核心的高速信号。
用5根集线器(最大)的下游面对它们由OHCI和EHCI主控制器核心共享端口
所有下行端口可以处理高速( 480 Mbps)的全速( 12 Mbps)和低速( 1.5 Mbps)的
交易。
的下行端口配置数( 25)
32位33 MHz的主机接口符合PCI规范2.2版。
支持PCI移动设计指南1.1版。
支持PCI总线电源管理接口规范1.1版。
PCI Bus总线主机访问
系统时钟由30MHz的震荡器或48 MHz的时钟输入产生。
操作寄存器直接映射到PCI内存空间
所有下行端口传统支持。旧版支持功能允许主板轻松迁移
实施。
3.3 V电源供电, PCI信号引脚都具有可承受5V电压的电路。
订购信息
产品型号
包
160引脚塑料LQFP (细间距) ( 24
×
24)
160引脚塑料LQFP (细间距) ( 24
×
24)
176引脚塑料FBGA ( 15
×
15)
PD720100AGM-8ED
PD720100AGM-8EY
PD720100AS1-2C
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
不是所有的设备/类型在每个国家都可用。请与当地的NEC代表检查
供应及其他信息。
一号文件S15535EJ2V0DS00 (第2版)
发布日期2002年10月NS CP ( K)
日本印刷
商标
表示主要修改点。
2001
PD720100A
PCI总线接口
:处理32位33,符合PCI MHz的PCI总线主设备和目标函数
规格2.2版。启用端口的数量是由配置位设置
空间。
ARBITER
OHCI主机控制器# 1
OHCI主机控制器# 2
EHCI主控制器
根集线器
PHY
INTA0
INTB0
INTC0
SMI0
:仲裁在两个OHCI主机控制器内核和一个EHCI主控制器的核心。
:处理全( 12 Mbps)的/低速( 1.5 Mbps)的端口1 , 3 , 5和信令。
:处理全( 12 Mbps)的/低速( 1.5 Mbps)的端口2和4的信号。
:处理高(480 Mbps)的端口1 ,2,3 ,4和5的信号。
:处理USB集线器功能的主控制器和控制连接(路由)
与主机控制器内核和端口。
:由高速收发器,全速/低速收发器,串行器,解串器,
等
:是PCI中断信号OHCI主机控制器# 1 。
:是PCI中断信号OHCI主机控制器# 2 。
:是PCI中断信号的EHCI主控制器。
:是由开放式主机控制器接口所指定的中断信号
规范的USB版本1.0a的。每个OHCI主机控制器的SMI信号
出现在此信号。
PME0
:是通过PCI总线电源管理接口所指定的中断信号
规范版本1.1 。每个主机控制器内核的唤醒信号出现在此
信号。
数据表S15535EJ2V0DS
3
PD720100A
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
引脚名称
V
DD
NTEST1
NTEST2
TEST
XT1/SCLK
XT2
LEGC
V
DD
V
SS
VCCRST0
SMI0
IRI1
IRI2
IRO1
IRO2
A20S
PME0
PCLK
VBBRST0
V
DD
V
SS
V
DD_PCI
INTA0
INTB0
INTC0
PIN_EN
GNT0
REQ0
AD31
AD30
V
SS
AD29
AD28
AD27
AD26
AD25
AD24
CBE30
IDSEL
V
DD
PIN号
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
引脚名称
V
SS
V
SS
AD23
SMC
SIN / TIN
SOT / TOUT
AD22
AD21
AD20
AD19
V
DD
AD18
AD17
AD16
CBE20
FRAME0
IRDY0
TRDY0
DEVSEL0
V
DD_PCI
STOP0
PERR0
SERR0
PAR
CBE10
V
SS
AD15
AD14
AD13
V
DD
AD12
AD11
AD10
AD9
AD8
CBE00
AD7
AD6
V
SS
V
SS
PIN号
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
引脚名称
V
DD
AD5
AD4
AD3
AD2
AD1
AD0
CRUN0
V
DD_PCI
SRDTA
SRCLK
SRMOD
OCI1
PPON1
OCI5
OCI2
OCI4
AMC
OCI3
V
DD
V
SS
PPON2
PPON3
SCK / TCLK
PPON4
TEB
PPON5
V
SS
CLKSEL
V
SS
RSDM5
DM5
V
DD
DP5
RSDP5
V
SS
SELDAT
北卡罗来纳州
SELCLK
V
DD
PIN号
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
引脚名称
V
SS
V
SS
RSDM1
DM1
V
DD
DP1
RSDP1
V
SS
RSDM2
DM2
V
DD
DP2
RSDP2
V
SS
V
DD
AV
SS
AV
DD
PC2
AV
SS
PC1
北卡罗来纳州
AV
DD
AV
SS
(R)
RREF
AV
SS
V
DD
V
SS
RSDM3
DM3
V
DD
DP3
RSDP3
V
SS
RSDM4
DM4
V
DD
DP4
RSDP4
V
SS
V
SS
备注
AV
SS
(R )应该被用来通过9.1 kΩ的1 %精密基准电阻连接RREF 。
数据表S15535EJ2V0DS
5