添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符U型号页 > 首字符U的型号第275页 > UPD160010N
数据表
MOS集成电路
PD160010
384 / 360输出TFT -LCD源极驱动器
(兼容256级灰度,迷你LVDS接口支持)
描述
PD160010是用于TFT-LCD源极驱动器,支持256级灰度显示屏,并采用微型LVDS
界面。其可通过256个值输出实现16,777,216色的全色显示
γ
通过内部的D / A -corrected
转换器和10× 2个外部电源模块。因为输出动态范围大到V
SS2
+ 0.2 V到V
DD2
0.2
五, LCD的公共电极的水平反转操作变得不必要。另外,为了能够处理点线
反转,正线反转,这个源极驱动器配备有一个内置的8位D / A转换器电路,其奇数输出管脚和
甚至输出管脚分别不同极性的输出灰度级电压。由于迷你LVDS的掺入
接口,数据传输速度提高了,并在PCB上布线的数量已经显著降低。
备注
"mini - LVDS"是技术与德州仪器应用LVDS技术和发展。
( LVDS :低压差分信号)
特点
差分接口: CLK ,灰度数据,
CMOS接口: STHR ( L) ,R / L , STB , SB , POL ,哦
SEL
, V
sel1
, V
sel2
, SRC , ORC , RxBIAS1 , RxBIAS2
三百六十零分之三百八十四输出(O
SEL
)
能够以10 ×2外接电源模块( 20个单位)和一个D手段输出值256 / A转换器
逻辑电源电压(V
DD1
) : 2.7 3.6V
驱动器的电源电压(V
DD2
) : 10.0 16.5V
高速数据传输:F
CLK
= 190 MHz的最大值。当在V操作(内部数据传输速度
DD1
= 2.7 V)
输出动态范围: V
SS2
+ 0.2 V到V
DD2
0.2 V
申请点线反转,正线反转
输出电压极性反转功能( POL )
订购信息
产品型号
TCP ( TAB封装)
COF ( COF封装)
PD160010N-xxx
PD160010NL-xxx
备注
在TCP / COF的外部形状定制。如需订购所需要的形状,请联系我们的销售之一
代表。
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
并非所有的产品和/或型号都向每个国家供应。请与NEC电子签
销售代表查询产品供应及其他信息。
文档编号
S16316EJ2V0DS00 (第2版)
发布日期2004年3月NS CP ( K)
日本印刷
商标
表示主要修改点。
2003
PD160010
1.框图
CLKA
CLKB
D0A
D0B
D1A
D1B
D2A
D2B
D3A
D3B
SB
STHR
STHL
机顶盒
D
0
到D
3
CLK
RxBIAS1,RxBIAS2
串并转换器
V
DD1A
V
SS1A
V
DD1D
V
SS1D
O
SEL
R, / L
逻辑
调节器
STHR
STHL
双向移位寄存器
LATCH
V
0
-V
19
V
DD2
D / A转换器
V
SS2
POL
SRC
ORC
模式
V
sel1
,V
sel2
电压跟随器的输出
--------------------------------
S
1
S
2
S
3
S
384
备注
/ xxx表示低电平有效的信号。
2.关系之间的输出电路和D / A转换器
S
1
S
2
S
383
S
384
POL
V
9
V
10
V
19
·····
V
0
多路复用器
10
8位D / A转换器
10
2
·····
数据表S16316EJ2V0DS
PD160010
3.引脚配置(
PD160010NL - XXX : COF ,铜箔表面,面朝下)
VSS2
VDD2
V0
V1
V2
V3
V4
V5
V6
V7
V8
V9
( VD 1D )
TE ST
( VSS 1D )
TE ST
( VD 1D )
TE ST
( VSS 1D )
ORC
(V D D 1D)
第s个
STH L
宝升
( VSS 1D )
SR
( VD 1D )
TE ST
TE ST
TE ST
VS S1D
νs的S1A
( VS S1A )
0A
0B
( VS S1A )
1A
1B
( VS S1A )
LK一
LK B
( VS S1A )
2A
2B
( VS S1A )
3A
3B
V D D 1A
V D D 1D
TES吨
TES吨
TES吨
( VD 1D )
xBIA S2
( V SS 1D )
xBIA S1
( VD 1D )
V SEL1
( VSS 1D )
V SEL2
( VD 1D )
SEL
( VSS 1D )
R, / L
( VD 1D )
模式
( VSS 1D )
SB
( VD 1D )
V10
V11
V12
V13
V14
V15
V16
V17
V18
V19
VDD2
VSS2
S1
S2
S3
奥珀箔
表面
S382
S383
S384
备注1 。
这个数字不指定COF封装。
2.
(V
DD1D
)和(Ⅴ
SS1D
)是可用于供应到逻辑输入端。请不要使用这些引脚的电源
电源端提供电流。
(V
SS1A
)必须连接到模拟地,在PCB上。
数据表S16316EJ2V0DS
3
PD160010
4.引脚功能
(1/2)
引脚符号
S
1
向S
384
D0A , D0B
D1A , D1B
D2A , D2B
D3A , D3B
CLKA ,
CLKB
R, / L
移位方向
控制
移位时钟
输入
(微型LVDS)
输入
( CMOS)的
移位时钟。
请参阅
表4-1 。
移位寄存器的移位方向的控制引脚。移位的移位方向
寄存器如下。
R, / L = H(右移) : STHR输入,S
1
→S
384
, STHL输出
的R, / L = L(左移位) : STHL输入,S
384
→S
1
, STHR输出
STHR
STHL
机顶盒
POL
右移开始
脉冲
左移启动脉冲
LATCH
极性
输入
( CMOS)的
输入
( CMOS)的
SB
集回公交线
输入
( CMOS)的
RxBIAS1,
RxBIAS2
迷你LVDS接收器
偏置电压控制
输入
( CMOS)的
I / O
( CMOS)的
这是在级联连接时,启动脉冲I / O引脚。显示数据加载中
启动时,一个高电平被读取。
对于右移, STHR输入和STHL输出。
对于左移, STHL输入和STHR输出。
改变输入模式时,锁存的注册数据,并转移到DAC的
上升沿。和供给电压到液晶像素是在下降沿输出。
控制输出的极性。
输入POL信号允许设置时间(t
14
)相对于机顶盒
正在崛起
边缘。
请参阅
表4-3 。
改变小LVDS输入的数据顺序。
请参阅
表4-1 。
输入“ L”电平到该引脚。
这个引脚控制微型LVDS接收器电路的偏置电流。请参阅
下面的表格。
RxBIAS1
L
L
H
H
O
SEL
输出数
引脚选择引脚
输入
( CMOS)的
RxBIAS2
L
H
L
H
I
BIAS
I
1
(低功耗)
I
2
I
3
I
4
(高功率)
引脚名称
司机
灰度数据
I / O
产量
输入
(微型LVDS)
描述
该D / A转换的256级灰度模拟电压输出。
显示数据与灰度数据(8位)和控制信号(RST =复位)。
请参阅
表4-1 。
该引脚选择输出引脚的数量。
O
SEL
= L: 384输出模式
O
SEL
= H : 360输出模式
输出引脚S
181
到S
204
在360输出模式无效。
SRC
ORC
模式
摆率控制
输出电阻
控制
输出复位控制
输入
( CMOS)的
输入
( CMOS)的
输入
( CMOS)的
SRC = H :高转换速率模式(大电流消耗)
SRC = L:低斜率模式(小电流消耗)
ORC = H :低输出阻抗模式
ORC = L :高输出阻抗模式
MODE = H :输出复位
MODE = L :无输出复位
4
数据表S16316EJ2V0DS
PD160010
(2/2)
引脚符号
V
sel1
, V
sel2
引脚名称
V
DD2
选择器
I / O
输入
( CMOS)的
描述
这个引脚控制输出放大器的偏置电流。
逻辑输入到V
sel1
和V
sel2
对V的依赖
DD2
和负载条件等
上。输出波形仿真应该决定之前完成。
V
sel1
L
L
H
H
V
0
到V
19
V
sel2
L
H
L
H
V
DD2
范围(参考)
10.5 V TYP 。
12.5 V TYP 。
16.0 V TYP 。
不分配
γ
-corrected电源
耗材
输入
γ
-corrected电源来自外部。请务必保持
下面的关系。在灰阶电压输出,一定要保持
在恒定的电平的灰度等级时的电源。
V
DD2
0.2 V
V
0
& GT ; V
1
& GT ; V
2
& GT ; V
3
& GT ; V
4
& GT ; V
5
& GT ; V
6
& GT ; V
7
& GT ; V
8
& GT ; V
9
0.5 V
DD2
0.5 V
DD2
V
10
& GT ; V
11
& GT ; V
12
& GT ; V
13
& GT ; V
14
& GT ; V
15
& GT ; V
16
& GT ; V
17
& GT ; V
18
& GT ; V
19
V
SS2
+ 0.2 V
V
DD1D
V
DD1A
V
DD2
V
SS1D
V
SS1A
V
SS2
TEST
低电压逻辑
电源
低电压模拟
电源
驱动电源
低电压逻辑
低电压模拟
地面驱动
TEST
输入
( CMOS)的
2.7至3.6 V
V
DD1D
和V
DD1A
应该是相同的电势。
2.7至3.6 V
V
DD1D
和V
DD1A
应该是相同的电势。
10.0至16.5 V
地进行内部的逻辑电路。
请电汇V
SS1D
和V
SS1A
在外部电路板
.
地面内部迷你LVDS接收器电路。
请电汇V
SS1D
和V
SS1A
在外部电路板
.
地面内部高压电路。
请把这些引脚在正常工作模式下打开。
注意事项1.电源启动顺序必须是V
DD1
,逻辑输入和V
DD2
&放大器; V
0
-V
19
按照该顺序。扭转这种
顺序关机。
2.稳定的电源电压,请务必插入0.47
F之间的旁路电容
V
DD1
-V
SS1
和V
DD2
-V
SS2
。此外,对于D的增加精度/ A转换器,
插入约0.01的旁路电容器的
F时之间也劝
γ
-corrected电源
电源端子(V
0
, V
1
, V
2
,....., V
19
)和V
SS2
.
数据表S16316EJ2V0DS
5
数据表
MOS集成电路
PD160010
384 / 360输出TFT -LCD源极驱动器
(兼容256级灰度,迷你LVDS接口支持)
描述
PD160010是用于TFT-LCD源极驱动器,支持256级灰度显示屏,并采用微型LVDS
界面。其可通过256个值输出实现16,777,216色的全色显示
γ
通过内部的D / A -corrected
转换器和10× 2个外部电源模块。因为输出动态范围大到V
SS2
+ 0.2 V到V
DD2
0.2
五, LCD的公共电极的水平反转操作变得不必要。另外,为了能够处理点线
反转,正线反转,这个源极驱动器配备有一个内置的8位D / A转换器电路,其奇数输出管脚和
甚至输出管脚分别不同极性的输出灰度级电压。由于迷你LVDS的掺入
接口,数据传输速度提高了,并在PCB上布线的数量已经显著降低。
备注
"mini - LVDS"是技术与德州仪器应用LVDS技术和发展。
( LVDS :低压差分信号)
特点
差分接口: CLK ,灰度数据,
CMOS接口: STHR ( L) ,R / L , STB , SB , POL ,哦
SEL
, V
sel1
, V
sel2
, SRC , ORC , RxBIAS1 , RxBIAS2
三百六十零分之三百八十四输出(O
SEL
)
能够以10 ×2外接电源模块( 20个单位)和一个D手段输出值256 / A转换器
逻辑电源电压(V
DD1
) : 2.7 3.6V
驱动器的电源电压(V
DD2
) : 10.0 16.5V
高速数据传输:F
CLK
= 190 MHz的最大值。当在V操作(内部数据传输速度
DD1
= 2.7 V)
输出动态范围: V
SS2
+ 0.2 V到V
DD2
0.2 V
申请点线反转,正线反转
输出电压极性反转功能( POL )
订购信息
产品型号
TCP ( TAB封装)
COF ( COF封装)
PD160010N-xxx
PD160010NL-xxx
备注
在TCP / COF的外部形状定制。如需订购所需要的形状,请联系我们的销售之一
代表。
本文档中的信息如有更改,恕不另行通知。使用本文档,请前
证实,这是最新版本。
并非所有的产品和/或型号都向每个国家供应。请与NEC电子签
销售代表查询产品供应及其他信息。
文档编号
S16316EJ2V0DS00 (第2版)
发布日期2004年3月NS CP ( K)
日本印刷
商标
表示主要修改点。
2003
PD160010
1.框图
CLKA
CLKB
D0A
D0B
D1A
D1B
D2A
D2B
D3A
D3B
SB
STHR
STHL
机顶盒
D
0
到D
3
CLK
RxBIAS1,RxBIAS2
串并转换器
V
DD1A
V
SS1A
V
DD1D
V
SS1D
O
SEL
R, / L
逻辑
调节器
STHR
STHL
双向移位寄存器
LATCH
V
0
-V
19
V
DD2
D / A转换器
V
SS2
POL
SRC
ORC
模式
V
sel1
,V
sel2
电压跟随器的输出
--------------------------------
S
1
S
2
S
3
S
384
备注
/ xxx表示低电平有效的信号。
2.关系之间的输出电路和D / A转换器
S
1
S
2
S
383
S
384
POL
V
9
V
10
V
19
·····
V
0
多路复用器
10
8位D / A转换器
10
2
·····
数据表S16316EJ2V0DS
PD160010
3.引脚配置(
PD160010NL - XXX : COF ,铜箔表面,面朝下)
VSS2
VDD2
V0
V1
V2
V3
V4
V5
V6
V7
V8
V9
( VD 1D )
TE ST
( VSS 1D )
TE ST
( VD 1D )
TE ST
( VSS 1D )
ORC
(V D D 1D)
第s个
STH L
宝升
( VSS 1D )
SR
( VD 1D )
TE ST
TE ST
TE ST
VS S1D
νs的S1A
( VS S1A )
0A
0B
( VS S1A )
1A
1B
( VS S1A )
LK一
LK B
( VS S1A )
2A
2B
( VS S1A )
3A
3B
V D D 1A
V D D 1D
TES吨
TES吨
TES吨
( VD 1D )
xBIA S2
( V SS 1D )
xBIA S1
( VD 1D )
V SEL1
( VSS 1D )
V SEL2
( VD 1D )
SEL
( VSS 1D )
R, / L
( VD 1D )
模式
( VSS 1D )
SB
( VD 1D )
V10
V11
V12
V13
V14
V15
V16
V17
V18
V19
VDD2
VSS2
S1
S2
S3
奥珀箔
表面
S382
S383
S384
备注1 。
这个数字不指定COF封装。
2.
(V
DD1D
)和(Ⅴ
SS1D
)是可用于供应到逻辑输入端。请不要使用这些引脚的电源
电源端提供电流。
(V
SS1A
)必须连接到模拟地,在PCB上。
数据表S16316EJ2V0DS
3
PD160010
4.引脚功能
(1/2)
引脚符号
S
1
向S
384
D0A , D0B
D1A , D1B
D2A , D2B
D3A , D3B
CLKA ,
CLKB
R, / L
移位方向
控制
移位时钟
输入
(微型LVDS)
输入
( CMOS)的
移位时钟。
请参阅
表4-1 。
移位寄存器的移位方向的控制引脚。移位的移位方向
寄存器如下。
R, / L = H(右移) : STHR输入,S
1
→S
384
, STHL输出
的R, / L = L(左移位) : STHL输入,S
384
→S
1
, STHR输出
STHR
STHL
机顶盒
POL
右移开始
脉冲
左移启动脉冲
LATCH
极性
输入
( CMOS)的
输入
( CMOS)的
SB
集回公交线
输入
( CMOS)的
RxBIAS1,
RxBIAS2
迷你LVDS接收器
偏置电压控制
输入
( CMOS)的
I / O
( CMOS)的
这是在级联连接时,启动脉冲I / O引脚。显示数据加载中
启动时,一个高电平被读取。
对于右移, STHR输入和STHL输出。
对于左移, STHL输入和STHR输出。
改变输入模式时,锁存的注册数据,并转移到DAC的
上升沿。和供给电压到液晶像素是在下降沿输出。
控制输出的极性。
输入POL信号允许设置时间(t
14
)相对于机顶盒
正在崛起
边缘。
请参阅
表4-3 。
改变小LVDS输入的数据顺序。
请参阅
表4-1 。
输入“ L”电平到该引脚。
这个引脚控制微型LVDS接收器电路的偏置电流。请参阅
下面的表格。
RxBIAS1
L
L
H
H
O
SEL
输出数
引脚选择引脚
输入
( CMOS)的
RxBIAS2
L
H
L
H
I
BIAS
I
1
(低功耗)
I
2
I
3
I
4
(高功率)
引脚名称
司机
灰度数据
I / O
产量
输入
(微型LVDS)
描述
该D / A转换的256级灰度模拟电压输出。
显示数据与灰度数据(8位)和控制信号(RST =复位)。
请参阅
表4-1 。
该引脚选择输出引脚的数量。
O
SEL
= L: 384输出模式
O
SEL
= H : 360输出模式
输出引脚S
181
到S
204
在360输出模式无效。
SRC
ORC
模式
摆率控制
输出电阻
控制
输出复位控制
输入
( CMOS)的
输入
( CMOS)的
输入
( CMOS)的
SRC = H :高转换速率模式(大电流消耗)
SRC = L:低斜率模式(小电流消耗)
ORC = H :低输出阻抗模式
ORC = L :高输出阻抗模式
MODE = H :输出复位
MODE = L :无输出复位
4
数据表S16316EJ2V0DS
PD160010
(2/2)
引脚符号
V
sel1
, V
sel2
引脚名称
V
DD2
选择器
I / O
输入
( CMOS)的
描述
这个引脚控制输出放大器的偏置电流。
逻辑输入到V
sel1
和V
sel2
对V的依赖
DD2
和负载条件等
上。输出波形仿真应该决定之前完成。
V
sel1
L
L
H
H
V
0
到V
19
V
sel2
L
H
L
H
V
DD2
范围(参考)
10.5 V TYP 。
12.5 V TYP 。
16.0 V TYP 。
不分配
γ
-corrected电源
耗材
输入
γ
-corrected电源来自外部。请务必保持
下面的关系。在灰阶电压输出,一定要保持
在恒定的电平的灰度等级时的电源。
V
DD2
0.2 V
V
0
& GT ; V
1
& GT ; V
2
& GT ; V
3
& GT ; V
4
& GT ; V
5
& GT ; V
6
& GT ; V
7
& GT ; V
8
& GT ; V
9
0.5 V
DD2
0.5 V
DD2
V
10
& GT ; V
11
& GT ; V
12
& GT ; V
13
& GT ; V
14
& GT ; V
15
& GT ; V
16
& GT ; V
17
& GT ; V
18
& GT ; V
19
V
SS2
+ 0.2 V
V
DD1D
V
DD1A
V
DD2
V
SS1D
V
SS1A
V
SS2
TEST
低电压逻辑
电源
低电压模拟
电源
驱动电源
低电压逻辑
低电压模拟
地面驱动
TEST
输入
( CMOS)的
2.7至3.6 V
V
DD1D
和V
DD1A
应该是相同的电势。
2.7至3.6 V
V
DD1D
和V
DD1A
应该是相同的电势。
10.0至16.5 V
地进行内部的逻辑电路。
请电汇V
SS1D
和V
SS1A
在外部电路板
.
地面内部迷你LVDS接收器电路。
请电汇V
SS1D
和V
SS1A
在外部电路板
.
地面内部高压电路。
请把这些引脚在正常工作模式下打开。
注意事项1.电源启动顺序必须是V
DD1
,逻辑输入和V
DD2
&放大器; V
0
-V
19
按照该顺序。扭转这种
顺序关机。
2.稳定的电源电压,请务必插入0.47
F之间的旁路电容
V
DD1
-V
SS1
和V
DD2
-V
SS2
。此外,对于D的增加精度/ A转换器,
插入约0.01的旁路电容器的
F时之间也劝
γ
-corrected电源
电源端子(V
0
, V
1
, V
2
,....., V
19
)和V
SS2
.
数据表S16316EJ2V0DS
5
查看更多UPD160010NPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    UPD160010N
    -
    -
    -
    -
    终端采购配单精选

查询更多UPD160010N供应信息

深圳市碧威特网络技术有限公司
 复制成功!