TUSB2046A
4 -PORT枢纽通用串行总线
带有可选的串行EEPROM接口
SLLS404 - 1999年12月
终端功能
终奌站
名字
BUSPWR
号
8
I / O
I
描述
电源指示灯。 BUSPWR是一个积极的高投入,指示是否下行端口的源
他们的权力来自USB电缆或本地电源。对于总线供电模式下,该引脚应拉
至3.3 V ,而对于自供电模式下,该引脚被拉低。输入不能动态改变
在操作过程中。
根端口USB差分数据负。 DM0搭配DP0构成上行USB端口。
USB差分数据负。 DM1 - DM4搭配DP1 - DP4最多支持四个下行USB端口。
根端口USB差分数据加。 DP0搭配DM0构成上行USB端口。
USB差分数据加。 DP1 - DP4搭配DM1 - DM4最多支持四个下行USB端口。
EEPROM的串行时钟。当EXTMEM是高时,EEPROM interace被禁用。该EECLK引脚被禁用
并应悬空(未连接) 。当EXTMEM低, EECLK充当三态串行时钟输出
用一个100的EEPROM中
A
内部下拉。
EEPROM的串行数据/电源管理模式指示灯。当EXTMEM高, EEDATA /伙同
帮派或每个端口的电源过流检测的下行端口之间进行选择。当EXTMEM
低, EEDATA /伙同作为串行数据的I / O EEPROM中,并在内部上拉下来了
100
A
下拉。工作期间,该标准的TTL输入不能动态改变。
EEPROM读使能。当EXTMEM高时,该装置的串行EEPROM接口被禁用。当
EXTMEM低,端子5和6被配置为串行EEPROM接口的时钟和数据引脚
分别。
地面上。 GND端子必须连接到地正常运行。
I
过电流输入。 OVRCUR1 - OVRCUR4为低电平有效。对于每个端口的过流检测一
过电流输入可用于每个的4个下游端口。在联动模式下,任何OVRCUR输入
可用于所有OVRCUR引脚应连在一起。 OVRCUR引脚为低电平有效输入噪声
筛选逻辑。
上电/断电控制信号。 PWRON1 - PWRON4为低电平有效,推挽式输出。推挽输出
消除了上拉电阻,其漏极开路输出需要。然而,外部的电源开关
连接到这些引脚必须能够与3.3 V输入操作,因为这些输出不能驱动5 -V
信号。
复位。 RESET是低态有效的TTL输入带滞后,并且必须被断言在电。当RESET
被声明时,所有的逻辑被初始化。
暂停状态。 SUSPND是一个积极的高输出可用于外部逻辑电路断电操作。中
在暂停模式, SUSPND高。 SUSPND为低电平时正常工作。
测试引脚。 TSTMODE作为生产过程中的检测试验针。该引脚必须连接到接地正常
操作。
测试引脚。 TSTPLL作为生产过程中的检测试验针。该引脚必须连接到接地正常
手术
3.3 V电源电压
I
O
晶体1的XTAL1是6MHz的晶体输入,用50%的占空比。内部PLL产生48 MHz和
由ASIC逻辑内部使用的12 -MHz的时钟。
2.水晶XTAL2是一个6 MHz的晶振输出。该终端应该使用振荡器时处于打开状态。
DM0
DM1 - DM4
DP0
DP1 - DP4
EECLK
2
11, 15,
19, 23
1
12, 16,
20, 24
5
I / O
I / O
I / O
I / O
O
EEDATA /
联动
6
I / O
EXTMEM
26
I
GND
OVRCUR1 -
OVRCUR4
7, 28
10, 14,
18, 22
PWRON1 -
PWRON4
9, 13,
17, 21
O
RESET
SUSPND
TSTMODE
TSTPLL
VCC
XTAL1
XTAL2
4
32
31
27
3, 25
30
29
I
O
I
I / O
4
邮政信箱655303
达拉斯,德克萨斯州75265