TNETA1575
ATM划分和组装设备
与PCI -HOST和协处理器和
SDNS040C - 1996年5月 - 修订1998年6月
终端功能
PCI总线接口
终奌站
名字
号
119–121,
123–124,
126–127, 129,
133–134,
136–139,
141–142,
158–160, 162,
164–167,
171–173,
175–177,
179, 181
130, 144,
156, 169
114
I / O
描述
PAD31–PAD0
I / O
( 3态)
PCI地址总线和数据总线。 PAD31 - PAD0复用在相同的物理终端。
在一个事务处理的地址阶段的第一阶段, PAD31 - PAD0包含一个32位的
物理地址。这个阶段是时钟周期时, PFRAME中被置位。
在数据阶段, PAD7 - PAD0包含至少-显著字节及PAD31 , PAD24
包含最-显著字节。写入的数据是稳定的,当PIRDY断言。读取数据
稳定时PTRDY断言。在这些时钟周期的数据传输时,这两个
PIRDY和PTRDY断言。
PCBE3–PCBE0
I / O
( 3态)
I
( TTL)的
I / O
( 3态)
I / O
( 3态)
I
( TTL)的
I
( TTL)的
O
(开
漏)
PCI总线命令和字节使能。 PCBE3 - PCBE0线被复用在相同的PCI
终端。在一个事务处理的地址相, PCBE3 - PCBE0行定义了总线
命令。在数据阶段, PCBE3 - PCBE0线定义哪些字节是有效的。
PCI时钟。 PCLK提供定时的PCI接口上的所有交易。
PCI设备选择。当积极推动下, PDEVSEL表明驾驶的地址
装置被解码为当前访问的目标。作为输入, PDEVSEL表示
是否总线上的任何设备被选择。
PCI框架。 PFRAME中被驱动通过当前主指示的开始和持续时间
一个访问。 PFRAME中被认定的总线事务的开始和保持有效
在数据传送期间。当PFRAME为无效,该交易正处于最后阶段的数据。
PCI总线补助。 PGNT指示给仲裁器已授予访问总线代理。
PGNT是一个点 - 对 - 点信号和每一个主站具有其自己的。
PCI初始化和设备选择。 PIDSEL作为一个芯片中读取配置选择
事务和写事务。
PCI中断。 PINTA是从PCI特区中断请求。 PINTA表示到主机的
已发生的条件,可能需要注意。该TNETA1575只使用一个单一的
断线。
PCI引发准备。 PIRDY表示引发剂的(总线主控)的能力来完成
该事务的当前数据段。在写, PIRDY表示对有效数据
PAD31 - PAD0 。在读, PIRDY指示主准备接受数据。
PIRDY一起使用PTRDY 。等待周期被插入,直到两个PIRDY和PTRDY是
断言。
PCI奇偶校验。 PPAR是跨PAD31 - PAD0和PCBE3 - PCBE0偶校验。对于数据的阶段,
PPAR是有效的一个时钟周期后,无论是PIRDY断言在写或PTRDY断言上
一读。一旦断言, PPAR完成当前后仍然有效,直至一个时钟
读
断言
数据阶段。主驱动PPAR为寻址和写入数据相,并且目标
驱动PPAR对所读取的数据相位。
PCI奇偶校验错误。 PPERR上除特殊周期中的所有命令的报告数据奇偶校验错误。一
代理不能报告,直到它已声称访问了声称PDEVSEL和PPERR
完成数据阶段。
PCLK
PDEVSEL
149
PFRAME
145
PGNT
PIDSEL
116
131
PINTA
112
PIRDY
147
I / O
( 3态)
PPAR
155
I / O
( 3态)
PPERR
152
I / O
( 3态)
如果主机不期望执行奇偶校验在系统中,终端155通过电阻连接到一个有效的逻辑电平, SERR
在PCI命令寄存器启用位被设置为0 。
如果主机不希望在系统中实现平价,终端152通过1 MΩ电阻上拉连接和SERR启用
在PCI命令寄存器位被设置为0 。
邮政信箱655303
达拉斯,德克萨斯州75265
3