添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第809页 > TNETA1575
TNETA1575
ATM划分和组装设备
与PCI -HOST和协处理器和
SDNS040C - 1996年5月 - 修订1998年6月
D
D
D
D
D
D
D
D
D
D
D
支持分段和重组
AAL5的数据包按照ITU -T
规格I.361和I.363
( 93分之11更新)
集成的32位PCI总线2.1 ( 06/95 )
用于传送分组数据接口
并从主机内存
提供了同时分割
2048数据包
提供了同时重组
2048数据包
提供完整的VPI / VCI支持( 12位VPI
和VCI 16位)发送和接收
操作
支持恒定比特率(CBR )业务
通过高优先级的机制或局部静态
计划表
向下兼容的TNETA1570
在32位的PCI模式
提供了对可用比特率
通过外部协处理器( ABR )交通
接口( COPI )
提供支持,通过VBR- NRT业务
外部COPI
传输通道休眠模式可以防止
特区轮询通道。当没有数据包
排队
高性能特性包括使用
边带信号,以减少跨投票
在PCI总线
D
D
D
D
D
D
D
D
D
D
D
D
D
主机访问到PHY -层设备
可以通过间接执行的
TNETA1575本地外设总线
本地外设总线地图的PHY设备
进入TNETA1575 PCI总线地址
空间
支持轻松访问到AAL5预告
信息
支持缓冲分散/集中(发送
和接收缓冲区链接)
早期可选包分割的,因此,
分割开始一旦发射
缓冲区填满而不是等待的,
整个包可用的主机
内存
计算HEC字节为页眉
呼出细胞
检查来电细胞的HEC字节
UTOPIA 1级兼容电池接口
内部32细胞接收FIFO
电池接口可以被编程为
操作为任一物理(PHY -层)
接口或作为特区/交换机( ATM层)
接口
提供重组超时的
传入数据包
提供了一个内部回送能力
从发射到接收的
支持边界扫描通过一个
五线JTAG接口。按照
IEEE标准1149.1-1990 (包括IEEE
标准1149.1a - 1993)
描述
该TNETA1575是一个异步传输模式(ATM)的分割和重组(SAR )设备与
外围组件互连(PCI )总线接口和一个协处理器接口( COPI ) 。该TNETA1575
继续德州仪器( TI ) ATM SAR设备的线朝向经典的局域网到ATM
翻译市场。功能已被扩展到包括COPI接口,接口为
外部调度与高性能的特点,以消除轮询PCI总线上。该TNETA1575是
专为利用ATM的新兴阶层的高性能企业网络集线器
背板中,除了传统的框架/基于分组的总线系统。一些所需要的功能
这个应用程序包括:虚拟通道/虚通道支持,同步服务的支持程度高,早期
分割,以及高性能, 32位PCI总线的支持。通过细胞操作所需的功能集
企业集线器不同,集正在由其他搜救设备,这主要是针对定向
适配器卡市场。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
Thundercell和TI是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
1998年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1
TNETA1575
ATM划分和组装设备
与PCI -HOST和协处理器和
SDNS040C - 1996年5月 - 修订1998年6月
PGC包装
( TOP VIEW )
V
CC
CMSELLO
CMAD15
CMAD14
GND
CMAD13
CMAD12
CMAD11
CMAD10
CMAD9
CMAD8
V
CC
CMAD7
GND
CMAD6
CMAD5
CMAD4
CMAD3
CMAD2
CMAD1
GND
CMAD0
V
CC
CMWE
CMOE
CMDATA31
CMDATA30
CMDATA29
GND
CMDATA28
CMDATA27
CMDATA26
V
CC(5V)
CMDATA25
CMDATA24
CMDATA23
GND
CMDATA22
CMDATA21
CMDATA20
CMDATA19
CMDATA18
CMDATA17
V
CC
CMDATA16
GND
CMDATA15
CMDATA14
CMDATA13
CMDATA12
CMDATA11
CMDATA10
GND
CMDATA9
V
CC
CMDATA8
CMDATA7
CMDATA6
CMDATA5
CMDATA4
59
57
55
53
51
49
47
45
43
41
39
37
35
33
31
29
27
25
23
21
19
17
15
13
11
9
7
5
3
1
121
123
125
127
129
131
133
135
137
139
141
143
145
147
149
151
153
155
157
159
161
163
165
167
169
171
173
175
177
PAD29
GND
PAD28
PAD27
V
CC(5V)
PAD26
PAD25
GND
PAD24
PCBE3
PIDSEL
V
CC
PAD23
PAD22
GND
PAD21
PAD20
PAD19
PAD18
GND
PAD17
PAD16
V
CC
PCBE2
PFRAME
GND
PIRDY
PTRDY
PDEVSEL
PSTOP
GND
pperr
V
CC(5V)
描述(续)
连接参数单元延迟变化容限( CDVT )不支持的TNETA1575调度
对CBR连接。
本数据手册提供了有关TNETA1575设备的硬件规格信息。文档
包含关于设备的接口信息,时序图,电特性,终端和包
信息,并且该装置的操作的概述。所有的TNETA1575数据结构中的信息,
结构和功能是在所提供的
TNETA1575程序员参考手册,
文献编号
SDNU015.
2
邮政信箱655303
达拉斯,德克萨斯州75265
PSERR
PPAR
PCBE1
GND
PAD15
PAD14
PAD13
V
CC
PAD12
GND
PAD11
PAD10
PAD9
PAD8
GND
PCBE0
V
CC
PAD7
PAD6
PAD5
GND
PAD4
PAD3
PAD2
V
CC
PAD1
GND
179
CMSELHI
CMBS1
CMBS2
ATMCLK2
V
CC
RESCLK
RESEN
V
CC(5V)
RESCLAV
RESSOC
RESPAR
RESDATA7
RESDATA6
RESDATA5
RESDATA4
GND
RESDATA3
RESDATA2
RESDATA1
RESDATA0
RESPERR
ATMCLK1
PHY / ATM
SEGDATA7
SEGDATA6
SEGDATA5
SEGDATA4
GND
SEGDATA3
SEGDATA2
SEGDATA1
SEGDATA0
V
CC
SEGPAR
SEGCLK
SEGEN
SEGSOC
SEGCLAV
LBCS1
V
CC(5V)
TESTMODE
TRST
TCK
TMS
TDO
TDI
GND
HPSACK
HPSREQ
PSB1
PSB0
PINTA
PRST
PCLK
V
CC
PGNT
GND
PREQ
PAD31
PAD30
61
63
239
237
65
235
67
233
69
231
71
229
73
227
75
225
77
223
79
221
81
219
83
217
85
215
87
213
89
211
91
209
93
207
95
205
97
203
99
201
101
199
103
197
105
195
107
193
109
191
111
189
113
187
115
185
117
183
119
181
CMDATA3
GND
CMDATA2
CMDATA1
CMDATA0
V
CC(5V)
GND
LINTR
RCCX
TCCX
V
CC
DAX
GND
COPFULL
LRESET
LBDATA0
LBDATA1
GND
LBDATA2
V
CC
LBDATA3
LBDATA4
LBDATA5
LBDATA6
GND
LBDATA7
LBREADY
V
CC(5V)
LBCS2
LBR / W
GND
LBAD0
LBAD1
LBAD2
LBAD3
V
CC
LBAD4
GND
LBAD5
LBAD6
LBAD7
LBAD8
GND
LBAD9
V
CC
LBAD10
LBAD11
PSB6
GND
PSB5
PSB4
PSB3
V
CC
PSB2
GND
TXQUERDY
SBLENGTH
LBINTR
V
CC(5V)
PAD0
TNETA1575
ATM划分和组装设备
与PCI -HOST和协处理器和
SDNS040C - 1996年5月 - 修订1998年6月
终端功能
PCI总线接口
终奌站
名字
119–121,
123–124,
126–127, 129,
133–134,
136–139,
141–142,
158–160, 162,
164–167,
171–173,
175–177,
179, 181
130, 144,
156, 169
114
I / O
描述
PAD31–PAD0
I / O
( 3态)
PCI地址总线和数据总线。 PAD31 - PAD0复用在相同的物理终端。
在一个事务处理的地址阶段的第一阶段, PAD31 - PAD0包含一个32位的
物理地址。这个阶段是时钟周期时, PFRAME中被置位。
在数据阶段, PAD7 - PAD0包含至少-显著字节及PAD31 , PAD24
包含最-显著字节。写入的数据是稳定的,当PIRDY断言。读取数据
稳定时PTRDY断言。在这些时钟周期的数据传输时,这两个
PIRDY和PTRDY断言。
PCBE3–PCBE0
I / O
( 3态)
I
( TTL)的
I / O
( 3态)
I / O
( 3态)
I
( TTL)的
I
( TTL)的
O
(开
漏)
PCI总线命令和字节使能。 PCBE3 - PCBE0线被复用在相同的PCI
终端。在一个事务处理的地址相, PCBE3 - PCBE0行定义了总线
命令。在数据阶段, PCBE3 - PCBE0线定义哪些字节是有效的。
PCI时钟。 PCLK提供定时的PCI接口上的所有交易。
PCI设备选择。当积极推动下, PDEVSEL表明驾驶的地址
装置被解码为当前访问的目标。作为输入, PDEVSEL表示
是否总线上的任何设备被选择。
PCI框架。 PFRAME中被驱动通过当前主指示的开始和持续时间
一个访问。 PFRAME中被认定的总线事务的开始和保持有效
在数据传送期间。当PFRAME为无效,该交易正处于最后阶段的数据。
PCI总线补助。 PGNT指示给仲裁器已授予访问总线代理。
PGNT是一个点 - 对 - 点信号和每一个主站具有其自己的。
PCI初始化和设备选择。 PIDSEL作为一个芯片中读取配置选择
事务和写事务。
PCI中断。 PINTA是从PCI特区中断请求。 PINTA表示到主机的
已发生的条件,可能需要注意。该TNETA1575只使用一个单一的
断线。
PCI引发准备。 PIRDY表示引发剂的(总线主控)的能力来完成
该事务的当前数据段。在写, PIRDY表示对有效数据
PAD31 - PAD0 。在读, PIRDY指示主准备接受数据。
PIRDY一起使用PTRDY 。等待周期被插入,直到两个PIRDY和PTRDY是
断言。
PCI奇偶校验。 PPAR是跨PAD31 - PAD0和PCBE3 - PCBE0偶校验。对于数据的阶段,
PPAR是有效的一个时钟周期后,无论是PIRDY断言在写或PTRDY断言上
一读。一旦断言, PPAR完成当前后仍然有效,直至一个时钟
断言
数据阶段。主驱动PPAR为寻址和写入数据相,并且目标
驱动PPAR对所读取的数据相位。
PCI奇偶校验错误。 PPERR上除特殊周期中的所有命令的报告数据奇偶校验错误。一
代理不能报告,直到它已声称访问了声称PDEVSEL和PPERR
完成数据阶段。
PCLK
PDEVSEL
149
PFRAME
145
PGNT
PIDSEL
116
131
PINTA
112
PIRDY
147
I / O
( 3态)
PPAR
155
I / O
( 3态)
PPERR
152
I / O
( 3态)
如果主机不期望执行奇偶校验在系统中,终端155通过电阻连接到一个有效的逻辑电平, SERR
在PCI命令寄存器启用位被设置为0 。
如果主机不希望在系统中实现平价,终端152通过1 MΩ电阻上拉连接和SERR启用
在PCI命令寄存器位被设置为0 。
邮政信箱655303
达拉斯,德克萨斯州75265
3
TNETA1575
ATM划分和组装设备
与PCI -HOST和协处理器和
SDNS040C - 1996年5月 - 修订1998年6月
终端功能(续)
PCI总线接口(续)
终奌站
名字
PREQ
PRST
118
113
I / O
O
( CMOS)的
I
( TTL)的
描述
PCI请求。 PREQ指示此代理希望使用总线仲裁器。每一个高手都有
自己的PREQ 。
PCI复位。 PRST迫使每个器件的一个已知的状态,在PCI序列。
PCI边带。 PSB1 - PSB0行定义了传输的大小时TNETA1575是总线
高手。是这些信号的定义如下:
O
( CMOS)的
00:
01:
10:
11:
4个字节的传输
16字节的传输(除接收完成环)
有效载荷转移
传送到接收完成环( 20字节传输)
PSB1–PSB0
110–111
PSB2
187
I
( TTL)的
PCI边带2 PSB2则表明从主机到特区主机已读条目
在接收完成环没有中断。特区使用该信号递增
接收完成环入口计数器。脉冲持续时间为一个时钟周期同步到PCI
时钟。该输入端有一个内部100 μA下拉主动终止。这是一个3.3 -V宽容
输入信号。如果它是由一个5 -V的信号驱动的,它必须连接到外部分压器
由一个36 kΩ的下拉电阻和一个24 kΩ的电阻,以保证输入没有驱动
以上3.3 V.
PCI边带3 PSB3是一个迹象,从特区到主机,特区正在读的条目
边带控制的无缓冲环1 。
PSB3是同步的总线主控操作特区的地址相。
在总线重试断开连接后PSB3不会改变。脉冲持续时间为一个时钟周期的
同步的到PCI -地址相。
PSB3
189
O
( CMOS)的
PSB4
190
I
( TTL)的
PCI边带4 PSB4则表明从主机到特区主机写一个新的条目
到边带控制的无缓冲环1 。
特区使用该信号来增加边带控制的无缓冲环1项计数器。脉冲
持续时间为一个时钟周期的同步的PCI时钟。该输入端有一个内部
100 μA下拉主动终止。这是一个3.3 - V宽容输入信号。如果它是由一个5 -V的信号驱动的,
它必须被连接到一个外部电压分压器由一个36 - kΩ的下拉电阻的和一个24千欧
电阻,以确保输入没有在上面3.3 V驱动
PCI边带5 PSB5是一个迹象,从特区到主机,特区正在读的条目
边带控制的无缓冲环2 。
PSB5是同步的总线主控操作特区的地址相。
在总线重试断开连接后PSB5不会改变。脉冲持续时间为一个时钟周期的
同步的到PCI -地址相。
PSB5
191
O
( CMOS)的
PSB6
193
I
( TTL)的
PCI边带6 PSB6则表明从主机到特区主机写一个新的条目
到边带控制的无缓冲环2.特区使用该信号递增
边带控制的无缓冲环2项计数器。脉冲持续时间为一个时钟周期的
同步的与PCI时钟。该输入端有一个内部100 μA下拉主动终止。
这是一个3.3 - V宽容输入信号。如果它是由一个5 -V的信号驱动的,它必须被连接到一个外部
分压器由一个36 - kΩ的下拉电阻器和一个24千欧电阻,以确保输入
以上3.3 V.没有驱动
PSERR
154
I / O
(开
漏)
PCI系统错误。 PSERR报告特殊周期地址奇偶校验错误和数据奇偶校验错误
命令。
PSTOP
150
I / O
( 3态)
I / O
( 3态)
PCI停止。 PSTOP表示当前目标正在请求主停止当前
交易。
PCI目标做好了准备。 PTRDY指示目标代理的(所选择的设备)的能力来完成当前
该事务的数据阶段。在读, PTRDY表示有效数据出现在
PAD31 - PAD0 。在写, PTRDY表示目标是准备接受数据。
PTRDY
148
4
邮政信箱655303
PSB1 - PSB0是同步的TNETA1575总线主机操作的地址阶段。
在总线重试断开后的边带信号不发生变化。
达拉斯,德克萨斯州75265
TNETA1575
ATM划分和组装设备
与PCI -HOST和协处理器和
SDNS040C - 1996年5月 - 修订1998年6月
终端功能(续)
PCI总线接口(续)
终奌站
名字
184
I / O
O
( CMOS)的
O
( CMOS)的
描述
边带的长度。 SBLENGTH指示主机时TNETA1575被爆破8无缓冲
通过断言SBLENGTH高,或者说,它是充满一个条目时,无效的低条目。脉冲
持续时间为一个时钟周期同步到PCI -地址相。
发送队列准备。 TXQUERDY表示给主机时,该传送队列寄存器是
可以由主机进行写访问。 TXQUERDY是PCI -边带信号和同步
与PCI时钟。
SBLENGTH
TXQUERDY
185
细胞分割界面
终奌站
名字
SEGCLAV
98
I / O
描述
可分割单元
O
( CMOS)的
PHY模式
ATM模式
SEGCLAV ( RXEMPTY / RXCLAV )表示一个完整的细胞是可用的。
SEGCLAV ( TXENB )为低电平时, SEGDATA包含一个有效字节。
SEGCLK ( RXCLK )用于上SEGDATA同步传输。 SEGCLK其来源
从UTOPIA接口。
SEGCLK ( TXCLK )用于上SEGDATA同步传输。 SEGCLK其来源
从ATMCLK 。
分割时钟
SEGCLK
95
I
( TTL)的
PHY模式
ATM模式
细分数据
SEGDATA7–
SEGDATA0
84–87,
89–92
O
( CMOS)的
PHY模式
ATM模式
SEGDATA7 - SEGDATA0 ( RXDATA ) ]是由源字节宽的真实数据
TNETA1575 。 SEGDATA7是最显著位。
SEGDATA7 - SEGDATA0 ( TXDATA )是字节宽的由来源于真实数据
TNETA1575 。 SEGDATA7是最显著位。
分割使
SEGEN
96
I
( TTL)的
PHY模式
ATM模式
O
( CMOS)的
SEGEN ( RXENB )表示SEGDATA的有效字节将在未来发
时钟周期。
SEGEN ( TXFULL / TXCLAV )表示SEGDATA中的至少一个字节是
接受的。
分割平价
SEGPAR
94
PHY模式
ATM模式
SEGPAR ( RXPAR )是奇校验位在SEGDATA7 - SEGDATA0 。
SEGPAR ( TXPAR )是奇校验位在SEGDATA7 - SEGDATA0 。
SEGSOC ( RXSOC )是活性高时SEGDATA包含该单元的第一个有效字节
并且由TNETA1575来源。
SEGSOC ( TXSOC )是活性高时SEGDATA包含该单元的第一个有效字节
并且由TNETA1575来源。
细胞的分割开始
SEGSOC
97
O
( CMOS)的
PHY模式
ATM模式
邮政信箱655303
达拉斯,德克萨斯州75265
5
查看更多TNETA1575PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    TNETA1575
    -
    -
    -
    -
    终端采购配单精选

查询更多TNETA1575供应信息

深圳市碧威特网络技术有限公司
 复制成功!