www.cadeka.com
TMC2242A/TMC2242B
数字半带插值/抽取滤波器
12位输入/ 16位输出, 60 MHz的
特点
TMC2242A和TMC2242B是引脚兼容
TMC2242
用户可选插值增益, -6分贝或0分贝( 2242B )
30 , 40和60 MHz的速度等级
用户可选择2 : 1抽取, 1 : 2的内插,并
同等速率滤波器模式
通带纹波<
±
0.01分贝
阻带抑制59.4分贝从0.28到0.50 XF
s
级联2 TMC2242A或TMC2242B满足
CCIR 601的低通滤波器的要求
专用的12位2的补码的输入数据端口,
从用户可选择的舍入的16位输出数据端口
9至16位
两个补码或偏移二进制输出格式
内置限制器可防止溢流
+5 V单电源工作
小型44引脚PLCC和44引脚MQFP
应用
低成本的视频网络滤波
色度带宽限制
简单,廉价的视频D / A后滤池
降低成本和复杂性进行A / D抗锯齿滤池
高性能的数字低通滤池
数字波形重建后网络滤波
电信
直接数字频率合成
雷达
描述
该TMC2242A和TMC2242B是连接固定的, COEF网络cient线性
耳相半带(低通),数字滤池。它们可以是
用于减半或加倍的数字信号的采样率。
当以双速用作抽取后滤波器
过采样A / D转换器,它们大大降低了成本和
A / D转换的抗锯齿滤池复杂,需要提前
转换器。当作为插入预滤波器与使用
倍速采样的D / A转换器,所述TMC2242A
和TMC2242B显着降低了设计的复杂性
而用于D / A的重建滤池生产成本
输出。
该TMC2242A和TMC2242B用户选择的模式
操作(抽取,内插,或等于速率)和倒圆
ING 。该TMC2242A和TMC2242B接受12位2的的COM
在高达60MHz的输出饱和的二进制补码数据
(溢流保护) 2的补码或偏移二进制数据
四舍五入为从9到16位。在该速度等级的I / O
限值时,输出的采样率可以是1/2 ,1,或2倍
输入采样率。
框图
12
SI
11-0
12
12
12
55点击
FIR
滤波器
圆
和
极限
16
16
16
SO
15-0
OE
CLK
DEC
INT
SYNC
控制
插0-1-0-1
抽取,同样的速度1-1-1-1
3
TCO
RND
2-0
65-2242A-01
修订版1.2.0
产品speci fi cation
TMC2242A/TMC2242B
描述
(续)
该滤波器的响应是在佛罗里达州内
±
0.01分贝0.00
0.22 X F
s
与阻带衰减大于59.4分贝
从0.28 X F
s
奈奎斯特频率。该反应为6dB
下在0.25 X F
s
。对称COEF网络cient滤池如
TMC2242A和TMC2242B具有线性相位响应。
完全符合12dB的注意力的CCIR -601标准
uation 0.25 X F
s
通过级联两个部分来实现的。
该TMC2242A和TMC2242B制造在一个
先进的亚微米CMOS工艺。它们是在一个可用的
44导联J形引脚PLCC封装。性能有保证
从0
°
C至70
°
C.
要执行抽取,该芯片组的输出寄存器
时钟速率的一半,输入速率的。一输出是
得到的每两个输入。
对于插值,用户应该把SYNC高电平时间
至少一个时钟周期,将其返回低电平具有所需的网络连接第一个
输入数据值。当插入时,芯片将随后CON-
tinue接受新的数据输入上的每个备用上升沿
时钟。富力时,芯片将呈现一个输出
把值对于每两个时钟周期。用户可以离开
SYNC低或拨动它每一次时钟上升沿,与
相同的性能。
输出数据格式是2的补码,如果TCO是
高,倒偏移二进制,如果低。用户可以定制
使用输出数据字宽度到他/她的系统要求
缓速控制。如表4所示,输出的是
半LSB舍入到了价值选择的分辨率
RND
2-0
。异步三态输出使能控制
简化网络连接西班牙文连接到数据总线与其它的驱动程序。
功能说明
该TMC2242A和TMC2242B实现一个固定- Fi的COEF
55 cient线性相位有限冲激响应(FIR)滤波器
有效抽头,具有特殊速率匹配的输入和输出
结构,以方便2:1抽取和1:2内插。
的输入或输出寄存器将操作更快
在保证最大时钟速率(速度等级) 。该
从一个脉冲到输入总的内部流水线延时
对应的输出峰值(数字群时延)为34
周期; 55值输出响应后, 7钟开始
周期结束后61个周期。
来执行内插,该芯片减慢了有效输入
寄存器时钟频率一半的产出率。它在内部插入
传入的数据样本之间的0至"pad"输入
数据速率的输出速率相匹配。
表1.操作模式
DEC
0
0
1
1
INT
0
1
0
1
TMC2242A
同等价格
消灭
同等价格
TMC2242B
插值(0 dB为单位)
消灭
同等价格
插值( -6分贝)插值( -6分贝)
1
注意:
1.在15位溢出保护。两个所有其他模式
部件限制为16位。
引脚分配
SO
13
SO
14
SO
15
OE
TCO
DEC
INT
SYNC
CLK
GND
SI
11
SO
13
SO
14
SO
15
OE
TCO
DEC
INT
SYNC
CLK
GND
SI
11
44
43
42
41
40
39
38
37
36
35
44
43
42
41
40
6
5
4
3
2
1
18
19
20
21
22
23
24
25
26
27
28
SO
12
SO
11
SO
10
SO
9
SO
8
GND
V
DD
SO
7
SO
6
SO
5
SO
4
7
8
9
10
11
12
13
14
15
16
17
39
38
37
36
35
34
33
32
31
30
29
TMC2242A
TMC2242B
GND
V
DD
SI
10
SI
9
SI
8
SI
7
SI
6
SI
5
SI
4
SI
3
V
DD
12
13
14
15
16
17
18
19
20
21
SO
3
SO
2
SO
1
SO
0
RND
2
RND
1
RND
0
SI
0
SI
1
SI
2
GND
65-2242A-02
65-2242A-02
44引脚PLCC
2
SO
3
SO
2
SO
1
SO
0
RND
2
RND
1
RND
0
SI
0
SI
1
SI
2
GND
44引脚MQFP
22
SO
12
SO
11
SO
10
SO
9
SO
8
GND
V
DD
SO
7
SO
6
SO
5
SO
4
34
1
2
3
4
5
6
7
8
9
10
11
33
32
31
30
29
28
27
26
25
24
23
TMC2242A
TMC2242B
GND
V
DD
SI
10
SI
9
SI
8
SI
7
SI
6
SI
5
SI
4
SI
3
V
DD
TMC2242A/TMC2242B
产品speci fi cation
引脚说明
引脚数
引脚名称
INT
PLCC
44
MQFP
38
引脚功能说明
插值。
当INT是低电平和DEC为高电平时,输入数据寄存器运行在
1/2 CLK的速率和零插入有效的输入之间的数据流中
值,增益降低了6dB 。该TMC2242A和TMC2242B和插
输出结果在全CLK的速率。
抽取。
当DEC为低和INT为高电平时,输入数据寄存器运行在
全CLK率。在这种模式下, TMC2242A和TMC2242B抽取和
输出结果在1/2 CLK率。
当INT = DEC,该TMC2242A是在相等的速率模式。当两个INT和DEC
为高电平时, TMC2242B同样在相等速率模式,但是当两者INT和
十二月低,在TMC2242B插值具有单位增益。
在相等的速率模式下,输入和输出采样率等于芯片的时钟速率。
SYNC
43
37
同步。
输入的数据通过召开SYNC HIGH上是同步的
CLK的N-1个和LOW在CLK N将第一输入数据字存在于SI
11-0
.
如果DEC = INT = 1 (相当于速率模式) , SYNC是无效的。 SYNC可保持低电平
直到再同步是需要的,或者它可以在1/2在CLK速率切换。
时钟。
该TMC2242A和TMC2242B从一个单一的主时钟运行。所有
内部寄存器,除了在抽取模式输出寄存器,被选通
CLK的上升沿。所有的定时参数被引用到的上升沿
CLK 。
输入数据端口。
一个12位的二进制补码输入字通过升起注册
CLK的边缘。在插补模式下, SI
11-0
被登记在每一个其他的CLK
(通过SYNC同步) 。 SI
11
是MSB。
输出数据端口。
一个16位的二进制补码输出的结果是以后可用
上升CLK的边缘。在抽取方式,使
15-0
被登记在每一个其他的CLK
(通过SYNC同步) 。 SO
15-0
根据RND的状态四舍五入
2-0
.
SO
15
是MSB。
限幅电路,保证了内部溢出,有效的满量程输出
( 7FFF或8000 ),将生成。随着TMC2242B在插值模式
-6dB增益,限制是3FFF和C000 ( TCO = 1 ) 。
输出控制
OE
TCO
RND
2-0
动力
V
DD
GND
13,29,
38
12,28,
39,41
7, 23,
32
6, 22,
33, 35
电源电压。
+5伏电源输入。这些应来自同一电源
源和去耦至GND 。
地面上。
地输入应当连接到系统的数字地平面。
3
2
22-24
41
40
16-18
输出使能。
当低,所以
15-0
被启用。当高,所以
15-0
在一个
高阻抗状态。 OE是异步相对于CLK的。
输出格式。
当TCO是高电平时,输出数据是在签名的二进制补码
格式。低电平时,输出反向偏移二进制码。
舍入选择。
这些输入的设定输出的有效的LSB的位置
结果。下面的舍入位输出被置零(表4) 。
时间控制
DEC
1
39
CLK
42
36
数据输入
SI
11-0
40,
37-30,
27-25
4-11,
14-21
34,
31-24,
21-19
42-44,
1-5,
8-15
数据输出
SO
15-0
3
产品speci fi cation
TMC2242A/TMC2242B
绝对最大额定值
(超出该设备可能被损坏)
1
参数
电源电压
输入电压
输出电压的应用
2
从外部强制电流
3,4
短路持续时间
工作温度(外壳)
结温
引线焊接温度
储存温度
10秒
-65
高状态,地面单输出
-20
条件
民
-0.5
-0.5
-0.5
-3.0
最大
7.0
V
DD
+ 0.5
V
DD
+ 0.5
+6.0
1
110
140
300
150
单位
V
V
V
mA
美国证券交易委员会
°
C
°
C
°
C
°
C
注意事项:
在任何这些条件1.功能操作不暗示。性能和可靠性都有保证只有
工作条件不超标。
2.外加电压电流必须限制在规定的范围内。
3.强制电压必须限制在规定的范围内。
4.当前被指定为流入所述设备的常规电流。
工作条件
参数
V
DD
f
CLK
电源电压
时钟频率
TMC2242A ,B
TMC2242A-1,B-1
TMC2242A-2,B-2
t
威尔斯亲王医院
t
PWL
t
S
t
H
V
IH
V
IL
I
OH
I
OL
T
A
CLK的脉冲宽度,高
CLK的脉冲宽度,低
输入数据建立时间
输入数据保持时间
输入电压,逻辑高电平
输入电压,逻辑低电平
输出电流,逻辑高电平
输出电流,逻辑低电平
环境温度,静止空气
0
6
6
6
1
2.0
0.8
-2.0
4.0
70
条件
民
4.75
喃
5.0
最大
5.25
30
40
60
单位
V
兆赫
兆赫
兆赫
ns
ns
ns
ns
V
V
mA
mA
°
C
4
www.fairchildsemi.com
TMC2242A/TMC2242B
数字半带插值/抽取滤波器
12位输入/ 16位输出, 60 MHz的
特点
TMC2242A和TMC2242B是引脚兼容
TMC2242
用户可选插值增益, -6分贝或0分贝( 2242B )
30 , 40和60 MHz的速度等级
用户可选择2 : 1抽取, 1 : 2的内插,并
同等速率滤波器模式
通带纹波<
±
0.01分贝
阻带抑制59.4分贝从0.28到0.50 XF
s
级联2 TMC2242A或TMC2242B满足
CCIR 601的低通滤波器的要求
专用的12位2的补码的输入数据端口,
从用户可选择的舍入的16位输出数据端口
9至16位
两个补码或偏移二进制输出格式
内置限制器可防止溢流
+5 V单电源工作
小型44引脚PLCC和44引脚MQFP
应用
低成本的视频网络滤波
色度带宽限制
简单,廉价的视频D / A后滤池
降低成本和复杂性进行A / D抗锯齿滤池
高性能的数字低通滤池
数字波形重建后网络滤波
电信
直接数字频率合成
雷达
描述
该TMC2242A和TMC2242B是连接固定的, COEF网络cient线性
耳相半带(低通),数字滤池。它们可以是
用于减半或加倍的数字信号的采样率。
当以双速用作抽取后滤波器
过采样A / D转换器,它们大大降低了成本和
A / D转换的抗锯齿滤池复杂,需要提前
转换器。当作为插入预滤波器与使用
倍速采样的D / A转换器,所述TMC2242A
和TMC2242B显着降低了设计的复杂性
而用于D / A的重建滤池生产成本
输出。
该TMC2242A和TMC2242B用户选择的模式
操作(抽取,内插,或等于速率)和倒圆
ING 。该TMC2242A和TMC2242B接受12位2的的COM
在高达60MHz的输出饱和的二进制补码数据
(溢流保护) 2的补码或偏移二进制数据
四舍五入为从9到16位。在该速度等级的I / O
限值时,输出的采样率可以是1/2 ,1,或2倍
输入采样率。
框图
12
SI
11-0
12
12
12
55点击
FIR
滤波器
圆
和
极限
16
16
16
SO
15-0
OE
CLK
DEC
INT
SYNC
控制
插0-1-0-1
抽取,同样的速度1-1-1-1
3
TCO
RND
2-0
65-2242A-01
修订版1.2.0
产品speci fi cation
TMC2242A/TMC2242B
描述
(续)
该滤波器的响应是在佛罗里达州内
±
0.01分贝0.00
0.22 X F
s
与阻带衰减大于59.4分贝
从0.28 X F
s
奈奎斯特频率。该反应为6dB
下在0.25 X F
s
。对称COEF网络cient滤池如
TMC2242A和TMC2242B具有线性相位响应。
完全符合12dB的注意力的CCIR -601标准
uation 0.25 X F
s
通过级联两个部分来实现的。
该TMC2242A和TMC2242B制造在一个
先进的亚微米CMOS工艺。它们是在一个可用的
44导联J形引脚PLCC封装。性能有保证
从0
°
C至70
°
C.
要执行抽取,该芯片组的输出寄存器
时钟速率的一半,输入速率的。一输出是
得到的每两个输入。
对于插值,用户应该把SYNC高电平时间
至少一个时钟周期,将其返回低电平具有所需的网络连接第一个
输入数据值。当插入时,芯片将随后CON-
tinue接受新的数据输入上的每个备用上升沿
时钟。富力时,芯片将呈现一个输出
把值对于每两个时钟周期。用户可以离开
SYNC低或拨动它每一次时钟上升沿,与
相同的性能。
输出数据格式是2的补码,如果TCO是
高,倒偏移二进制,如果低。用户可以定制
使用输出数据字宽度到他/她的系统要求
缓速控制。如表4所示,输出的是
半LSB舍入到了价值选择的分辨率
RND
2-0
。异步三态输出使能控制
简化网络连接西班牙文连接到数据总线与其它的驱动程序。
功能说明
该TMC2242A和TMC2242B实现一个固定- Fi的COEF
55 cient线性相位有限冲激响应(FIR)滤波器
有效抽头,具有特殊速率匹配的输入和输出
结构,以方便2:1抽取和1:2内插。
的输入或输出寄存器将操作更快
在保证最大时钟速率(速度等级) 。该
从一个脉冲到输入总的内部流水线延时
对应的输出峰值(数字群时延)为34
周期; 55值输出响应后, 7钟开始
周期结束后61个周期。
来执行内插,该芯片减慢了有效输入
寄存器时钟频率一半的产出率。它在内部插入
传入的数据样本之间的0至"pad"输入
数据速率的输出速率相匹配。
表1.操作模式
DEC
0
0
1
1
INT
0
1
0
1
TMC2242A
同等价格
消灭
同等价格
TMC2242B
插值(0 dB为单位)
消灭
同等价格
插值( -6分贝)插值( -6分贝)
1
注意:
1.在15位溢出保护。两个所有其他模式
部件限制为16位。
引脚分配
SO
13
SO
14
SO
15
OE
TCO
DEC
INT
SYNC
CLK
GND
SI
11
SO
13
SO
14
SO
15
OE
TCO
DEC
INT
SYNC
CLK
GND
SI
11
44
43
42
41
40
39
38
37
36
35
44
43
42
41
40
6
5
4
3
2
1
18
19
20
21
22
23
24
25
26
27
28
SO
12
SO
11
SO
10
SO
9
SO
8
GND
V
DD
SO
7
SO
6
SO
5
SO
4
7
8
9
10
11
12
13
14
15
16
17
39
38
37
36
35
34
33
32
31
30
29
TMC2242A
TMC2242B
GND
V
DD
SI
10
SI
9
SI
8
SI
7
SI
6
SI
5
SI
4
SI
3
V
DD
12
13
14
15
16
17
18
19
20
21
SO
3
SO
2
SO
1
SO
0
RND
2
RND
1
RND
0
SI
0
SI
1
SI
2
GND
65-2242A-02
65-2242A-02
44引脚PLCC
2
SO
3
SO
2
SO
1
SO
0
RND
2
RND
1
RND
0
SI
0
SI
1
SI
2
GND
44引脚MQFP
22
SO
12
SO
11
SO
10
SO
9
SO
8
GND
V
DD
SO
7
SO
6
SO
5
SO
4
34
1
2
3
4
5
6
7
8
9
10
11
33
32
31
30
29
28
27
26
25
24
23
TMC2242A
TMC2242B
GND
V
DD
SI
10
SI
9
SI
8
SI
7
SI
6
SI
5
SI
4
SI
3
V
DD
TMC2242A/TMC2242B
产品speci fi cation
引脚说明
引脚数
引脚名称
INT
PLCC
44
MQFP
38
引脚功能说明
插值。
当INT是低电平和DEC为高电平时,输入数据寄存器运行在
1/2 CLK的速率和零插入有效的输入之间的数据流中
值,增益降低了6dB 。该TMC2242A和TMC2242B和插
输出结果在全CLK的速率。
抽取。
当DEC为低和INT为高电平时,输入数据寄存器运行在
全CLK率。在这种模式下, TMC2242A和TMC2242B抽取和
输出结果在1/2 CLK率。
当INT = DEC,该TMC2242A是在相等的速率模式。当两个INT和DEC
为高电平时, TMC2242B同样在相等速率模式,但是当两者INT和
十二月低,在TMC2242B插值具有单位增益。
在相等的速率模式下,输入和输出采样率等于芯片的时钟速率。
SYNC
43
37
同步。
输入的数据通过召开SYNC HIGH上是同步的
CLK的N-1个和LOW在CLK N将第一输入数据字存在于SI
11-0
.
如果DEC = INT = 1 (相当于速率模式) , SYNC是无效的。 SYNC可保持低电平
直到再同步是需要的,或者它可以在1/2在CLK速率切换。
时钟。
该TMC2242A和TMC2242B从一个单一的主时钟运行。所有
内部寄存器,除了在抽取模式输出寄存器,被选通
CLK的上升沿。所有的定时参数被引用到的上升沿
CLK 。
输入数据端口。
一个12位的二进制补码输入字通过升起注册
CLK的边缘。在插补模式下, SI
11-0
被登记在每一个其他的CLK
(通过SYNC同步) 。 SI
11
是MSB。
输出数据端口。
一个16位的二进制补码输出的结果是以后可用
上升CLK的边缘。在抽取方式,使
15-0
被登记在每一个其他的CLK
(通过SYNC同步) 。 SO
15-0
根据RND的状态四舍五入
2-0
.
SO
15
是MSB。
限幅电路,保证了内部溢出,有效的满量程输出
( 7FFF或8000 ),将生成。随着TMC2242B在插值模式
-6dB增益,限制是3FFF和C000 ( TCO = 1 ) 。
输出控制
OE
TCO
RND
2-0
动力
V
DD
GND
13,29,
38
12,28,
39,41
7, 23,
32
6, 22,
33, 35
电源电压。
+5伏电源输入。这些应来自同一电源
源和去耦至GND 。
地面上。
地输入应当连接到系统的数字地平面。
3
2
22-24
41
40
16-18
输出使能。
当低,所以
15-0
被启用。当高,所以
15-0
在一个
高阻抗状态。 OE是异步相对于CLK的。
输出格式。
当TCO是高电平时,输出数据是在签名的二进制补码
格式。低电平时,输出反向偏移二进制码。
舍入选择。
这些输入的设定输出的有效的LSB的位置
结果。下面的舍入位输出被置零(表4) 。
时间控制
DEC
1
39
CLK
42
36
数据输入
SI
11-0
40,
37-30,
27-25
4-11,
14-21
34,
31-24,
21-19
42-44,
1-5,
8-15
数据输出
SO
15-0
3
产品speci fi cation
TMC2242A/TMC2242B
绝对最大额定值
(超出该设备可能被损坏)
1
参数
电源电压
输入电压
输出电压的应用
2
从外部强制电流
3,4
短路持续时间
工作温度(外壳)
结温
引线焊接温度
储存温度
10秒
-65
高状态,地面单输出
-20
条件
民
-0.5
-0.5
-0.5
-3.0
最大
7.0
V
DD
+ 0.5
V
DD
+ 0.5
+6.0
1
110
140
300
150
单位
V
V
V
mA
美国证券交易委员会
°
C
°
C
°
C
°
C
注意事项:
在任何这些条件1.功能操作不暗示。性能和可靠性都有保证只有
工作条件不超标。
2.外加电压电流必须限制在规定的范围内。
3.强制电压必须限制在规定的范围内。
4.当前被指定为流入所述设备的常规电流。
工作条件
参数
V
DD
f
CLK
电源电压
时钟频率
TMC2242A ,B
TMC2242A-1,B-1
TMC2242A-2,B-2
t
威尔斯亲王医院
t
PWL
t
S
t
H
V
IH
V
IL
I
OH
I
OL
T
A
CLK的脉冲宽度,高
CLK的脉冲宽度,低
输入数据建立时间
输入数据保持时间
输入电压,逻辑高电平
输入电压,逻辑低电平
输出电流,逻辑高电平
输出电流,逻辑低电平
环境温度,静止空气
0
6
6
6
1
2.0
0.8
-2.0
4.0
70
条件
民
4.75
喃
5.0
最大
5.25
30
40
60
单位
V
兆赫
兆赫
兆赫
ns
ns
ns
ns
V
V
mA
mA
°
C
4