TLV986
3 -V , 10 - BIT, 12.5 MSPS ,区CCD传感器处理器
SLAS228 - 1999年7月
CLREF
钳
SV
SR
AGND1
AV DD1
D
D
D
D
D
D
D
D
D
D
D
48 47 46 45 44 43 42 41 40 39 38 37
1
2
3
4
5
6
7
8
9
10
11
12
13 14 15 16 17 18 19 20 21 22 23 24
36
35
34
33
32
31
30
29
28
27
26
25
VSS
AV DD5
RPD
RMD
RBD
AGND5
D
D
D
10位, 12.5 MSPS ,A / D转换器
采用3 V单电源供电
低功耗: 140 mW的典型的3 -V , 2毫瓦
掉电模式
全通道微分非线性误差:
& LT ;
±
0.5 LSB典型
全通道
I
ntegral非线性误差:
DIN
& LT ;
±
1 LSB的典型
针
可编程增益放大器( PGA )用
AV
DD2
0分贝36 dB增益范围(0.1分贝/步)
AGND2
自动或可编程黑电平
DGND
和偏移校准
DV
DD
D0
附加的DAC外部模拟
D1
环境
D2
对于寄存器配置串行接口
D3
内部参考电压
D4
48引脚TQFP封装
D5
PFB包装
( TOP VIEW )
TLV986CPFB
BLKG
TPP
TPM
AV
DD4
AGND4
OBCLP
STBY
RESET
CS
SDIN
SCLK
ADCCLK
应用
电脑摄像头
数字静态照相机
数码摄像机
D6
D7
D8
D9
描述
该TLV986是一个高度集成的单片模拟信号处理器/数字转换器设计的接口区域
电荷耦合器件(CCD )的数码相机应用的传感器。该TLV986执行所有模拟
处理必要最大化动态范围的功能,校正与关联的各种错误
CCD传感器,然后进行数字化处理的结果与芯片上的高速模拟 - 数字转换器(ADC ) 。该
该TLV986的关键组件包括:输入钳位电路和相关双采样( CDS ) ,一
可编程增益放大器(PGA)用0到36 dB的增益范围内,两个内部数字 - 模拟转换器(DAC)的
对于自动或可编程的光学黑色电平以及偏置校准,一个10位, 12.5 MSPS的流水线ADC ,一个
为方便微处理器接口的并行数据端口,用于配置内部控制寄存器的串行端口,两个
额外的DAC外部系统控制以及内部参考电压。
在先进的CMOS工艺设计, TLV986从一个正常的一个3 -V电源供电
140毫瓦的功耗和2 mW的电源关闭模式。
单3 -V的运算,功耗低,并且完全集成的模拟处理电路使TLV986
一个理想的CCD传感器接口的数码相机应用的解决方案。
该器件采用48引脚TQFP封装,规定工作在0
_
C至70
_
C的工作温度范围。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
邮政信箱655303
达拉斯,德克萨斯州75265
DIV DD
DIGND
AV DD3
AGND3
DAC01
DAC02
DACT
OE
版权
1999年,德州仪器
1
TLV986
3 -V , 10 - BIT, 12.5 MSPS ,区CCD传感器处理器
SLAS228 - 1999年7月
可选项
包装设备
TQFP ( PFB )
TLV986CPFB
TA
– 0
_
C至70
_
C
功能框图
钳
CLREF
AVDD1–5
TPP TPM
RPD RBD RMD
DVDD
DIVDD
钳
1.2 V
诠释。参考文献。
三
状态
LATCH
OE
D0
DIN
针
CDS
∑
PGA
∑
9
10–BIT
ADC
D9
DAC01
8–BIT
ADC
DAC
REG
8–BIT
DAC
PGA
REG
OFFSET
REG
OFFSET
REG
OB CAL
REG
数字
平均器
控制
逻辑
8–BIT
DAC
RESET
CLK
SV
SR
BLKG
OBCLP
STBY
DAC02
8–BIT
ADC
DAC
REG
串行
PORT
CS
SCLK
SDIN
粗
OFFSET
控制
溢流
数字比较器
FINE偏移控制
Vb
REG
VSS
AGND1–5
DACT
DGND
DIGND
2
邮政信箱655303
达拉斯,德克萨斯州75265
TLV986
3 -V , 10 - BIT, 12.5 MSPS ,区CCD传感器处理器
SLAS228 - 1999年7月
终端功能
终奌站
名字
ADCCLK
AGND1
AGND2
AGND3
AGND4
AGND5
AVDD1
AVDD2
AVDD3
AVDD4
AVDD5
BLKG
钳
CLREF
CS
D0 – D9
DACO1
DACO2
DACT
DGND
DIGND
DIN
DIVDD
DVDD
OBCLP
OE
针
RESET
RBD
RMD
RPD
SCLK
SDIN
SR
STBY
SV
TPM
TPP
VSS
号
25
44
4
20
32
37
43
3
19
33
41
36
47
48
28
7 – 16
21
22
23
5
18
1
17
6
31
24
2
29
38
39
40
26
27
45
30
46
34
35
42
I
I
I
I
O
O
O
I
I
I
I
I
O
O
I
I
O
I
O
O
O
O
I / O
I
ADC时钟输入
模拟地内部CDS电路
内部PGA电路模拟地
内部DAC电路模拟地
内部ADC电路模拟地
内部REF电路模拟地
模拟电源电压为内部的CDS电路,3V的
模拟电源电压为内部PGA电路, 3 V
模拟电源电压为内部DAC电路, 3 V
模拟电源电压为内部ADC电路,3V的
模拟电源电压为内部ADC电路,3V的
控制输入。当BLKG被拉低的CDS操作被禁止。
CCD信号钳位控制输入
钳位基准电压输出
片选。在此输入一个逻辑低电平使能TLV986 。
10位的三态ADC输出数据或偏移DAC的测试数据
数字 - 模拟转换器输出1
数字 - 模拟转换器输出2
测试多路复用输出为内部失调DAC
数字地
数字接口电路接地
从CCD输入信号
数字接口电路的电源电压, 1.8 V - 4.4 V
数字供电电压, 3 -V
光学黑电平补偿和校准控制输入端,低电平有效
输出数据使能,低电平有效
从CCD输入信号
硬件复位输入,低电平有效。该信号强制所有内部寄存器复位。
外部去耦内部带隙基准
REF-输出外部去耦
REF +输出的外部去耦
串行时钟输入。此时钟同步串行数据传输。
串行数据输入到配置的内部寄存器
CCD的参考电平的采样时钟输入
硬件关断控制输入,低电平有效
CCD信号电平采样时钟输入
多路复用测试输出: PGA同相输出或反相PGA时钟
多路复用测试输出: PGA反相输出或倒置CDS时钟
硅衬底上,通常连接到模拟地
描述
邮政信箱655303
达拉斯,德克萨斯州75265
3
TLV986
3 -V , 10 - BIT, 12.5 MSPS ,区CCD传感器处理器
SLAS228 - 1999年7月
在工作自由空气的温度绝对最大额定值(除非另有说明)
电源电压, AV
DD
, DV
DD
, DIV
DD
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 0.3 V至6.5 V
模拟输入电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 0.3 V至AV
DD
+0.3 V
数字输入电压范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 0.3 V至AV
DD
+0.3 V
工作结温范围,T
J
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 40℃ 150℃
工作的自由空气的温度范围内,T
A
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至70℃
存储温度范围,T
英镑
。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 - 65 ℃150 ℃的
焊接温度1.6毫米( 1/16英寸)的情况下,持续10秒。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 260℃
超出“绝对最大额定值”列出的强调可能会造成永久性损坏设备。这些压力额定值只,和
该设备在这些或超出下标明的任何其他条件的功能操作“推荐工作条件”不
暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
推荐工作条件
电源
民
模拟电源电压AVDD
数字供电电压, DVDD
数字接口的电源电压, DIVDD
2.7
2.7
1.8
喃
3
3
最大
3.3
3.3
4.4
单位
V
V
V
数字输入
民
高电平输入电压, VIH
低电平输入电压, VIL
输入ADCCLK频率
ADCCLK脉冲持续时间,时钟高,总重量( MCLK )
ADCCLK脉冲持续时间,时钟低,总重量( MCLKL )
输入SCLK频率
SCLK脉冲持续时间,时钟高,总重量( SCLKH )
SCLK脉冲持续时间,时钟低,总重量( SCLKL )
DIVDD = 3 V
DIVDD = 3 V
DVDD = 3 V
DVDD = 3 V
DVDD = 3 V
DVDD = 3 V
DVDD = 3 V
DVDD = 3 V
12.5
12.5
40
40
40
0.8DIVDD
0.2DIVDD
12.5
喃
最大
单位
V
V
兆赫
ns
ns
兆赫
ns
ns
4
邮政信箱655303
达拉斯,德克萨斯州75265
TLV986
3 -V , 10 - BIT, 12.5 MSPS ,区CCD传感器处理器
SLAS228 - 1999年7月
电气特性在推荐工作的自由空气的温度范围内,
T
A
= 25 ° C, AV
DD
DV
DD
= 3 V , ADCCLK = 12.5兆赫( unlessotherwise说明)
设备总
参数
AVDD工作电流
DVDD工作电流
器件的功耗
功耗掉电模式
INL
DNL
全路积分非线性
全通道差分非线性
无丢失码
全通道的输出延迟
AVDD = DVDD = 2 7 V - 3 3 V
2.7
3.3
–1
测试条件
民
典型值
41
6
140
2
±
1
±
0.5
保证
4.5
CLK
周期
±
2
1.5
最大
单位
mA
mA
mW
mW
最低位
最低位
模拟数字转换器(ADC)的
参数
ADC的分辨率
满量程输入范围
转化率
2
12.5
测试条件
民
典型值
最大
10
单位
位
VP-P
兆赫
相关双取样(CDS)和可编程增益放大器( PGA)的
参数
CDS和PGA采样率
CDS的满量程输入范围
CDS的输入电容
最小PGA增益
最大PGA增益
PGA的增益分辨率
PGA编程代码解析
8位单调性增益控制
35
单端输入
4
0
36
0.1
9
1
37
测试条件
民
典型值
最大
12.5
1
单位
兆赫
V
pF
dB
dB
dB
位
内部的数字 - 模拟转换器(DAC),用于偏移校正
参数
DAC分辨率
INL
DNL
积分非线性
微分非线性
输出建立时间
以1 %的准确度
±
0.5
±
0.5
80
测试条件
民
典型值
最大
8
±
1.2
±
0.9
单位
位
最低位
最低位
ns
用户的数字 - 模拟转换器(DAC)的
参数
DAC分辨率
INL
DNL
积分非线性
微分非线性
输出电压范围
输出建立时间
10 pF的外部负载。稳定到1毫伏。
0
4
±
0.5
±
0.6
测试条件
民
典型值
最大
8
±
1.2
±
0.9
3
单位
位
最低位
最低位
V
s
邮政信箱655303
达拉斯,德克萨斯州75265
5