TLV320DAC3202
www.ti.com
SLAS726B - 2010年9月 - 修订2012年3月
低功耗高FIDELITY我
2
s输入耳机IC
检查样品:
TLV320DAC3202
1
特点
接地参考的咔嗒声免费G类
立体声耳机驱动器
可驱动1 VRMS在耳机的
驱动器输出,每通道,在第一阶段
100分贝(A )信道的信噪比随着6.5毫瓦
静态功耗
内置短路保护预防
电源电压过载
支持8位, 11.025- , 12-, 16-, 24-, 32-, 44.1-
和48 kHz的采样率
I
2
C接口进行数字控制
支持16-, 20-, 24-和32位数据宽度
支持标准I
2
S, PCM ,左,右
对齐格式
支持数据混合增益选项
4至-59 dB的32级音量控制
时钟:内部时钟从我的派生
2
S
BCLK
包装: WCSP ,0.5 mm间距2毫米× 2.5毫米
电源:直接电池和IO供电
应用
智能手机和音乐手机
便携式导航
个人媒体播放器
掌上电脑
便携游戏机
硬盘和闪存的便携式音频播放器
描述
该TLV320DAC3202是一个高保真,低功耗的耳机放大器集成了DAC和电源轨。
小的解决方案尺寸,高效运行最大限度地延长电池寿命和性能。该数字音频
接口支持工业标准格式,如我
2
S和PCM 。该设备的许多功能,如音量
设置,数据宽度和采样速率是可配置的,以获得最佳的灵活性和效率。耳机的电源
控制自动调节基于所述输入信号,以最大限度地提高效率和性能的干线电压。
该控制接口使用工业标准I
2
C控制器,方便操作和减少器件的引脚
算。
表1.订购信息
(1)
T
A
-30 ° C至85°C
(1)
(2)
扬子江
包
(2)
磁带和250的卷轴
磁带和卷轴3000
订购型号
TLV320DAC3202CYZJT
TLV320DAC3202CYZJR
对于最新的封装和订购信息,请参阅封装选项附录本文档的末尾,或见TI
网站:
www.ti.com 。
虽然这部分数字包括扬子江封装标识,它不符合标准的扬子江足迹。只有下面的图纸
应该用于系统设计,而不是YZJ绘制可从德州仪器包装网站。
顶视图
1
A
B
C
D
2
3
4
5
A
B
C
D
5
底部视图
4
3
2
1
1
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有2010-2012 ,德州仪器
TLV320DAC3202
SLAS726B - 2010年9月 - 修订2012年3月
www.ti.com
功能框图
SCL
SDA
REG
FLT
收益
DAC
SD
L
HSLDAC
HSLDrv
G类
DIGMIXL
HSLOUT
HSOUTG
DIN
WCLK
BCLK
HSL
DIGMIXR
I2S
HSR
FLT
收益
SD
DAC
R
HSRDAC
G类
HSRDrv
HSROUT
PLL
国内
钟
VANAG
REFSYS
VPOW
CP
VANA
HSVDD
HSVSS
CFLYN
CFLYP
DVSS
VANA
AVSS
引脚分配
表2.引脚分配(顶视图)
1
A
B
C
D
AVSS
VREF
SDA
BCLK
2
VANAG
AVDD
SCL
WCLK
3
VANA
VPOW
HSOUTG
DIN
4
CFLYP
DVDD
HSVDD
HSOUTR
5
CFLYN
DVSS
HSOUTL
HSVSS
表3.端子功能
终奌站
名字
AVSS
VANAG
VANA
CFLYP
CFLYN
VREF
AVDD
VPOW
DVDD
DVSS
SDA
SCL
HSOUTG
HSVDD
HSOUTL
BCLK
WCLK
DIN
2
号
A1
A2
A3
A4
A5
B1
B2
B3
B4
B5
C1
C2
C3
C4
C5
D1
D2
D3
I / O
输入
输入
产量
输入/输出
输入/输出
产量
输入
产量
输入
输入
输入/输出
输入
输入
输入/输出
产量
输入
输入
输入
电压
平(V)的
0
0
1.55
1.95
-1.95
0.75
VBAT
1.95
VIO
0
VIO
VIO
0
1.95
+/-1.5
VIO
VIO
VIO
描述
模拟地
悬空
模拟LDO输出
FLY帽" + "终端
FLY帽"-"终端
模拟参考电压输出
2.3 V至4.8 V电池输入
VPOW LDO输出
1.8 V IO数字电源
数字地
I
2
C数据
I
2
CLK IN
耳机地面反馈
耳机正电源
耳机输出左
I
2
S位时钟
I
2
S指令时钟
I
2
s的下行数据
版权所有2010-2012 ,德州仪器
提交文档反馈
产品文件夹链接( S) :
TLV320DAC3202
VPOW
DVDD
AVDD
VREF
TLV320DAC3202
www.ti.com
SLAS726B - 2010年9月 - 修订2012年3月
表3.终端功能(续)
终奌站
名字
HSOUTR
HSVSS
号
D4
D5
I / O
产量
输入/输出
电压
平(V)的
±1.5
-1.95
描述
耳机输出权
耳机负电源
绝对最大额定值
(1)
所有电压值是相对于GND 。在工作自由空气的温度范围内(除非另有说明) 。
价值
AVDD (V
BAT
)
DVDD (V
IO
)
T
A
T
J
T
英镑
DC
AC
(2)
DC
AC
(2)
经营自由空气温度
最高结温
储存温度
焊接温度
ESD额定值(所有引脚)
(1)
(2)
人体模型
带电器件模型
-0.3 5
-0.3 5.5
-0.3 2.1
-0.3 2.2
-40到85
125
-65到150
115
-2000至2000年
-500至500
单位
V
V
°C
°C
°C
°C
V
超出“绝对最大额定值”列出的强调可能会造成永久性损坏设备。这些压力额定值
只有与设备,在这些或超出下标明的任何其他条件的功能操作“推荐工作
条件“是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
对于1毫秒, 1万次以上7年(寿命)尖峰时间。
推荐工作条件
在工作自由空气的温度范围内(除非另有说明)
民
T
A
T
英镑
经营自由空气温度
储存温度
-30
-55
喃
最大
85
150
单位
°C
°C
电气特性
AVDD = 3.7 V, DVDD = 1.8 V ,T
A
= 25 ° C,除非另有规定ED 。
参数
AVDD
(V
BAT
)
DVDD (V
IO
)
V
IH
,
数字
(1)
V
IL
,
数字
(1)
HSOUTL / R电压
从功耗
内部所有电源
PLL
( SNR = 100分贝)
启用
残疾人,成为HiZ
空载
0.1毫瓦/通道, 1千赫, 32
Ω
6.5
9.7
mW
-1.5
唯一的功能
性能参数
测试条件
民
2.3
2.3
1.65
0.65 x
V
IO
0.35 x
V
IO
1.5
1.8
1.8
典型值
最大
4.8
4.8
1.95
单位
V
V
V
V
V
(1)
CHIP_EN = 1, HSLEN = 1, HSREN = 1,有源我
2
S,空闲信道,放大器静音
提交文档反馈
产品文件夹链接( S) :
TLV320DAC3202
3
版权所有2010-2012 ,德州仪器
TLV320DAC3202
SLAS726B - 2010年9月 - 修订2012年3月
www.ti.com
电气特性(续)
AVDD = 3.7 V, DVDD = 1.8 V ,T
A
= 25 ° C,除非另有规定ED 。
参数
测试条件
AVDD , GND模式
关断电流
DVDD , GND模式
(2)
(2)
民
典型值
最大
2
2
1
1
单位
AVDD ,成为HiZ模式
(3)
DVDD ,成为HiZ模式
(3)
从CHIP_EN断言弗罗林达到待机
状态(时钟和电源可用)
从HSL / R_EN断言弗罗林达到活动
状态,该系统是完全在此期间
电与耳机驱动器启用
0分贝的PCM , 1千赫,THD = 1% ,
32 Ω负载, 4 dB增益
32 Ω负载
16 Ω负载
1千赫, -60 dBFS的, A加权
P
OUT
= 20毫瓦
在系列1千赫, 16 Ω负载
10
Ω
(R
EMI
)
P
OUT
= 12毫瓦
P
OUT
= 4毫瓦
0.7
0.45
97
70
-0.25
(4)
A
启动时间
唤醒时间
15.5
3
ms
ms
音频路径的电气性能
在最大振幅
球
在负载幅度
动态范围
THD + N
频率响应
声道分离
PSRR
杂音规范
高通滤波器的-3 dB角落
低通滤波器的通带角落
频率
低通滤波器通带纹波
低通滤波器的-3 dB角落
LPF插
倍增器
低通滤波器幅频响应
低通滤波器的阻带的角落
频率
低通滤波器的阻带
衰减
绝对延迟
< 2 F
s
只有过滤器,在1 kHz ,无HPF
不包括接口+延迟计算
可变BCLK
0.35 x
BCLK
期
0.35 x
BCLK
期
20
< 0.16 F
s
-0.05
0.6 F
s
70
11/ F
s
-10 DBF
s
5
-0.25
0.48 F
s
8
0.05
dB
Hz
dB
s
(5)
1.05
VRMS
VRMS
DB ( A)
dB
0.25
dB
dB
dB
0.5
mV
Hz
0.42 F
s
0.25
Hz
dB
Hz
0.5
100
68
74
72
20赫兹到20千赫兹
1 kHz时,满量程输入
217赫兹, 500 mVpp的纹波AVDD
上电后最大直流电流值
90
80
95
90
接收通道数字滤波器的性能,女
s
= 44.1 kHz或48 kHz的
0.8
音频接口时序参数
T
BCLK
T
BCLKH
音频时钟周期
BCLK持续高
1/BCLK
ns
ns
T
BCLKL
T
dv
BCLK低持续时间
数据保持时间如下
BCLK下降沿
ns
ns
(2)
(3)
(4)
(5)
4
CHIP_EN = 0, HIZ_L = 0, HIZ_R = 0
CHIP_EN = 0, HIZ_L = 1, HIZ_R = 1
该主板最大的阻力应该是之间的HSOUTL / HSOUTR引脚和HSOUTG销小于250毫欧。
最大压摆率( ΔV / ΔT) < 5 V / S后, A计权
提交文档反馈
产品文件夹链接( S) :
TLV320DAC3202
版权所有2010-2012 ,德州仪器
TLV320DAC3202
www.ti.com
SLAS726B - 2010年9月 - 修订2012年3月
电气特性(续)
AVDD = 3.7 V, DVDD = 1.8 V ,T
A
= 25 ° C,除非另有规定ED 。
参数
T
FS
采样时钟的建立时间
以下BCLK下降
EDGE
数据设定的时间前
BCLK上升沿
BCLK后数据保持时间
上升沿
短帧同步脉冲
宽度
0.2 x
BCLK
期
0.2 x
BCLK
期
1/BCLK
测试条件
民
典型值
最大
10
单位
ns
T
ds
ns
T
dh
T
WCLKS
ns
ns
版权所有2010-2012 ,德州仪器
提交文档反馈
产品文件夹链接( S) :
TLV320DAC3202
5