飞利浦半导体
产品speci fi cation
家庭自动化调制解调器
特点
全数字载波产生和整形
调制/解调频率的时钟设置
调整后,从微控制器或片上振荡器
6位A / D高时钟速率(数字到模拟)转换器
拒绝的混叠成分的
具有过载完全集成的输出功率级
保护
自动增益控制(AGC )的接收器输入
8位A / D(模拟转模拟)转换器和窄
数字滤波
数字解调提供基带数据
易符合EN50065-1简单耦合
网
很少的外部元件成本低的应用
SO16塑料封装。
快速参考数据
符号
V
DD
I
DD ( TOT )
参数
电源电压
总电源电流
接收模式
传输方式(数据
IN
= 0)
掉电模式
f
cr
f
OSC
V
O( RMS)
V
我( RMS)
THD
Z
L
BR
T
AMB
笔记
载波频率
振荡器频率
对CISPR16负载输出的载波信号
( RMS值)
输入信号( RMS值)
对CISPR16总谐波失真
负载耦合网络
负载阻抗
波特率
环境温度
注2
注1
Z
L
= 30
f
OSC
= 8.48 MHz的
95
6.08
120
82
1
0
28
47
19
132.5
8.48
55
30
600
条件
分钟。
4.75
典型值。
5.0
应用
TDA5051A
家电控制(空调,百叶窗,
照明,报警等)
能源/加热控制
使用幅移键控(ASK)数据传输
家电网。
概述
该TDA5051A是调制解调器IC,专门用于
由本地供电方式ASK发射
网络中,在600或1200波特的数据速率。它采用
5 V单电源。
马克斯。
5.25
38
68
25
148.5
9.504
122
122
1200
70
单位
V
mA
mA
mA
千赫
兆赫
dBμV的
dBμV的
dB
比特/秒
°C
对应于EN50065-1频带1.频率范围。然而,调制解调器可以在任何较低的振荡器操作
频率。
2.最低值可以通过使用外部放大器加以改进,见应用图图22和23 。
1999年5月31日
2
飞利浦半导体
产品speci fi cation
家庭自动化调制解调器
钉扎
符号
数据
IN
数据
OUT
V
DDD
CLK
OUT
DGND
SCANTEST
OSC1
OSC2
APGND
TX
OUT
V
DDAP
AGND
V
DDA
RX
IN
PD
TEST1
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
描述
数字数据输入(低电平有效)
数字数据输出(低电平有效)
数字电源电压
时钟输出
数字地
测试输入( LOW应用)
振荡器输入
振荡器输出
电源放大器器模拟地
模拟信号输出
模拟电源电压电源
扩增fi er
模拟地
模拟电源电压
模拟信号输入
掉电输入(高电平有效)
测试输入(高应用程序)
手册, halfpage
TDA5051A
DATAIN 1
DATAOUT 2
VDDD 3
CLKOUT 4
DGND 5
SCANTEST 6
OSC1 7
OSC2 8
MGK833
16 TEST1
15 PD
14 RXIN
TDA5051AT
13 VDDA
12 AGND
11 VDDAP
10 TXOUT
9
APGND
图2引脚配置。
功能说明
发射和接收阶段,被控制
或者由微控制器或主时钟由
片上参考振荡器连接到晶体。这
确保传输载波和精度
精确微调的数字滤波器,从而使
性能完全独立的应用程序
的干扰,如成分扩散,温度
供应漂移等。
与电力网络的接口可通过以下方式制成
一个LC网络(参见图18 ) 。该装置包括一个电源
该上馈送120 dBμV为单位(RMS)信号的输出级
典型30
负载。
以降低功耗时,IC通过禁用
掉电输入(引脚PD) :在这种模式下,芯片上的
振荡器保持工作状态,时钟继续
在CLK引脚提供
OUT
。在低功耗运行
接收模式下,该引脚可以通过动态控制
微控制器,见“掉电模式” 。
当该电路被连接到一个外部时钟
发生器(见图6) ,所述时钟信号必须在施加
OSC1引脚(引脚7 ) ; OSC2 (引脚8 )必须保持开路。
图7显示了使用片上时钟电路。
所有的逻辑输入和输出都兼容
TTL / CMOS电平,提供了一个方便的连接到
标准的微控制器I / O端口。
该集成电路的数字部分是充分的扫描测试。两个数字
输入, SCANTEST和TEST1 ,用于生产
测试:必须将这些引脚保持开路的功能模式
(正确的电平由拉内部定义或
下拉电阻) 。
传输模式
提供严格的稳定性相对于环境
的条件下,在载波频率是通过扫描生成
在微控制器的控制下,该ROM存储器
时钟或通过片上所提供的参考频率
振荡器。高频时钟拒绝走样
部件到这样的程度,它们是由过滤
LC连接网络,不产生任何显著
扰动。数据调制是通过施加
针数据
IN
并顺利地通过具体的数字电路应用
到载体(成形) 。谐波成分的限定
在这个过程中,从而避免不可接受的干扰
传输信道(根据CISPR16和
EN50065-1的建议) 。一
55
dB总谐波
失真( TDH )时达到典型的LC耦合
网络(或等效的滤波器)被使用。
1999年5月31日
4
飞利浦半导体
产品speci fi cation
家庭自动化调制解调器
DAC和功率级是为了提供设置
122 dBμV为单位(RMS)的输出的最大信号电平。
功率级的输出端(TX
OUT
)必须
总是
be
由于连接直流到一个去耦电容,
0.5V的水平
DD
在这个引脚,这是目前即使在
设备不进行发送。该引脚也必须
保护
对过电压和负瞬变信号。
德克萨斯州的DC电平
OUT
可用来偏压单极
瞬变抑制器,如图中的应用图。
见图18 。
直接连接到市电电源,通过一个LC进行
网络的低成本应用。然而, HF信号
当电源线的绝缘变压器具有可使用
被执行。
小心
在发送模式中,该电路的接收部分是
不残
和所发送的信号的检测
正常地进行。在这种模式下,增益选择
在传输开始时被存储之前,并
该
AGC内部设定为
6
dB
只要数据
IN
为LOW 。然后,旧的增益设置为
自动
恢复。
接收模式
通过调制解调器接收的输入信号被施加到一个
与AGC宽范围的输入放大器( -6至+30 dB)表示。这是
基本的噪声性能改善和信号
电平调整,从而保证了最大的灵敏度
该ADC。然后,执行一个8位的转换,接着
由数字带通滤波,以满足CISPR
归一化,并遵守一些附加
限制满足当前的应用程序。
TDA5051A
数字解调后的基带数据信号是
做脉冲整形后可用。
信号管脚(RX
IN
)为一个高阻抗输入具有
要被保护和DC去耦出于同样的原因
与TX引脚
OUT
。这种高灵敏度(82 dBμV为单位)
输入需要一个高效的50 Hz抑制滤波器(通过实现
在LC耦合网络),这也可以作为一个
抗混叠滤波器内部数字处理;
见图18 。
数据格式
T
RANSMISSION模式
数据输入(DATA
IN
)为低电平有效:这意味着一个
突发上线生成( TX引脚
OUT
)当数据
IN
引脚为低。
TX引脚
OUT
处于高阻抗状态,只要
设备不进行发送。连续的逻辑1被处理
在一个不归零(NRZ)模式,参见脉冲形状中
图8和9 。
R
ECEPTION模式
数据输出( DATA引脚
OUT
)为低电平有效;这意味着
该数据输出为低电平接收到爆的时候。
针数据
OUT
保持低电平,只要接收到爆。
掉电模式
掉电输入端(引脚PD )为高电平有效;这意味着
的功率消耗为最小,当销PD为高电平。
现在,所有的功能都被禁用,除非时钟产生。
极限值
按照绝对最大额定值系统( IEC 134 ) 。
符号
V
DD
f
OSC
T
英镑
T
AMB
T
j
处理
输入和输出保护,防止静电放电在正常处理。然而,为了完全安全的,这是
需要采取适当的处理MOS器件的注意事项。
电源电压
振荡器频率
储存温度
环境温度
结温
参数
4.5
50
10
分钟。
12
+150
+80
125
马克斯。
5.5
V
兆赫
°C
°C
°C
单位
1999年5月31日
5