TC90A58F
初步
东芝CMOS数字集成电路硅单片
TC90A58F
3通道AD转换器
该TC90A58F是一个3通道的AD转换器,用于视频
应用结合有钳位电路。
10位转换器可以被用作一个8位3通道
AD转换器或作为一个10位的2通道的AD转换器。
主要功能及特点
·
·
·
·
·
·
·
·
·
·
·
·
3通道, 8位的AD转换器(输入幅度:1.32
VP-P
)
Y, Cb和Cr或R,G和B输入端。
底座夹( Y或RGB : 16 LSB ( 8位转换) , CB,
CR : 128 LSB ( 8位转换)
外部输入或内部代之间切换
钳位脉冲
工作在30 MHz的最高。
数字滤波器
( Y: 6兆赫, Cb,Cr的2.8兆赫/ 6兆赫)
10位输出(仅用于2通道ADC )
水平PLL ( HPLL )
支持ITU- R601和ITU- R656格式
(对于ITU- R656 , HD和VD ,必须输入。 )
Y信号的延迟电路(延迟量可以从0到14的时钟被置位,在时钟为单位)
I
2
C总线控制
内置彩条发生器
重量:
G(典型值)。
1
2002-02-06
TC90A58F
框图
VB1
VREF
DACOUT
DAC
用于ADC测试
VRT_Y
AIN_Y
VRB_Y
Y
8
Cb
延迟
&格式
10
CB / CR
8
CB / Cr或Cb的
GOUT [7:0 ]
8
VRT_Q
AIN_Q
VRB_Q
BIAS
ADCLAMP
RESN
Cr
ADC
10
数字
过滤器
VDOUT
HDOUT
同步/钳位脉冲
发电机
APCLK
HPLL
I 2 C总线
2
Y
ADC
10
CCIR601/656
格式
Y / CB / CR或Y
ROUT [7 :0]的
8
VRT_I
AIN_I
VRB_I
Cb
ADC
10
BOUT [7:0 ]
8
CLAMP HDIN
VDIN
HREF CKSEL [3:0 ] EXTCLK BFIL
LFIL TES [2 :0]的
SCK
SDA
2
2002-02-06
TC90A58F
引脚说明
TES1
TES2
钳
RESN
CKSEL0
CKSEL1
CKSEL2
CKSEL3
RREF
VRT_Y
AVSS
AIN_Y
AVDD
VRB_Y
VRM_Y
DVSSA
DVDDA
DVSS
80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61
BIAS
VRM_I
VRB_I
AVDD
AIN_I
AVSS
VRT_I
DACOUT
VB1
VRM_Q
VRB_Q
AVDD
AIN_Q
AVSS
VRT_Q
PVDD
APCLK
PVSS
Lfil
Bfil
DVDD
TES0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
TC90A58F
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
ROUT7
ROUT6
ROUT5
ROUT4
ROUT3
ROUT2
ROUT1
ROUT0
DVSS
GOUT7
GOUT6
GOUT5
GOUT4
GOUT3
GOUT2
GOUT1
GOUT0
DVSS
CKOUT
DVDD
21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
DVDDP
EXTCLK
DVSSP
HDIN
VDIN
HREF
SDA
SCL
VDOUT
HDOUT
DVDD
DVSS
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
3
2002-02-06
TC90A58F
引脚功能
号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
引脚名称
BIAS
VRM_I
VRB_I
AVDD
AIN_I
AVSS
VRT_I
DACOUT
VB1
VRM_Q
VRB_Q
AVDD
AIN_Q
AVSS
VRT_Q
PVDD
I / O
O
O
O
I
O
O
O
O
I
O
功能
BIAS引脚(用于AD )
AD参考电压(中间)
AD参考电压(下部)
模拟电源
AD输入
模拟GND
AD参考电压(顶部)
模拟引脚(用于测试)
模拟引脚(用于测试)
AD参考电压(中间)
AD参考电压(下部)
模拟电源
AD输入
模拟GND
AD参考电压(顶部)
HPLL电源
笔记
通过0.1 μF的电容接地,以AVSS (引脚6 ) 。
与上述相同的
与上述相同的
连接0.47 -MF电容器和20 W的电阻。
通过0.1 μF的电容接地,以AVSS (引脚6 ) 。
出于测试目的
通过0.1 μF的电容接地,以AVSS (引脚14) 。
通过0.1 μF的电容接地,以AVSS (引脚14) 。
通过0.1 μF的电容接地,以AVSS (引脚14) 。
连接0.47 -MF电容器和20 W的电阻。
通过0.1 μF的电容接地,以AVSS (引脚14) 。
输出时钟的1 V振幅
p-p
根据
相应的我
2
C总线寄存器设置。
17
APCLK
O
时钟输出
当IC总线寄存器设置为默认值,输出
固定为L.
18
PVSS
HPLL GND
Connecta 1 μF的电容器和一个1.0千瓦的电阻。
19
Lfil
HPLL过滤器
连接电容的另一端就近到PVSS越好。
同时,连接0.01 μF的电容与上述电容器并联
和电阻。
连接0.01 -MF电容。
对于HPLL
作为外部时钟模式时钟输入引脚。
22
23
24
25
26
27
28
29
EXTCLK
DVSSP
HDIN
VDIN
HREF
SDA
SCL
VDOUT
I
I
I
I
I / O
I
O
外部时钟输入
当内置HPLL时,设置输入H或固定输入L.
数字GND
高清输入
VD输入
HPLL销
相比较于上升沿。
I 2 C总线数据
I 2 C总线时钟
VD输出
2
2
2
20
21
Bfil
DVDDP
为稳定
数字电源
对于HPLL
5V的耐电压
5V的耐电压
输入外部HPLL参考信号
5V的耐电压
5V的耐电压
输出的垂直同步信号脉冲。
脉冲极性可以通过I 2 C总线寄存器进行设置。
输出的水平同步信号脉冲。
2
30
31
32
33
34
35
HDOUT
DVDD
DVSS
BOUT0
BOUT1
BOUT2
O
O
O
O
高清输出
数字电源
数字GND
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
内部,输出PAD
内部,输出PAD
脉冲极性可以通过I 2 C总线寄存器进行设置。
2
4
2002-02-06
TC90A58F
号
36
37
38
39
40
41
引脚名称
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
DVDD
I / O
O
O
O
O
O
功能
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
数字电源
内部,输出PAD
输出内部-摆动或外部输入的时钟。
42
CKOUT
O
时钟输出
极性可控采用I 2 C总线寄存器。
时钟输出可通过IC总线寄存器被停止。当时钟
输出停止,输出变为高阻抗。
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
DVSS
GOUT0
GOUT1
GOUT2
GOUT3
GOUT4
GOUT5
GOUT6
GOUT7
DVSS
ROUT0
ROUT1
ROUT2
ROUT3
ROUT4
ROUT5
ROUT6
ROUT7
DVDD
DVSS
DVDDA
DVSSA
VRM_Y
VRB_Y
AVDD
AIN_Y
AVSS
VRT_Y
RREF
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
I
O
I
数字GND
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
数字GND
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
数字电源
数字GND
数字电源
数字GND
AD参考电压(中间)
AD参考电压(下部)
模拟电源
AD输入
模拟GND
AD参考电压(顶部)
参考阻力
连接电阻的另一端连接到模拟电源。
内部,输出PAD
内部,输出PAD
对于AD数字模块
对于AD数字模块
通过0.1 μF的电容接地,以AVSS (引脚69 ) 。
通过0.1 μF的电容接地,以AVSS (引脚69 ) 。
连接0.47 -MF电容器和20 W的电阻。
通过0.1 μF的电容接地,以AVSS (引脚69 ) 。
AD参考电阻:连接8.2千瓦的电阻。
内部,输出PAD
2
2
笔记
5
2002-02-06
TC90A58F
初步
东芝CMOS数字集成电路硅单片
TC90A58F
3通道AD转换器
该TC90A58F是一个3通道的AD转换器,用于视频
应用结合有钳位电路。
10位转换器可以被用作一个8位3通道
AD转换器或作为一个10位的2通道的AD转换器。
主要功能及特点
·
·
·
·
·
·
·
·
·
·
·
·
3通道, 8位的AD转换器(输入幅度:1.32
VP-P
)
Y, Cb和Cr或R,G和B输入端。
底座夹( Y或RGB : 16 LSB ( 8位转换) , CB,
CR : 128 LSB ( 8位转换)
外部输入或内部代之间切换
钳位脉冲
工作在30 MHz的最高。
数字滤波器
( Y: 6兆赫, Cb,Cr的2.8兆赫/ 6兆赫)
10位输出(仅用于2通道ADC )
水平PLL ( HPLL )
支持ITU- R601和ITU- R656格式
(对于ITU- R656 , HD和VD ,必须输入。 )
Y信号的延迟电路(延迟量可以从0到14的时钟被置位,在时钟为单位)
I
2
C总线控制
内置彩条发生器
重量:
G(典型值)。
1
2002-02-06
TC90A58F
框图
VB1
VREF
DACOUT
DAC
用于ADC测试
VRT_Y
AIN_Y
VRB_Y
Y
8
Cb
延迟
&格式
10
CB / CR
8
CB / Cr或Cb的
GOUT [7:0 ]
8
VRT_Q
AIN_Q
VRB_Q
BIAS
ADCLAMP
RESN
Cr
ADC
10
数字
过滤器
VDOUT
HDOUT
同步/钳位脉冲
发电机
APCLK
HPLL
I 2 C总线
2
Y
ADC
10
CCIR601/656
格式
Y / CB / CR或Y
ROUT [7 :0]的
8
VRT_I
AIN_I
VRB_I
Cb
ADC
10
BOUT [7:0 ]
8
CLAMP HDIN
VDIN
HREF CKSEL [3:0 ] EXTCLK BFIL
LFIL TES [2 :0]的
SCK
SDA
2
2002-02-06
TC90A58F
引脚说明
TES1
TES2
钳
RESN
CKSEL0
CKSEL1
CKSEL2
CKSEL3
RREF
VRT_Y
AVSS
AIN_Y
AVDD
VRB_Y
VRM_Y
DVSSA
DVDDA
DVSS
80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61
BIAS
VRM_I
VRB_I
AVDD
AIN_I
AVSS
VRT_I
DACOUT
VB1
VRM_Q
VRB_Q
AVDD
AIN_Q
AVSS
VRT_Q
PVDD
APCLK
PVSS
Lfil
Bfil
DVDD
TES0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
TC90A58F
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
ROUT7
ROUT6
ROUT5
ROUT4
ROUT3
ROUT2
ROUT1
ROUT0
DVSS
GOUT7
GOUT6
GOUT5
GOUT4
GOUT3
GOUT2
GOUT1
GOUT0
DVSS
CKOUT
DVDD
21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
DVDDP
EXTCLK
DVSSP
HDIN
VDIN
HREF
SDA
SCL
VDOUT
HDOUT
DVDD
DVSS
BOUT0
BOUT1
BOUT2
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
3
2002-02-06
TC90A58F
引脚功能
号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
引脚名称
BIAS
VRM_I
VRB_I
AVDD
AIN_I
AVSS
VRT_I
DACOUT
VB1
VRM_Q
VRB_Q
AVDD
AIN_Q
AVSS
VRT_Q
PVDD
I / O
O
O
O
I
O
O
O
O
I
O
功能
BIAS引脚(用于AD )
AD参考电压(中间)
AD参考电压(下部)
模拟电源
AD输入
模拟GND
AD参考电压(顶部)
模拟引脚(用于测试)
模拟引脚(用于测试)
AD参考电压(中间)
AD参考电压(下部)
模拟电源
AD输入
模拟GND
AD参考电压(顶部)
HPLL电源
笔记
通过0.1 μF的电容接地,以AVSS (引脚6 ) 。
与上述相同的
与上述相同的
连接0.47 -MF电容器和20 W的电阻。
通过0.1 μF的电容接地,以AVSS (引脚6 ) 。
出于测试目的
通过0.1 μF的电容接地,以AVSS (引脚14) 。
通过0.1 μF的电容接地,以AVSS (引脚14) 。
通过0.1 μF的电容接地,以AVSS (引脚14) 。
连接0.47 -MF电容器和20 W的电阻。
通过0.1 μF的电容接地,以AVSS (引脚14) 。
输出时钟的1 V振幅
p-p
根据
相应的我
2
C总线寄存器设置。
17
APCLK
O
时钟输出
当IC总线寄存器设置为默认值,输出
固定为L.
18
PVSS
HPLL GND
Connecta 1 μF的电容器和一个1.0千瓦的电阻。
19
Lfil
HPLL过滤器
连接电容的另一端就近到PVSS越好。
同时,连接0.01 μF的电容与上述电容器并联
和电阻。
连接0.01 -MF电容。
对于HPLL
作为外部时钟模式时钟输入引脚。
22
23
24
25
26
27
28
29
EXTCLK
DVSSP
HDIN
VDIN
HREF
SDA
SCL
VDOUT
I
I
I
I
I / O
I
O
外部时钟输入
当内置HPLL时,设置输入H或固定输入L.
数字GND
高清输入
VD输入
HPLL销
相比较于上升沿。
I 2 C总线数据
I 2 C总线时钟
VD输出
2
2
2
20
21
Bfil
DVDDP
为稳定
数字电源
对于HPLL
5V的耐电压
5V的耐电压
输入外部HPLL参考信号
5V的耐电压
5V的耐电压
输出的垂直同步信号脉冲。
脉冲极性可以通过I 2 C总线寄存器进行设置。
输出的水平同步信号脉冲。
2
30
31
32
33
34
35
HDOUT
DVDD
DVSS
BOUT0
BOUT1
BOUT2
O
O
O
O
高清输出
数字电源
数字GND
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
内部,输出PAD
内部,输出PAD
脉冲极性可以通过I 2 C总线寄存器进行设置。
2
4
2002-02-06
TC90A58F
号
36
37
38
39
40
41
引脚名称
BOUT3
BOUT4
BOUT5
BOUT6
BOUT7
DVDD
I / O
O
O
O
O
O
功能
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
- / B / -OUTPUT
数字电源
内部,输出PAD
输出内部-摆动或外部输入的时钟。
42
CKOUT
O
时钟输出
极性可控采用I 2 C总线寄存器。
时钟输出可通过IC总线寄存器被停止。当时钟
输出停止,输出变为高阻抗。
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
DVSS
GOUT0
GOUT1
GOUT2
GOUT3
GOUT4
GOUT5
GOUT6
GOUT7
DVSS
ROUT0
ROUT1
ROUT2
ROUT3
ROUT4
ROUT5
ROUT6
ROUT7
DVDD
DVSS
DVDDA
DVSSA
VRM_Y
VRB_Y
AVDD
AIN_Y
AVSS
VRT_Y
RREF
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
O
I
O
I
数字GND
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
C / G / -output
数字GND
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
Y / R / BS输出
数字电源
数字GND
数字电源
数字GND
AD参考电压(中间)
AD参考电压(下部)
模拟电源
AD输入
模拟GND
AD参考电压(顶部)
参考阻力
连接电阻的另一端连接到模拟电源。
内部,输出PAD
内部,输出PAD
对于AD数字模块
对于AD数字模块
通过0.1 μF的电容接地,以AVSS (引脚69 ) 。
通过0.1 μF的电容接地,以AVSS (引脚69 ) 。
连接0.47 -MF电容器和20 W的电阻。
通过0.1 μF的电容接地,以AVSS (引脚69 ) 。
AD参考电阻:连接8.2千瓦的电阻。
内部,输出PAD
2
2
笔记
5
2002-02-06