TC7MPH3125FK/FTG
东芝数字集成电路
硅单片
TC7MPH3125FK,TC7MPH3125FTG
低电压/低功耗2位
×
2双电源总线收发器与Bushold
该TC7MPH3125FK / FTG是双电源,先进的
高速CMOS 4位双电源电压接口总线
收发器制造与硅栅CMOS技术。
设计用作一个1.2伏, 1.5伏, 1.8 -V之间的一个接口,
或2.5 V总线和1.8 -V ,在混合1.2 -V , 1.5 -V 2.5 V或3.6 V客车,
1.8 V或2.5 V / 1.8 V, 2.5 V或3.6 V电源供电系统。
在A端口接口与1.2 V, 1.5 V, 1.8 V或2.5 V客车,
在B口与1.8 V, 2.5 V, 3.3 V总线。
数据传输的方向由水平决定
在DIR输入。使能输入端(OE)可以用于禁用
装置,使得所述总线有效地分离出来。一个B的巴士
总线侧在浮置状态被保持在一个适当的逻辑
电平由于bushold电路到B总线。此外, bushold
被添加到B总线电路处于关闭状态时
OE
是低的。
所有的输入都配备了防静电保护电路
解除或瞬态过电压。
TC7MP3125FK
TC7MP3125FTG
特点
1.2 V和1.8 V, 1.2 V和之间的双向接口
2.5 V, 1.2 V和3.3 V , 1.5 V和2.5 V, 1.5 V和3.3 V , 1.8 -V
与2.5 V, 1.8 V和3.3 V或2.5 V和3.3 V客车。
重量
VSSOP16 -P - 0030-0.50 0.02克(典型值)。
VQON16 -P - 0303-0.50 : 0.013克(典型值)。
高速运转:吨
pd
=
6.8纳秒(最大值) (V
CCA
=
2.5
±
0.2 V,
V
建行
=
3.3
±
0.3 V)
t
pd
=
8.9纳秒(最大值) (V
CCA
=
1.8
±
0.15 V, V
建行
=
3.3
±
0.3 V)
t
pd
=
10.3纳秒(最大值) (V
CCA
=
1.5
±
0.1 V, V
建行
=
3.3
±
0.3 V)
t
pd
=
61纳秒(最大值) (V
CCA
=
1.2
±
0.1 V, V
建行
=
3.3
±
0.3 V)
t
pd
=
9.5纳秒(最大值) (V
CCA
=
1.8
±
0.15 V, V
建行
=
2.5
±
0.2 V)
t
pd
=
10.8纳秒(最大值) (V
CCA
=
1.5
±
0.15 V, V
建行
=
2.5
±
0.2 V)
t
pd
=
60纳秒(最大值) (V
CCA
=
1.2
±
0.15 V, V
建行
=
2.5
±
0.2 V)
t
pd
=
58纳秒(最大值) (V
CCA
=
1.2
±
0.1 V, V
建行
=
1.8
±
0.15 V)
输出电流:我
OH
/I
OL
= ±12
MA(分) (V
CC
=
3.0 V)
I
OH
/I
OL
= -9mA
(分钟) (V
CC
=
2.3 V)
I
OH
/I
OL
= ±3
MA(分) (V
CC
=
1.65 V)
I
OH
/I
OL
= -1mA
(分钟) (V
CC
=
1.4 V)
闭锁性能:
±300
mA
ESD性能:机器型号
≥ ±200
V
人体模型
≥ ±2000
V
超小型封装: VSSOP ( US16 ) , VQON16
Bushold电路是建立在只有B母线侧。 (只有在
OE
=
“H” ,前国家得以保持。 )
低功耗:采用新的电路显著降低电流消耗时,
OE
=
“H”.
适用于电池驱动的应用,如PDA和移动电话。
浮总线和B总线是允许的。 (当
OE
=
“H”)
3.6 -V提供了对A-总线容错功能端子, DIR和
OE
终奌站。
注1 :信号不适用任何总线引脚,当它处于输出模式。可能会造成的损害。
注意:当安装VQON包,推荐磁通的类型是RA或RMA 。
1
2007-10-19
TC7MPH3125FK/FTG
引脚分配
( TOP VIEW )
FK(VSSOP16-P-0030-0.50)
IEC逻辑符号
1OE
1DIR
V
建行
15
2
14
3
G3
3 EN1 ( BA )
3 EN2 ( AB )
G6
6 EN4 ( BA )
6 EN5 ( AB )
1
2
4
5
13
12
11
10
1B1
1B2
2B1
2B2
V
CCA
1DIR
2DIR
1A1
1A2
2A1
2A2
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
1OE
2OE
1B1
1B2
2B1
2B2
GND
2OE
2DIR
1A1
1A2
4
5
6
7
2A1
2A2
FTG ( VQON16 -P - 0303-0.50 )
1DIR V
CCA
V
建行
1OE
16
15
14
13
记号
FTG ( VQON16 -P - 0303-0.50 )
2DIR 1
1A1
1A2
2A1
2
3
4
5
6
7
8
12
2OE
11 1B1
10 1B2
9
2B1
P02
***
1针
产品名称
很多跟踪代码
2A2 GND接地2B2
真值表
输入
功能
1OE
L
L
H
1DIR
L
H
X
公共汽车
1A1-1A2
产量
输入
Z
公共汽车
1B1-1B2
输入
产量
输出
A
=
B
B
=
A
Z
BUSHOLD电路
(B总线)
关闭
关闭
在*
输入
2OE
L
L
H
2DIR
L
H
X
功能
公共汽车
2A1-2A2
产量
输入
Z
公共汽车
2B1-2B2
输入
产量
输出
A
=
B
B
=
A
Z
BUSHOLD电路
(B总线)
关闭
关闭
在*
X :无关
Z:高阻
*:刚刚开始禁用之前的逻辑状态保持。
2
2007-10-19
TC7MPH3125FK/FTG
绝对最大额定值
(注1 )
特征
电源电压
直流输入电压
( DIR ,
OE
)
(注2 )
符号
V
CCA
V
建行
V
IN
等级
0.5 4.6
0.5 4.6
0.5 4.6
为0.5 4.6 (注3)
0.5 V
CCA
+
0.5 (注4 )
0.5 V
建行
+
0.5 (注4 )
50
±
50
±
25
±
25
±
50
±
50
单位
V
V
DC总线I / O电压
V
I / OA
V
I / OB
V
输入二极管电流
输出二极管电流
直流输出电流
I
IK
I
I / OK
I
OUTA
I
OUTB
I
CCA
I
建行
P
D
T
英镑
mA
(注5 )
mA
mA
DC V
CC
每个电源引脚/接地电流
功耗
储存温度
mA
mW
°C
180
65 150
注1 :任何超过绝对最大额定值,即使短暂,导致恶化IC性能或
甚至是破坏。
在重负载下连续使用(如高温/电流/电压和应用
在温度等显著变化)可能会导致此产品的可靠性降低显著
即使在操作条件下(即工作温度/电流/电压等)内的绝对
最大额定值和经营范围。
请在审查东芝半导体可靠性手册设计适当的可靠性
( “注意事项” / “降额的概念和方法” )和个人数据的可靠性(即可靠性试验
报告与估计的故障率,等)。
注2 :不提供电压V
建行
引脚当V
CCA
处于截止状态。
注3 :输出处于关闭状态
注4 :高或低的统计信息。我
OUT
绝对最大额定值必须遵守。
注5 : V
OUT
& LT ;
GND ,V
OUT
& GT ;
V
CC
4
2007-10-19
TC7MPH3125FK/FTG
工作范围
(注1 )
特征
电源电压
(注2 )
输入电压
( DIR ,
OE
)
符号
V
CCA
V
建行
V
IN
等级
1.1 2.7
1.65 3.6
0至3.6
0至3.6
(注3)
V
单位
V
V
总线I / O电压
V
I / OA
V
I / OB
0到V
CCA
(注4 )
0到V
建行
(注4 )
±
9
(注5 )
(注6 )
(注7 )
(注8)
(注9 )
(注10 )
°C
(注11 )
NS / V
mA
I
OUTA
输出电流
I
OUTB
±
3
±
1
±
12
±
9
±
3
工作温度
输入上升和下降时间
T
OPR
DT / DV
4085
0-10
注1:必须保持在工作范围,以确保设备的正常运行。未使用的输入和
总线输入必须连接到VCC或GND 。请同时连接总线输入,并与总线输出
VCC和GND时,由函数客运站变化的I / O 。在这种情况下,请注意,该
输出不短路。
注2 :请在V不能使用
CCA
& GT ;
V
建行
注3 :输出处于关闭状态
注4 :高或低的状态
注5 : V
建行
=
2.3 2.7 V
注6 : V
建行
=
1.65 1.95 V
注7 : V
建行
=
1.4 1.6 V
注8 : V
CCA
=
3.0至3.6 V
注9: V
CCA
=
2.3 2.7 V
注10 : V
CCA
=
1.65 1.95 V
注11 : V
IN
=
0.8至2.0V ,V
CCA
=
2.5 V, V
建行
=
3.0 V
5
2007-10-19