STP2200ABGA
1997年7月
南加州大学
数据表
D
ESCRIPTION
在单处理器系统控制器( USC )的DRAM内存控制器和功能调节
溢流的UPA总线上的请求和数据。它还控制将所有UPA客户的重置。
单处理器系统控制器
特点
控制多达八个标准SS- 10 / SS -20型的DRAM
SIMMS
支持各种内存SIMM组织: 16 MB , 64
MB和256 MB ,以及双栈128 MB的SIMM
控制,并产生一个数重置为系统
通过一个标准的8位异步接口编程
( EBUS )
JTAG接口,可实现全面的芯片扫描
225引脚封装ABGA
好处科幻TS
标准工作站内存
灵活性
高集成度
允许低成本的设计,低码片数的嵌入式
系统
易于设计和可测试性
·低成本
南加州大学被用作一个完整的单处理器UltraSPARC系统中的系统控制器。
注意:
代替使用U2S的,南加州大学,也可以用UPA到PCI总线使用; I / O接口
控制器( U2P )
UPA设备
缩略语
南加州大学
RIC
U2S
U2P
XBI
SC_UP
RISC
SYSIO
心理
BMX
产品型号
STP 2200ABGA
STP2210QFP
STP2220ABGA
STP2222ABGA
STP2230SOP
描述
单处理器系统控制器
复位/中断/时钟控制器
UPA到系统总线的I / O接口控制器
UPA到PCI总线的I / O接口控制器
交叉数据路径
注意:
本数据表是指UPA系统I / O接口。通用电力线联盟为PCI总线接口控制器
( U2P )可以在那里U2S出现被取代。
1
STP2200ABGA
南加州大学
单处理器系统控制器
S
IGNAL
D
ESCRIPTIONS
UPA接口信号
信号
UPA_ADDRBUS0 [34 :0]的
UPA_ADR0_PAR
UPA_ADDR0_VAL [1 :0]的
UPA_SC_REQ0
UPA_REQIN0 [1 :0]的
UPA_ADDRBUS1 [28 :0]的
UPA_ADDR1_VAL1
UPA_SREPLY0_ [4 :0]的
UPA_SREPLY1_ [4 :0]的
UPA_SREPLY2_ [2 :0]的
UPA_PREPLY0_ [4 :0]的
UPA_PREPLY1_ [4 :0]的
UPA_PREPLY2_ [1 :0]的
UPA_RESET0
UPA_RESET1
UPA_XIR
UPA_ECC_VAL_0
UPA_ECC_VAL_1
UPA_DATA_STALL0
UPA_DATA_STALL1
I / O
I / O
I / O
I / O
O
I
O
O
O
O
O
I
I
I
O
O
O
O
O
O
O
地址总线0 (处理器/ U2S )
奇偶校验地址总线0
[0] =处理器, [1] = U2S
USC请求地址总线0
客户端地址总线0仲裁请求: [ 0 ] =处理器[ 1 ] = U2S
地址总线为UPA64S
地址UPA64S有效信号
S_Reply处理器
S_Reply的U2S
S_Reply的UPA64S
P_Reply从处理器
P_Reply从U2S
P_Reply从UPA64S
重置处理器,绑在U2S的UPA_ARB_RESET
重置U2S
XIR复位处理器只
ECC有效期处理器
ECC有效U2S
摊主数据处理器
摊主数据U2S
描述
内存接口信号
信号
MEMADDR [12 :0]的
RAS的[3:0 ]
CAS号[3:0 ]
WE
I / O
O
O
O
O
行/列地址
每SIMM对RAS
CAS (一式四份)
写使能
描述
交叉开关接口信号
信号
BMX_CMD0 [3 :0]的
MRB_CTRL0
MWB_CTRL0
TYPE
O
O
O
描述
命令18设备XB1交叉阵列
填写XB1读缓冲区
沥干XB1写缓冲器
4
1997年7月
南加州大学
单处理器系统控制器
STP2200ABGA
交叉开关接口信号
信号
BMX_CMD1 [3 :0]的
MRB_CTRL1
MWB_CTRL1
TYPE
O
O
O
重复BMX_CMD0 [3 :0]
重复MRB_CTRL0的
重复MWB_CTRL0的
描述
EBUS信号
信号
EBUS_DATA [7 :0]的
EBUS_CS
EBUS_ADDR [2 :0]的
EBUS_RDY
EBUS_WR
EBUS_RD
TYPE
I / O
I
I
O
I
I
5 - V宽容
5 - V宽容
条件
5 - V宽容
5 - V宽容
5 - V宽容
描述
在数据和数据输出引脚 - 3.3伏的输出电平
芯片选择USC的EBUS
EBUS地址
EBUS准备的STP2001 SLAVIO- 3.3伏的输出电平
表示写EBUS
表示读EBUS
其他信号
信号
CLK +
CLK “
sys_reset
P_BUTTON_RESET
X_BUTTON_RESET
PLL_BYPASS
JTAG_TDI
JTAG_TDO
JTAG_TCK
JTAG_TMS
JTAG_TRST
调试[3:0 ]
PM_OUT
TYPE
I
I
I
I
I
I
I
O
I
I
I
O
O
5 - V宽容
5 - V宽容
5 - V宽容
5 - V宽容
条件
PECL
PECL
5 - V宽容
5 - V宽容
5 - V宽容
系统时钟(差分)
系统时钟(差分)
上电复位;下拉
上电复位按钮复位
XIR按钮复位
旁路内部PLL
测试数据输入
测试数据输出 - 3.3伏的输出电平
扫描时钟
测试模式选择;上拉
复位TAP控制器;上拉
调试引脚
过程监视器输出
描述
电源和接地
信号
V
DD
V
SS
+3.3 V
地
描述
1997年7月
5
STP2200ABGA
1997年7月
南加州大学
数据表
D
ESCRIPTION
在单处理器系统控制器( USC )的DRAM内存控制器和功能调节
溢流的UPA总线上的请求和数据。它还控制将所有UPA客户的重置。
单处理器系统控制器
特点
控制多达八个标准SS- 10 / SS -20型的DRAM
SIMMS
支持各种内存SIMM组织: 16 MB , 64
MB和256 MB ,以及双栈128 MB的SIMM
控制,并产生一个数重置为系统
通过一个标准的8位异步接口编程
( EBUS )
JTAG接口,可实现全面的芯片扫描
225引脚封装ABGA
好处科幻TS
标准工作站内存
灵活性
高集成度
允许低成本的设计,低码片数的嵌入式
系统
易于设计和可测试性
·低成本
南加州大学被用作一个完整的单处理器UltraSPARC系统中的系统控制器。
注意:
代替使用U2S的,南加州大学,也可以用UPA到PCI总线使用; I / O接口
控制器( U2P )
UPA设备
缩略语
南加州大学
RIC
U2S
U2P
XBI
SC_UP
RISC
SYSIO
心理
BMX
产品型号
STP 2200ABGA
STP2210QFP
STP2220ABGA
STP2222ABGA
STP2230SOP
描述
单处理器系统控制器
复位/中断/时钟控制器
UPA到系统总线的I / O接口控制器
UPA到PCI总线的I / O接口控制器
交叉数据路径
注意:
本数据表是指UPA系统I / O接口。通用电力线联盟为PCI总线接口控制器
( U2P )可以在那里U2S出现被取代。
1
STP2200ABGA
南加州大学
单处理器系统控制器
S
IGNAL
D
ESCRIPTIONS
UPA接口信号
信号
UPA_ADDRBUS0 [34 :0]的
UPA_ADR0_PAR
UPA_ADDR0_VAL [1 :0]的
UPA_SC_REQ0
UPA_REQIN0 [1 :0]的
UPA_ADDRBUS1 [28 :0]的
UPA_ADDR1_VAL1
UPA_SREPLY0_ [4 :0]的
UPA_SREPLY1_ [4 :0]的
UPA_SREPLY2_ [2 :0]的
UPA_PREPLY0_ [4 :0]的
UPA_PREPLY1_ [4 :0]的
UPA_PREPLY2_ [1 :0]的
UPA_RESET0
UPA_RESET1
UPA_XIR
UPA_ECC_VAL_0
UPA_ECC_VAL_1
UPA_DATA_STALL0
UPA_DATA_STALL1
I / O
I / O
I / O
I / O
O
I
O
O
O
O
O
I
I
I
O
O
O
O
O
O
O
地址总线0 (处理器/ U2S )
奇偶校验地址总线0
[0] =处理器, [1] = U2S
USC请求地址总线0
客户端地址总线0仲裁请求: [ 0 ] =处理器[ 1 ] = U2S
地址总线为UPA64S
地址UPA64S有效信号
S_Reply处理器
S_Reply的U2S
S_Reply的UPA64S
P_Reply从处理器
P_Reply从U2S
P_Reply从UPA64S
重置处理器,绑在U2S的UPA_ARB_RESET
重置U2S
XIR复位处理器只
ECC有效期处理器
ECC有效U2S
摊主数据处理器
摊主数据U2S
描述
内存接口信号
信号
MEMADDR [12 :0]的
RAS的[3:0 ]
CAS号[3:0 ]
WE
I / O
O
O
O
O
行/列地址
每SIMM对RAS
CAS (一式四份)
写使能
描述
交叉开关接口信号
信号
BMX_CMD0 [3 :0]的
MRB_CTRL0
MWB_CTRL0
TYPE
O
O
O
描述
命令18设备XB1交叉阵列
填写XB1读缓冲区
沥干XB1写缓冲器
4
1997年7月
南加州大学
单处理器系统控制器
STP2200ABGA
交叉开关接口信号
信号
BMX_CMD1 [3 :0]的
MRB_CTRL1
MWB_CTRL1
TYPE
O
O
O
重复BMX_CMD0 [3 :0]
重复MRB_CTRL0的
重复MWB_CTRL0的
描述
EBUS信号
信号
EBUS_DATA [7 :0]的
EBUS_CS
EBUS_ADDR [2 :0]的
EBUS_RDY
EBUS_WR
EBUS_RD
TYPE
I / O
I
I
O
I
I
5 - V宽容
5 - V宽容
条件
5 - V宽容
5 - V宽容
5 - V宽容
描述
在数据和数据输出引脚 - 3.3伏的输出电平
芯片选择USC的EBUS
EBUS地址
EBUS准备的STP2001 SLAVIO- 3.3伏的输出电平
表示写EBUS
表示读EBUS
其他信号
信号
CLK +
CLK “
sys_reset
P_BUTTON_RESET
X_BUTTON_RESET
PLL_BYPASS
JTAG_TDI
JTAG_TDO
JTAG_TCK
JTAG_TMS
JTAG_TRST
调试[3:0 ]
PM_OUT
TYPE
I
I
I
I
I
I
I
O
I
I
I
O
O
5 - V宽容
5 - V宽容
5 - V宽容
5 - V宽容
条件
PECL
PECL
5 - V宽容
5 - V宽容
5 - V宽容
系统时钟(差分)
系统时钟(差分)
上电复位;下拉
上电复位按钮复位
XIR按钮复位
旁路内部PLL
测试数据输入
测试数据输出 - 3.3伏的输出电平
扫描时钟
测试模式选择;上拉
复位TAP控制器;上拉
调试引脚
过程监视器输出
描述
电源和接地
信号
V
DD
V
SS
+3.3 V
地
描述
1997年7月
5