添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1135页 > SPT8100SIT
SPT8100
16位, 5 MSPS CMOS A / D转换器
技术参数
2002年1月9日
特点
16位, 5 MSPS, CMOS模拟 - 数字转换器
片上PGA :增益范围从0 19.5分贝7
可选的设置:
0分贝, 2.9分贝, 5.8分贝, 11.8分贝, 14.8分贝, 17.5分贝,
19.5分贝
DLE : ± 0.5 LSB , ILE : ± 1.25 LSB
无杂散动态范围94 dB的
IN
= 900千赫, -8.1 dBFS的
内部采样保持器和基准电压源
功耗: 465毫瓦5 MSPS
+ 5V模拟电源和+ 3.3V至+ 5.25V数字输出
供应
44引脚LQFP封装胶
应用
数据采集系统
红外成像
扫描仪和数码复印机
高端CCD相机
医学影像
无线通信
实验室和测试设备
自动测试设备
描述
该SPT8100是一个高性能的16位模 -
数字转换器,它能够以最高的采样速率
5 MSPS 。出色的动力性能和高直链
性是由数字校准流水线architec-实现
TURE制造的CMOS工艺技术。
低噪声可编程增益放大器( PGA )也IN-
corporated在芯片上。在PGA是数字可编程
7选择设置在0至19.5分贝范围。该
SPT8100还设有一个片内采样和
持有和最少的外部电路内部参考。
它采用单+ 5V电源。总功率耗散
化,包括内部基准,是465毫瓦。单独
数字输出电源引脚提供3.3 V或5 V逻辑
输出电平。该SPT8100可在一个44引脚LQFP
包在-40° C至工业级温度范围
+85 °C.
DV
DD
+5V
OV
DD
+3/5 V
框图
AV
DD
+5V
OE (输出使能)
低噪声
PGA
V
IN
+
OVR (超范围)
16位, 5 MSPS ADC
V
IN
V
CM
GS2 - GS0
( GAIN SET)
VREF
16-bits
D15 – D0
(数据输出)
RS ( RESET )
RDY (就绪)
AGND DGND OGND BIAS
C
(外部偏置
电容器)
BIAS
R
(外部偏置
电阻器)
V
RT
V
RB
CLK
绝对最大额定值(除了可能发生的伤害)
1
25 °C
电源电压
AV
DD
...................................................................... +6 V
DV
DD
..................................................................... +6 V
OV
DD
..................................................................... +6 V
输入电压
模拟输入................................. -0.5 V到V
DD
+0.5 V
CLK输入................................................ ............... V
DD
AV
DD
DV
DD
.................................................. ±100 mV的
三角洲AGND ,DGND和OGND之间...... ±100 mV的
产量
数字输出................................................ .... 10毫安
温度
工作温度........................... -40至+85°C
结温...................................... 175 ℃,
引线温度(焊接10秒) ...... 300 ℃,
存储温度............................ -65至+150°C
注1:在任何绝对最大额定值是不是暗示。看
电气规格进行适当的名义申请条件
典型的应用程序。
电气规格
T
A
=T
给T
最大
, AV
DD
DV =
DD
= + 5.0 V , OV
DD
= 3.3 V,
S
= 5 MSPS , 2.5 V
PP
输入范围,增益= 0dB为,R
EXT
= 1.43千欧,除非
另有规定ED 。
参数
决议
DC精度
积分线性误差( ILE )
微分线性误差( DLE )
增益误差
1
偏移误差
2
模拟输入(进入PGA )
迪FF erential输入电压范围
V
IN
+, V
IN
输入电容
PGA增益= 0分贝
输入阻抗
3
输入带宽
4
PGA增益= 0分贝
输入共模电压范围
可编程增益放大器
复合输入参考
本底噪声
IN
> 300千赫
PGA增益= 0分贝
PGA增益= 2.9分贝
PGA增益= 5.8分贝
PGA增益= 11.8分贝
PGA增益= 14.8分贝
PGA增益= 17.5分贝
PGA增益= 19.5分贝
V
V
IV
IV
TEST
条件
TEST
水平
15.9
SPT8100
典型值
16
±1.25
±0.5
–7.5
–5
+7.5
+5
最大
单位
最低位
最低位
% FSR
% FSR
V
IV
IV
V
V
5
15
1.15
5.5
12
2.40
3.65
V
PPD
pF
k
兆赫
V
PGA范围
PGA增益步
3
PGA的增益精度
转换特性
最大转化率
流水线延迟(延迟)
5
复位脉冲时间(
RS
)
重新校准时间
引用和外部偏置
V
RT
– V
RB
(内部参考)
偏置电阻范围(外部)
V
CM
输出电压
V
CM
输出电流
V
RT
V
RB
PGA使用内部参考总增益误差和ADC 。
2
PGA和相对ADC的总失调误差为中等规模。
3
见表一对输入电阻为PGA增益功能。
1
4
5
V
V
V
V
V
V
V
V
VI
VI
VI
IV
IV
V
VI
V
IV
IV
V
V
1.4
1.5
1.6
2.0
2.3
2.6
2.8
19.5
0,2.9,5.8,11.8,14.8,17.5,19.5
±0.3
5
5.5
3
150
2.375
800
2.275
3.45
0.95
2.5
1430
2.40
3.65
1.15
2.625
2500
2.525
47
3.85
1.35
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
dB
dB
dB
MSPS
ms
V
V
A
V
V
FS = 5 MSPS
输入带宽是一个频率到的基本能量下降3分贝
输入被采样在时钟的下降沿和可在
后的时钟的上升沿输出, 5.5个时钟周期之后。
SPT8100
2
1/9/02
电气规格
T
A
=T
给T
最大
, AV
DD
DV =
DD
= + 5.0 V , OV
DD
= 3.3 V,
S
= 5 MSPS , 2.5 V
PP
输入范围,增益= 0dB为,R
EXT
= 1.43千欧,除非
另有规定ED 。
参数
动态性能
1
有效位数
IN
= 60千赫
IN
- 900千赫
信噪比
(无谐波)
IN
= 75千赫
IN
- 900千赫
谐波失真
IN
= 60千赫
IN
- 900千赫
信号与噪声和失真
( SINAD )
IN
= 60千赫
IN
- 900千赫
无杂散动态范围
3
IN
= 60千赫
IN
- 900千赫
IN
= 2 MHz的
IN
= 3兆赫
双音互调
三阶失真
输入
GS0 , GS2逻辑1电压
GS0 , GS2逻辑0电压
CLK ,
RS
逻辑1电压
CLK ,
RS
逻辑0电压
最大输入电流低
最大输入电流高
输入电容
数字输出
逻辑1电压
逻辑0电压
CLK到输出延迟时间(t
D
)
电源要求
电压
OV
DD
AV
DD
DV
DD
电流
I
DD
功耗
1
2
3
TEST
条件
ADC输入= -1 dBFS的
2
TEST
水平
SPT8100
典型值
最大
单位
IV
V
ADC输入= -1 dBFS的
2
IV
V
ADC输入= -0.5 dBFS的
IV
V
ADC输入= -1 dBFS的
IV
V
ADC输入= -0.5分贝
R
EXT
= 1千欧@ 10 MSPS
R
EXT
= 1千欧@ 10 MSPS
1
= 400 kHz时,
2
= 410千赫
4
1
= 890 kHz时,
2
± 900千赫
5
IV
V
V
V
V
V
VI
VI
VI
VI
VI
VI
V
I
OH
= -2毫安
I
OL
= 2毫安
C
负载
= 20 pF的
VI
VI
IV
IV
IV
IV
VI
VI
4
12.2
13.0
12.7
81
80
–92
–82
–84
dB
dB
dB
dB
dB
dB
dBc的
dBc的
dBc的
dBc的
dB
dB
V
V
V
V
A
A
pF
V
V
ns
V
V
V
mA
mW
78
75
85
80
78
94
94
83
78
–94
–89
2.4
0.8
2.0
–10
–10
5
OV
DD
– 0.5
0.4
30
3.0
4.75
4.75
3.3
5.0
5.0
93
465
5.25
5.25
5.25
103
515
0.8
+10
+10
动态性能测试
S
= 4.4 MSPS
0 dBFS的是5.0 V峰至峰差动
ADC输入= -8.1 dBFS的,除非另有说明
测试条件: 5.8分贝PGA设置;模拟输入的ADC = -0.7分贝
5
测试条件: 0dB的PGA设置;模拟输入的ADC = -1.9分贝
测试级别码
所有的电气特性都受到
以下条件:
具有最小/最大specifi-所有参数
阳离子保证。测试级别
列表示特定的设备
在实际进行测试
生产和质量保证
检查。数据中的任何空白部分
列表示该规范是
在指定条件下没有测试。
考试级别
I
II
III
IV
V
VI
测试程序
100%的产品在特定温度下进行测试。
在T 100 %生产测试
A
= 25 ℃,样品在测试
特定网络版温度。
质量保证样品只在指定的温度下进行测试。
参数保证(但不是测试)在设计和人物塑造
化数据。
参数仅供参考的典型值。
在T 100 %生产测试
A
= 25 ℃。参数保证
在规定的温度范围内。
SPT8100
3
1/9/02
设备概述
该SPT8100结合了高分辨率的5 MSPS 16位
ADC,一个内置的引用,以及可编程增益AMP-
真的现象( PGA ),在一个44引脚电阻输入阻抗
封装。
该装置包括一个数字校准流水线ADC ,
这是标定一个简单的复位信号的断言。
低噪声,高线性度,高输入的组合
阻抗缓冲液(具有可编程增益) ,宽带
S / H ,板载电压基准,以及简单的数字接口
面( 16位并行输出的字同步用
主采样时钟) ,使SPT8100极
容易在各种各样的系统来使用。
为了获得最佳性能,模拟输入应
差分驱动,并且可以交流耦合或直流
耦合到源极。典型的应用包括高per-
formance数据采集系统,自动测试设备
换货和宽带数字通信接收机
如无线基站。
ADC时钟
芯片需要一个单一的低抖动时钟时要施加
CLK引脚,以额定40%-60%的占空比。所有的时钟
代在内部执行,并且所有的转换器和
在ADC路径的S / H的时钟都直接来自于CLK 。
如果采样率是通过改变以上的2倍,
该设备必须使用重新校准
RS
(复位)引脚。
设备启动/初始化顺序
注:此初始化序列
所需。
没有
它的设备将无法正常工作。
留出足够的时间对SPT8100的模拟模块
供电上,并拿出自己的静态直流状态。
余量,也可以根据需要进行热时间常数
与包/板有关。
在上电时, SPT8100的
RS
(复位)应保持低电平
至少有三个时钟周期。电源电压
施加到该设备必须在这段时间内是稳定的。该
时钟信号(CLK)必须运行,至少有三个时钟
周期之前的上升沿
RS
,而且必须继续
在运行。
RS
信号从低到高,校准已以启动
tiated 。 RDY之后的上升拉低两个时钟周期
边缘
RS
,并会留低150毫秒以5 MHz的时钟。
当初始化完成后, RDY返回高
该设备可以正常运行。注意,卡利
ADC的bration可以被打断(完成前)
通过改变
RS
从高信号为低,这将
导致另一个复位发生。当
RS
从低背
高,另一个校准周期将开始。
RDY不能三态:它总是被驱动为高电平或
低。在CLK必须在整个持续运行
操作说明
以下各节描述更详细的个人
块和SPT8100的功能。
输入的模拟差分信号(最高级别为5 V
峰 - 峰值差)进入该装置的销
V
IN
+/V
IN
- 。模拟信号路径被划分成一个亲
可编程增益放大器(PGA)和ADC 。美巡赛
有19.5分贝最大增益;该增益由digi-设置
TAL的控制信号GS0到GS2 。
PGA的输出直接馈送到ADC ,这
的速率等于CLK频率和输出样本
一个16位宽的并行字。该ADC使用管道多
级架构。等待时间是5.5个时钟周期。
图1 - 设备初始化时序
PWR ON
N+7
N+8
A
IN
N+4
N+6
N+5
CLK
RS
3个时钟周期分
2个时钟周期
5 ns的典型
初始化期间: 150毫秒, 5 MHz的时钟
RDY
24纳秒(典型值)
D
OUT
需要在上电外部复位
无效数据
N
N+1
N+2
SPT8100
4
1/9/02
初始化阶段,直到RDY为无效。注意,
虽然通常当电源设备进行初始化
第一应用,则初始化仅在启动时的
RS
is
断言;还有就是在芯片上没有“上电复位”电路。
RS
可保持低电平的时间无限期。而
RS
is
低, RDY将保持高位。后
RS
返回到高, RDY
将变低的校准的持续时间。
典型接口电路
模拟输入驱动器
差分模拟输入(V
IN
+, V
IN
- )有阻
1 kΩ的最小的输入阻抗。为了获得最佳性能,
输入信号源应该是一个差分输入,如图
图2中,典型的接口电路。该SPT8100提供了
引脚上的共模电压标V
CM
。输出
第五把驱动能力
CM
最大为47微安(50 kΩ到
接地)。
该SPT8100应用笔记( AN8100 )表示EX-
充足的驱动SPT8100的两种模式。一种方式是
通过一个变压器,而另一个是通过单用于─
差分转换器。在任何情况下,无论是输入V
IN
+和
V
IN
- 必须保持的输入共模范围内
( 1.15 V至3.65 V) 。
BIAS
C
连接
一个外部电容,C
EXT
上的偏置
C
销,仅用于
用于与所述相关联的内部电压的噪音滤波
引用。它的价值并不重要: 1 μF并联
0.01 μF建议。
BIAS
R
连接
如图所示的典型接口电路中,R
EXT
是需要
BIAS之间的连接
R
到地面。这个电阻范围
从800
至2.5kΩ 。适当选择的R
EXT
函数的采样率和输入频率。名义上,
在5 MSPS ,R
EXT
= 1.43 kΩ的建议。如果线性度
在2 MHz的模拟带宽大信号电平非常关键
校准,该值应减小至R
EXT
= 1.24 kΩ的;和
对于更高频率的模拟量输入,R
EXT
= 1.0 kΩ的能
被使用。以较低的采样率(例如2 MSPS ) ,
和下部的模拟输入频率,该值可以是IN-
折痕与R
EXT
= 2 kΩ的。 (参照典型接口电路
表在图2b )。
可编程增益放大器
可编程增益放大器( PGA )之前的
ADC输入。差分输入端,它们是电阻性的,是
在引脚V
IN
+和V
IN
-.The最大输入范围为5 V
峰 - 峰值差(2.5V单端) 。为了实现
最大总系统噪声性能,源
找到这些输入需要是作为低噪声和作为低
抖动成为可能,同时保持所要求的畸变
性能。此外,该驱动源必须是低
阻抗保持PGA增益的精确度。
内部0分贝模拟信号电平与ADC满刻度
输出电平为5V峰 - 峰值差(2.5V单
结束了) 。在PGA可以被用于提供增益对输入
小于5伏峰 - 峰值差。
PGA的增益可以通过一个3位被编程
控制,可在销GS0到GS2 。见表一。注意,
输入电阻是增益设置的功能。
表I - PGA增益控制
GS2 GS1 GS0
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
PGA
输入
V/V
增益电阻增益
( dB)的
(k)
0
2.9
5.8
11.8
14.8
17.5
19.5
X
5.57
4.65
3.97
2.23
1.66
1.25
1.00
1
1.40
1.95
3.9
5.5
7.5
9.5
被禁止
3分贝
BW LSB
RMS
12
10
8
7
6
5.5
5
1.4
1.5
1.6
2.0
2.3
2.6
2.8
电源和接地
该SPT8100需要三个电源:模拟AV
DD
,
数码DV
DD
和输出供电OV
DD
。该装置作品
最好的,如果所有三个电源从模拟电源到来
该系统的侧所示的典型接口电路
(图2a) 。
请注意,在图2a中,该用品的逻辑接口
电路和OV
DD
是彼此分离的。在一个
情况下+ A3.3 / 5 V电源不可用,尝试
实现设计尽可能接近,所显示出
在图2b中。将铁氧体磁珠( FB1)尽量靠近
装置成为可能。为了避免闩锁,之间的增量
所有这三个理由,必须留在100毫伏;这包括:
瞬变。 (请参阅绝对最大额定值
特定连接的阳离子。 )
SPT8100
5
1/9/02
SPT8100
16位, 5 MSPS CMOS A / D转换器
技术参数
2002年1月9日
特点
16位, 5 MSPS, CMOS模拟 - 数字转换器
片上PGA :增益范围从0 19.5分贝7
可选的设置:
0分贝, 2.9分贝, 5.8分贝, 11.8分贝, 14.8分贝, 17.5分贝,
19.5分贝
DLE : ± 0.5 LSB , ILE : ± 1.25 LSB
无杂散动态范围94 dB的
IN
= 900千赫, -8.1 dBFS的
内部采样保持器和基准电压源
功耗: 465毫瓦5 MSPS
+ 5V模拟电源和+ 3.3V至+ 5.25V数字输出
供应
44引脚LQFP封装胶
应用
数据采集系统
红外成像
扫描仪和数码复印机
高端的CCD相机
医学影像
无线通信
实验室和测试设备
自动测试设备
描述
该SPT8100是一个高性能的16位模 -
数字转换器,它能够以最高的采样速率
5 MSPS 。出色的动力性能和高直链
性是由数字校准流水线architec-实现
TURE制造的CMOS工艺技术。
低噪声可编程增益放大器( PGA )也IN-
corporated在芯片上。在PGA是数字可编程
7选择设置在0至19.5分贝范围。该
SPT8100还设有一个片内采样和
持有和最少的外部电路内部参考。
它采用单+ 5V电源。总功率耗散
化,包括内部基准,是465毫瓦。单独
数字输出电源引脚提供3.3 V或5 V逻辑
输出电平。该SPT8100可在一个44引脚LQFP
包在-40° C至工业级温度范围
+85 °C.
DV
DD
+5V
OV
DD
+3/5 V
框图
AV
DD
+5V
OE (输出使能)
低噪声
PGA
V
IN
+
OVR (超范围)
16位, 5 MSPS ADC
V
IN
V
CM
GS2 - GS0
( GAIN SET)
VREF
16-bits
D15 – D0
(数据输出)
RS ( RESET )
RDY (就绪)
AGND DGND OGND BIAS
C
(外部偏置
电容器)
BIAS
R
(外部偏置
电阻器)
V
RT
V
RB
CLK
绝对最大额定值(除了可能发生的伤害)
1
25 °C
电源电压
AV
DD
...................................................................... +6 V
DV
DD
..................................................................... +6 V
OV
DD
..................................................................... +6 V
输入电压
模拟输入................................. -0.5 V到V
DD
+0.5 V
CLK输入................................................ ............... V
DD
AV
DD
DV
DD
.................................................. ±100 mV的
三角洲AGND ,DGND和OGND之间...... ±100 mV的
产量
数字输出................................................ .... 10毫安
温度
工作温度........................... -40至+85°C
结温...................................... 175 ℃,
引线温度(焊接10秒) ...... 300 ℃,
存储温度............................ -65至+150°C
注1:在任何绝对最大额定值是不是暗示。看
电气规格进行适当的名义申请条件
典型的应用程序。
电气规格
T
A
=T
给T
最大
, AV
DD
DV =
DD
= + 5.0 V , OV
DD
= 3.3 V,
S
= 5 MSPS , 2.5 V
PP
输入范围,增益= 0dB为,R
EXT
= 1.43千欧,除非
另有规定ED 。
参数
决议
DC精度
积分线性误差( ILE )
微分线性误差( DLE )
增益误差
1
偏移误差
2
模拟输入(进入PGA )
迪FF erential输入电压范围
V
IN
+, V
IN
输入电容
PGA增益= 0分贝
输入阻抗
3
输入带宽
4
PGA增益= 0分贝
输入共模电压范围
可编程增益放大器
复合输入参考
本底噪声
IN
> 300千赫
PGA增益= 0分贝
PGA增益= 2.9分贝
PGA增益= 5.8分贝
PGA增益= 11.8分贝
PGA增益= 14.8分贝
PGA增益= 17.5分贝
PGA增益= 19.5分贝
V
V
IV
IV
TEST
条件
TEST
水平
15.9
SPT8100
典型值
16
±1.25
±0.5
–7.5
–5
+7.5
+5
最大
单位
最低位
最低位
% FSR
% FSR
V
IV
IV
V
V
5
15
1.15
5.5
12
2.40
3.65
V
PPD
pF
k
兆赫
V
PGA范围
PGA增益步
3
PGA的增益精度
转换特性
最大转化率
流水线延迟(延迟)
5
复位脉冲时间(
RS
)
重新校准时间
引用和外部偏置
V
RT
– V
RB
(内部参考)
偏置电阻范围(外部)
V
CM
输出电压
V
CM
输出电流
V
RT
V
RB
PGA使用内部参考总增益误差和ADC 。
2
PGA和相对ADC的总失调误差为中等规模。
3
见表一对输入电阻为PGA增益功能。
1
4
5
V
V
V
V
V
V
V
V
VI
VI
VI
IV
IV
V
VI
V
IV
IV
V
V
1.4
1.5
1.6
2.0
2.3
2.6
2.8
19.5
0,2.9,5.8,11.8,14.8,17.5,19.5
±0.3
5
5.5
3
150
2.375
800
2.275
3.45
0.95
2.5
1430
2.40
3.65
1.15
2.625
2500
2.525
47
3.85
1.35
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
最低位
RMS
dB
dB
dB
MSPS
ms
V
V
A
V
V
FS = 5 MSPS
输入带宽是一个频率到的基本能量下降3分贝
输入被采样在时钟的下降沿和可在
后的时钟的上升沿输出, 5.5个时钟周期之后。
SPT8100
2
1/9/02
电气规格
T
A
=T
给T
最大
, AV
DD
DV =
DD
= + 5.0 V , OV
DD
= 3.3 V,
S
= 5 MSPS , 2.5 V
PP
输入范围,增益= 0dB为,R
EXT
= 1.43千欧,除非
另有规定ED 。
参数
动态性能
1
有效位数
IN
= 60千赫
IN
- 900千赫
信噪比
(无谐波)
IN
= 75千赫
IN
- 900千赫
谐波失真
IN
= 60千赫
IN
- 900千赫
信号与噪声和失真
( SINAD )
IN
= 60千赫
IN
- 900千赫
无杂散动态范围
3
IN
= 60千赫
IN
- 900千赫
IN
= 2 MHz的
IN
= 3兆赫
双音互调
三阶失真
输入
GS0 , GS2逻辑1电压
GS0 , GS2逻辑0电压
CLK ,
RS
逻辑1电压
CLK ,
RS
逻辑0电压
最大输入电流低
最大输入电流高
输入电容
数字输出
逻辑1电压
逻辑0电压
CLK到输出延迟时间(t
D
)
电源要求
电压
OV
DD
AV
DD
DV
DD
电流
I
DD
功耗
1
2
3
TEST
条件
ADC输入= -1 dBFS的
2
TEST
水平
SPT8100
典型值
最大
单位
IV
V
ADC输入= -1 dBFS的
2
IV
V
ADC输入= -0.5 dBFS的
IV
V
ADC输入= -1 dBFS的
IV
V
ADC输入= -0.5分贝
R
EXT
= 1千欧@ 10 MSPS
R
EXT
= 1千欧@ 10 MSPS
1
= 400 kHz时,
2
= 410千赫
4
1
= 890 kHz时,
2
± 900千赫
5
IV
V
V
V
V
V
VI
VI
VI
VI
VI
VI
V
I
OH
= -2毫安
I
OL
= 2毫安
C
负载
= 20 pF的
VI
VI
IV
IV
IV
IV
VI
VI
4
12.2
13.0
12.7
81
80
–92
–82
–84
dB
dB
dB
dB
dB
dB
dBc的
dBc的
dBc的
dBc的
dB
dB
V
V
V
V
A
A
pF
V
V
ns
V
V
V
mA
mW
78
75
85
80
78
94
94
83
78
–94
–89
2.4
0.8
2.0
–10
–10
5
OV
DD
– 0.5
0.4
30
3.0
4.75
4.75
3.3
5.0
5.0
93
465
5.25
5.25
5.25
103
515
0.8
+10
+10
动态性能测试
S
= 4.4 MSPS
0 dBFS的是5.0 V峰至峰差动
ADC输入= -8.1 dBFS的,除非另有说明
测试条件: 5.8分贝PGA设置;模拟输入的ADC = -0.7分贝
5
测试条件: 0dB的PGA设置;模拟输入的ADC = -1.9分贝
测试级别码
所有的电气特性都受到
以下条件:
具有最小/最大specifi-所有参数
阳离子保证。测试级别
列表示特定的设备
在实际进行测试
生产和质量保证
检查。数据中的任何空白部分
列表示该规范是
在指定条件下没有测试。
考试级别
I
II
III
IV
V
VI
测试程序
100%的产品在特定温度下进行测试。
在T 100 %生产测试
A
= 25 ℃,样品在测试
特定网络版温度。
质量保证样品只在指定的温度下进行测试。
参数保证(但不是测试)在设计和人物塑造
化数据。
参数仅供参考的典型值。
在T 100 %生产测试
A
= 25 ℃。参数保证
在规定的温度范围内。
SPT8100
3
1/9/02
设备概述
该SPT8100结合了高分辨率的5 MSPS 16位
ADC,一个内置的引用,以及可编程增益AMP-
真的现象( PGA ),在一个44引脚电阻输入阻抗
封装。
该装置包括一个数字校准流水线ADC ,
这是标定一个简单的复位信号的断言。
低噪声,高线性度,高输入的组合
阻抗缓冲液(具有可编程增益) ,宽带
S / H ,板载电压基准,以及简单的数字接口
面( 16位并行输出的字同步用
主采样时钟) ,使SPT8100极
容易在各种各样的系统来使用。
为了获得最佳性能,模拟输入应
差分驱动,并且可以交流耦合或直流
耦合到源极。典型的应用包括高per-
formance数据采集系统,自动测试设备
换货和宽带数字通信接收机
如无线基站。
ADC时钟
芯片需要一个单一的低抖动时钟时要施加
CLK引脚,以额定40%-60%的占空比。所有的时钟
代在内部执行,并且所有的转换器和
在ADC路径的S / H的时钟都直接来自于CLK 。
如果采样率是通过改变以上的2倍,
该设备必须使用重新校准
RS
(复位)引脚。
设备启动/初始化顺序
注:此初始化序列
所需。
没有
它的设备将无法正常工作。
留出足够的时间对SPT8100的模拟模块
供电上,并拿出自己的静态直流状态。
余量,也可以根据需要进行热时间常数
与包/板有关。
在上电时, SPT8100的
RS
(复位)应保持低电平
至少有三个时钟周期。电源电压
施加到该设备必须在这段时间内是稳定的。该
时钟信号(CLK)必须运行,至少有三个时钟
周期之前的上升沿
RS
,而且必须继续
在运行。
RS
信号从低到高,校准已以启动
tiated 。 RDY之后的上升拉低两个时钟周期
边缘
RS
,并会留低150毫秒以5 MHz的时钟。
当初始化完成后, RDY返回高
该设备可以正常运行。注意,卡利
ADC的bration可以被打断(完成前)
通过改变
RS
从高信号为低,这将
导致另一个复位发生。当
RS
从低背
高,另一个校准周期将开始。
RDY不能三态:它总是被驱动为高电平或
低。在CLK必须在整个持续运行
操作说明
以下各节描述更详细的个人
块和SPT8100的功能。
输入的模拟差分信号(最高级别为5 V
峰 - 峰值差)进入该装置的销
V
IN
+/V
IN
- 。模拟信号路径被划分成一个亲
可编程增益放大器(PGA)和ADC 。美巡赛
有19.5分贝最大增益;该增益由digi-设置
TAL的控制信号GS0到GS2 。
PGA的输出直接馈送到ADC ,这
的速率等于CLK频率和输出样本
一个16位宽的并行字。该ADC使用管道多
级架构。等待时间是5.5个时钟周期。
图1 - 设备初始化时序
PWR ON
N+7
N+8
A
IN
N+4
N+6
N+5
CLK
RS
3个时钟周期分
2个时钟周期
5 ns的典型
初始化期间: 150毫秒, 5 MHz的时钟
RDY
24纳秒(典型值)
D
OUT
需要在上电外部复位
无效数据
N
N+1
N+2
SPT8100
4
1/9/02
初始化阶段,直到RDY为无效。注意,
虽然通常当电源设备进行初始化
第一应用,则初始化仅在启动时的
RS
is
断言;还有就是在芯片上没有“上电复位”电路。
RS
可保持低电平的时间无限期。而
RS
is
低, RDY将保持高位。后
RS
返回到高, RDY
将变低的校准的持续时间。
典型接口电路
模拟输入驱动器
差分模拟输入(V
IN
+, V
IN
- )有阻
1 kΩ的最小的输入阻抗。为了获得最佳性能,
输入信号源应该是一个差分输入,如图
图2中,典型的接口电路。该SPT8100提供了
引脚上的共模电压标V
CM
。输出
第五把驱动能力
CM
最大为47微安(50 kΩ到
接地)。
该SPT8100应用笔记( AN8100 )表示EX-
充足的驱动SPT8100的两种模式。一种方式是
通过一个变压器,而另一个是通过单用于─
差分转换器。在任何情况下,无论是输入V
IN
+和
V
IN
- 必须保持的输入共模范围内
( 1.15 V至3.65 V) 。
BIAS
C
连接
一个外部电容,C
EXT
上的偏置
C
销,仅用于
用于与所述相关联的内部电压的噪音滤波
引用。它的价值并不重要: 1 μF并联
0.01 μF建议。
BIAS
R
连接
如图所示的典型接口电路中,R
EXT
是需要
BIAS之间的连接
R
到地面。这个电阻范围
从800
至2.5kΩ 。适当选择的R
EXT
函数的采样率和输入频率。名义上,
在5 MSPS ,R
EXT
= 1.43 kΩ的建议。如果线性度
在2 MHz的模拟带宽大信号电平非常关键
校准,该值应减小至R
EXT
= 1.24 kΩ的;和
对于更高频率的模拟量输入,R
EXT
= 1.0 kΩ的能
被使用。以较低的采样率(例如2 MSPS ) ,
和下部的模拟输入频率,该值可以是IN-
折痕与R
EXT
= 2 kΩ的。 (参照典型接口电路
表在图2b )。
可编程增益放大器
可编程增益放大器( PGA )之前的
ADC输入。差分输入端,它们是电阻性的,是
在引脚V
IN
+和V
IN
-.The最大输入范围为5 V
峰 - 峰值差(2.5V单端) 。为了实现
最大总系统噪声性能,源
找到这些输入需要是作为低噪声和作为低
抖动成为可能,同时保持所要求的畸变
性能。此外,该驱动源必须是低
阻抗保持PGA增益的精确度。
内部0分贝模拟信号电平与ADC满刻度
输出电平为5V峰 - 峰值差(2.5V单
结束了) 。在PGA可以被用于提供增益对输入
小于5伏峰 - 峰值差。
PGA的增益可以通过一个3位被编程
控制,可在销GS0到GS2 。见表一。注意,
输入电阻是增益设置的功能。
表I - PGA增益控制
GS2 GS1 GS0
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
PGA
输入
V/V
增益电阻增益
( dB)的
(k)
0
2.9
5.8
11.8
14.8
17.5
19.5
X
5.57
4.65
3.97
2.23
1.66
1.25
1.00
1
1.40
1.95
3.9
5.5
7.5
9.5
被禁止
3分贝
BW LSB
RMS
12
10
8
7
6
5.5
5
1.4
1.5
1.6
2.0
2.3
2.6
2.8
电源和接地
该SPT8100需要三个电源:模拟AV
DD
,
数码DV
DD
和输出供电OV
DD
。该装置作品
最好的,如果所有三个电源从模拟电源到来
该系统的侧所示的典型接口电路
(图2a) 。
请注意,在图2a中,该用品的逻辑接口
电路和OV
DD
是彼此分离的。在一个
情况下+ A3.3 / 5 V电源不可用,尝试
实现设计尽可能接近,所显示出
在图2b中。将铁氧体磁珠( FB1)尽量靠近
装置成为可能。为了避免闩锁,之间的增量
所有这三个理由,必须留在100毫伏;这包括:
瞬变。 (请参阅绝对最大额定值
特定连接的阳离子。 )
SPT8100
5
1/9/02
查看更多SPT8100SITPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    SPT8100SIT
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2881793588 复制

电话:0755-88291559
联系人:陈泽强
地址:深圳市福田区华强北深南中路2068号华能大厦23楼2312-2313-2318
SPT8100SIT
仙童FAIRCHILD/FSC
2443+
23000
QFP44
一级代理专营,原装现货,价格优势
QQ: 点击这里给我发消息 QQ:657995889 复制

电话:0755*83682918
联系人:林小姐
地址:深圳市福田区华强花园A座30E
SPT8100SIT
仙童FAIRCHILD/FSC
22+
16000
QFP44
原装正品自家库存
QQ: 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:1298863740 复制

电话:0755-82561519 0755-82567969 18928435545
联系人:李
地址:深圳市福田区上步工业区304栋西5楼503室
SPT8100SIT
FAIRCHILD/仙童
2422+
4
QFP44
华强北最低价格!原装现货!欢迎骚扰!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
SPT8100SIT
仙童FAIRCHILD/FSC
22+
32570
QFP44
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
SPT8100SIT
√ 欧美㊣品
▲10/11+
9055
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
SPT8100SIT
CADEKA
14+
2500
QFP
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院
SPT8100SIT
Fairchild Semiconductor
㊣10/11+
10268
贴◆插
【dz37.com】实时报价有图&PDF
查询更多SPT8100SIT供应信息

深圳市碧威特网络技术有限公司
 复制成功!