SPT7852
双路10位, 20 MSPS , 160 mW的A / D转换器
特点
双10位/ 20 MSPS模拟数字转换器
单片CMOS
内部采样和保持
低功耗: 160毫瓦
4 Vp-p的模拟输入范围为每个ADC
+5 V单电源
与选件的3.3 V数字输出
三州, TTL兼容输出
超量程位
可选的二进制补码或标准二进制输出
应用
视频机顶盒
蜂窝基站
QPSK / QAM解调RF
S-视频数字转换器
复合视频数字转换器
便携式和手持式仪器
概述
该SPT7852具有两个10位CMOS模拟 - 数转换
变流器的运行速度可高达采样数据, 20 MSPS 。它
具有非常低的典型优良的低噪音性能
只有160的功耗MW-这就是总功率
为
两
转换器。该SPT7852采用了双配置
在我们的10位CMOS发现专有电路设计的
单转换器系列,以实现其高性能的
CMOS工艺。
该SPT7852是专门用于视频解码的设计
应用,是理想的S-视频解码和解码
的多个复合视频信号源。它还具有优良的
在相干的I / Q解调在这样的区域应用
应用程序作为QAM解调和电视机顶盒CON-
变流器。
输入和输出为TTL / CMOS兼容的接口
与TTL / CMOS逻辑系统。输出数据格式是来选择
能够为二进制或二进制补码。该
SPT7852可在一个44L TQFP封装在商业
和工业温度范围。它也是在管芯可
形式。对于扩展温度范围的可用性,
请与工厂联系。
框图
最高位
倒置
10
VINA
T / H
ADCA
产量
卜FF器
OVERRANGE
DA0-9
参考
参考
阶梯
VINB
T / H
ADCB
10
产量
卜FF器
OVERRANGE
DB0-9
时钟
RESET
产量
启用
定时
GENERATION
绝对最大额定值(除了可能发生的伤害)
1
25
°
C
电源电压
AV
DD
......................................................................... +6 V
DV
DD
......................................................................... +6 V
输入电压
模拟输入................................. -0.5 V至AV
DD
+0.5 V
V
REF
.............................................. -1.5 V至AV
DD
+0.8 V
CLK输入................................................ ................... V
DD
AV
DD
DV
DD
......................................................
±100
mV
注意:
产量
数字输出................................................ ....... 10毫安
温度
工作温度0 ................................... 70
°C
结温........................................... 175
°C
焊接温度(焊接10秒) .......... 300
°C
存储温度............................... -65到+150
°C
1.操作在任何绝对最大额定值是不是暗示。请参阅电气规格进行适当的名义
应用的条件下在典型的应用。
每个通道的电气特性
T
A
= T
民
给T
最大
, AV
DD
DV
DD
= +5.0 V, V
IN
= 0至4伏,
S
= 20 MSPS ,
CLK
= 40兆赫,V
RHS
=4.0 V, V
RLS
= 0.0 V时,除非另有规定。
参数
决议
DC精度
积分非线性
微分非线性
模拟量输入
输入电压范围
输入阻抗
输入电容
输入带宽
OFFSET
增益误差
参考输入
阻力
电压范围
V
RLS
V
RHS
V
RHS
– V
RLS
(V
RHF
– V
RHS
)
(V
RLS
– V
RLF
)
转换特性
最大转化率
1
最小转换速率
1
流水线延迟(延迟)
孔径延迟时间
孔径抖动时间
动态性能
有效位数
IN
= 3.58 MHz的
IN
= 10 MHz的
1
2X
TEST
条件
TEST
水平
民
10
典型值
最大
单位
位
IV
IV
V
V
V
V
VI
VI
VI
IV
IV
V
V
V
VI
IV
IV
V
V
V
RLS
50
±1.0
±1.0
V
RHS
5.0
35
±2.0
±2.0
350
0
3.0
1.0
425
-
-
4.0
150
150
500
2.0
AV
DD
5.0
最低位
最低位
V
k
pF
兆赫
最低位
最低位
V
V
V
mV
mV
兆赫
千赫
时钟周期
ns
ps
全功率
V
RHS
– V
RLS
20
100
12
5
15
VI
VI
8.4
7.9
8.9
8.4
位
位
时钟所需。
SPT7852
2
1/12/00
图1 - 典型接口电路
+A5
+A5
3 , ST EN
在REF
(+4 V)
MSBINV
V
RHF
V
RHS
V
RLS
V
RLF
V
CAL
RESET
EN
数字
OUTPUT A
11
SPT7852
DAV
接口
逻辑
11
V
IN1
V
IN2
时钟
V
INA
V
INB
CLK
AV
DD
DV
DD
.1
F
GND
数字
OUTPUT B
OV
DD
.1
F
FB
*
4.7
F
+A5
1.
2.
3.
4.
4.7
F
FB
*
3.3 V/5 V
将铁氧体磁珠(*)作为靠近ADC越好。
将0.1
F
去耦尽可能靠近ADC尽可能电容器。
所有的电容都是0.1
F
表面安装,除非另有规定。
所有的模拟输入引脚(参考文献,模拟量输入,时钟输入)绝
被保护。 (见绝对最大额定值)。
典型接口电路
极少的外部元件即可实现
规定的设备的性能。图1显示了典型的互
当在正常使用SPT7852脸上的要求
电路的操作。以下各节提供descrip-
主要功能tions和轮廓的关键性能
标准要考虑实现最佳的设备perfor-
曼斯。
电源和接地
CADEKA表明,无论是数字和模拟电源
在SPT7852帘布层的电压被从一个单一的模拟而得
原木供应如图1。独立的数字电源
必须被用于所有的接口电路。 CADEKA建议
使用该电源配置,以防止可能的
闭锁状态在上电。
SPT7852
4
1/12/00
操作说明
总体结构的CMOS ADC被显示在
框图。该设计包含两组八个相同
逐次逼近型ADC部分,在标准杆所有操作
等位基因,16相时钟发生器,一个11位的8:1的数字输出
多路转换器,校正逻辑,和一个参考电压发生器
器提供共同的参考电平为每个ADC
部分。
高采样率是通过使用多个特区实现
ADC的部分并联,每个采样输入的
信号顺序。每个ADC采用16个时钟周期
完成转换。的时钟周期被分配为
如下所示:
表I - 时钟周期
时钟
1
2
3
4
5–15
16
手术
参考零取样
自动调零比较
自动校准比较
输入采样
11位SAR转换
数据传输
的16相时钟,它是从输入的时钟信号,
同步这些事件。对于相邻的定时信号
ADC的部分由2个时钟周期,使得移位的
模拟输入进行采样,对输入的每隔一个周期
通过正好一个ADC部分时钟。经过16个时钟周期,
时间周期重复。采样速率为次配置
灰是二分之一的时钟速率,例如,对于40MHz的时钟
率,输入采样频率为20 MHz 。从模拟的潜伏期
日志输入样本的相应的数字输出为12
时钟周期。
由于只有16比较时,一个巨大的动力
节约得以实现。
使用闭环系进行自动调零操作
使用该比较器的重新的多个样本统
sponse到参考零。
自动校准操作,校准它的增益
该MSB参考和LSB参考,也做
用一个闭环系统。增益的多个样本
错误被集成以产生校准电压为
每个ADC部分。
电容位移电流,它可以诱发SAM-
耦误差,因为每次只有一个比较器最小化
V
IN
输入采样在时钟周期期间的输入。
总输入电容是由于部分非常低
这是不采样信号的转换器是异
由传输门电路从输入迟来。
SPT7852
5
1/12/00
SPT7852
双路10位, 20 MSPS , 160 mW的A / D转换器
特点
双10位/ 20 MSPS模拟数字转换器
单片CMOS
内部采样和保持
低功耗: 160毫瓦
4 Vp-p的模拟输入范围为每个ADC
+5 V单电源
与选件的3.3 V数字输出
三州, TTL兼容输出
超量程位
可选的二进制补码或标准二进制输出
应用
视频机顶盒
蜂窝基站
QPSK / QAM解调RF
S-视频数字转换器
复合视频数字转换器
便携式和手持式仪器
概述
该SPT7852具有两个10位CMOS模拟 - 数转换
变流器的运行速度可高达采样数据, 20 MSPS 。它
具有非常低的典型优良的低噪音性能
只有160的功耗MW-这就是总功率
为
两
转换器。该SPT7852采用了双配置
在我们的10位CMOS发现专有电路设计的
单转换器系列,以实现其高性能的
CMOS工艺。
该SPT7852是专门用于视频解码的设计
应用,是理想的S-视频解码和解码
的多个复合视频信号源。它还具有优良的
在相干的I / Q解调在这样的区域应用
应用程序作为QAM解调和电视机顶盒CON-
变流器。
输入和输出为TTL / CMOS兼容的接口
与TTL / CMOS逻辑系统。输出数据格式是来选择
能够为二进制或二进制补码。该
SPT7852可在一个44L TQFP封装在商业
和工业温度范围。它也是在管芯可
形式。对于扩展温度范围的可用性,
请与工厂联系。
框图
最高位
倒置
10
VINA
T / H
ADCA
产量
卜FF器
OVERRANGE
DA0-9
参考
参考
阶梯
VINB
T / H
ADCB
10
产量
卜FF器
OVERRANGE
DB0-9
时钟
RESET
产量
启用
定时
GENERATION
绝对最大额定值(除了可能发生的伤害)
1
25
°
C
电源电压
AV
DD
......................................................................... +6 V
DV
DD
......................................................................... +6 V
输入电压
模拟输入................................. -0.5 V至AV
DD
+0.5 V
V
REF
.............................................. -1.5 V至AV
DD
+0.8 V
CLK输入................................................ ................... V
DD
AV
DD
DV
DD
......................................................
±100
mV
注意:
产量
数字输出................................................ ....... 10毫安
温度
工作温度0 ................................... 70
°C
结温........................................... 175
°C
焊接温度(焊接10秒) .......... 300
°C
存储温度............................... -65到+150
°C
1.操作在任何绝对最大额定值是不是暗示。请参阅电气规格进行适当的名义
应用的条件下在典型的应用。
每个通道的电气特性
T
A
= T
民
给T
最大
, AV
DD
DV
DD
= +5.0 V, V
IN
= 0至4伏,
S
= 20 MSPS ,
CLK
= 40兆赫,V
RHS
=4.0 V, V
RLS
= 0.0 V时,除非另有规定。
参数
决议
DC精度
积分非线性
微分非线性
模拟量输入
输入电压范围
输入阻抗
输入电容
输入带宽
OFFSET
增益误差
参考输入
阻力
电压范围
V
RLS
V
RHS
V
RHS
– V
RLS
(V
RHF
– V
RHS
)
(V
RLS
– V
RLF
)
转换特性
最大转化率
1
最小转换速率
1
流水线延迟(延迟)
孔径延迟时间
孔径抖动时间
动态性能
有效位数
IN
= 3.58 MHz的
IN
= 10 MHz的
1
2X
TEST
条件
TEST
水平
民
10
典型值
最大
单位
位
IV
IV
V
V
V
V
VI
VI
VI
IV
IV
V
V
V
VI
IV
IV
V
V
V
RLS
50
±1.0
±1.0
V
RHS
5.0
35
±2.0
±2.0
350
0
3.0
1.0
425
-
-
4.0
150
150
500
2.0
AV
DD
5.0
最低位
最低位
V
k
pF
兆赫
最低位
最低位
V
V
V
mV
mV
兆赫
千赫
时钟周期
ns
ps
全功率
V
RHS
– V
RLS
20
100
12
5
15
VI
VI
8.4
7.9
8.9
8.4
位
位
时钟所需。
SPT7852
2
1/12/00
图1 - 典型接口电路
+A5
+A5
3 , ST EN
在REF
(+4 V)
MSBINV
V
RHF
V
RHS
V
RLS
V
RLF
V
CAL
RESET
EN
数字
OUTPUT A
11
SPT7852
DAV
接口
逻辑
11
V
IN1
V
IN2
时钟
V
INA
V
INB
CLK
AV
DD
DV
DD
.1
F
GND
数字
OUTPUT B
OV
DD
.1
F
FB
*
4.7
F
+A5
1.
2.
3.
4.
4.7
F
FB
*
3.3 V/5 V
将铁氧体磁珠(*)作为靠近ADC越好。
将0.1
F
去耦尽可能靠近ADC尽可能电容器。
所有的电容都是0.1
F
表面安装,除非另有规定。
所有的模拟输入引脚(参考文献,模拟量输入,时钟输入)绝
被保护。 (见绝对最大额定值)。
典型接口电路
极少的外部元件即可实现
规定的设备的性能。图1显示了典型的互
当在正常使用SPT7852脸上的要求
电路的操作。以下各节提供descrip-
主要功能tions和轮廓的关键性能
标准要考虑实现最佳的设备perfor-
曼斯。
电源和接地
飞兆半导体表明,无论是数字和模拟电源
在SPT7852帘布层的电压被从一个单一的模拟而得
原木供应如图1。独立的数字电源
必须被用于所有的接口电路。飞兆半导体建议
使用该电源配置,以防止可能的
闭锁状态在上电。
SPT7852
4
1/12/00
操作说明
总体结构的CMOS ADC被显示在
框图。该设计包含两组八个相同
逐次逼近型ADC部分,在标准杆所有操作
等位基因,16相时钟发生器,一个11位的8:1的数字输出
多路转换器,校正逻辑,和一个参考电压发生器
器提供共同的参考电平为每个ADC
部分。
高采样率是通过使用多个特区实现
ADC的部分并联,每个采样输入的
信号顺序。每个ADC采用16个时钟周期
完成转换。的时钟周期被分配为
如下所示:
表I - 时钟周期
时钟
1
2
3
4
5–15
16
手术
参考零取样
自动调零比较
自动校准比较
输入采样
11位SAR转换
数据传输
的16相时钟,它是从输入的时钟信号,
同步这些事件。对于相邻的定时信号
ADC的部分由2个时钟周期,使得移位的
模拟输入进行采样,对输入的每隔一个周期
通过正好一个ADC部分时钟。经过16个时钟周期,
时间周期重复。采样速率为次配置
灰是二分之一的时钟速率,例如,对于40MHz的时钟
率,输入采样频率为20 MHz 。从模拟的潜伏期
日志输入样本的相应的数字输出为12
时钟周期。
由于只有16比较时,一个巨大的动力
节约得以实现。
使用闭环系进行自动调零操作
使用该比较器的重新的多个样本统
sponse到参考零。
自动校准操作,校准它的增益
该MSB参考和LSB参考,也做
用一个闭环系统。增益的多个样本
错误被集成以产生校准电压为
每个ADC部分。
电容位移电流,它可以诱发SAM-
耦误差,因为每次只有一个比较器最小化
V
IN
输入采样在时钟周期期间的输入。
总输入电容是由于部分非常低
这是不采样信号的转换器是异
由传输门电路从输入迟来。
SPT7852
5
1/12/00