SP5730
1.3 GHz的低相噪频率合成器
数据
片
2004年11月
特点
完整的1 · 3 GHz的单芯片系统的数字
地面电视应用
可选的参考分频比率,兼容
DTT要求
优化的低相位噪声,与比较
频率高达4MHz的
无射频预分频器
可选参考/比较频率输出
四个可选I
2
C地址
I
2
C快速模式符合3 · 3V和5V逻辑
水平
四个交换端口
功能置换SP5659 (除ADC)
引脚兼容SP5655
功耗120MW与V
CC
= 5 · 5V ,所有端口关闭
ESD保护2kV的分, MIL- STD- 883B方法3015
Cat.1 (普通ESD处理程序应
观察)
订购信息
SP5730A / KG / QP1T 16引脚QSOP
SP5730A / KG / QP1S 16引脚QSOP
SP5730A / KG / MP1S 16引脚SOIC
SP5730A / KG / MP2S 16引脚SOIC *
SP5730A / KG / QP2T 16引脚QSOP *
SP5730A / KG / MP1T 16引脚SOIC
SP5730A / KG / MP2T 16引脚SOIC *
SP5730A / KG / QP2S 16引脚QSOP *
*无铅雾锡
磁带&卷轴
管
管
管
磁带&卷轴
磁带&卷轴
磁带&卷轴
管
预分频的相位噪声恶化,在整个RF
工作范围。得到的比较次数
无论是从一个片晶控振荡器,或从
外部源。振荡频率f
REF
或相
比较器频率f
COMP
,可以切换到REF /
COMP的输出提供的第二参考
频率合成器。合成是通过控制
AN 1
2
C总线和快速模式兼容。它可以是硬
有线回应1 4的地址,能够在两个
或将用于在公共总线上更加合成器。该
器件包含四个交换端口P0 - P3 。
应用
数字卫星,有线和地面调谐系统
通信系统
绝对最大额定值
所有的电压被称为V
EE
= 0V
电源电压,V
CC
-0 · 3V至+ 7V
射频差分输入电压
2·5Vp-p
所有I / O端口的直流偏置
-0 · 3到V
CC
+0·3V
SDA和SCL的DC偏移
-0 · 3 6V
储存温度
-55 ° C至+ 150°C
结温
+150°C
QP16热阻
芯片到周围环境,
θ
JA
80°C/W
芯片的情况下,
θ
JC
20°C/W
描述
的SP5730是一个单芯片的频率合成器
专为调谐系统高达1 · 3GHz的是
用于数字地面应用进行了优化。射频
前置接口直接与可编程RF
除法器,这是MN1A施工的,因此提供了一个步骤
大小等于循环比较频率和无
11
2
13
REF /比较
水晶CAP
水晶
电荷泵
DRIVE
RF
输入
12-BIT
算
参考
分频器
启用/
SELECT
3
14
4
8/9
3-BIT
算
LOCK
f
PD
/2
1
16
泵
CP模式
关闭
15位锁存器
地址
SDA
SCL
10
4
5
2位
5位
2位
2位
I
2
C总线
收发器
4位锁存器和
Port接口
6
7
8
9
f
PD
/ 2选择
P3
P2
P1
P0
图1 - SP5730框图。
卓联半导体公司
卓联, ZL和卓联半导体公司标识是卓联半导体公司的商标。
版权所有2001-2004 ,卓联半导体公司保留所有权利。
SP5730
数据表
电荷泵
水晶CAP
水晶
SDA
SCL
端口P3 / LOGLEV
端口P2
端口P1
1
2
3
4
5
6
7
8
16
15
14
DRIVE
V
EE
RF输入
RFInput
V
CC
REF /比较
地址
PORTP0
电荷泵
水晶CAP
水晶
SDA
SCL
端口P3 / LOGLEV
端口P2
端口P1
1
2
3
4
5
6
7
8
16
15
14
DRIVE
V
EE
RF输入
RFInput
V
CC
REF /比较
地址
PORTP0
SP
5730
13
12
11
10
9
SP
5730
13
12
11
10
9
MP16
图2 - 引脚连接 - 顶视图
QP16
表1 - 电气特性
测试条件:T已
AMB
= -40 ° C至+ 85°C ,V
CC
= 4 · 5V至5 · 5V 。这些特性是由任一保证
生产测试或设计。它们适用于在规定的环境温度和电源电压范围,除非
另有说明。
价值
特征
电源电流
RF输入
输入电压
输入阻抗
SDA,SCL
输入高电压
输入低电压
输入高电流
输入低电平电流
漏电流
输入滞后
SDA输出电压
SCL时钟速率
电荷泵
输出电流
输出漏
变频器输出电流
水晶
频率
外部参考
输入频率
驱动电平
缓冲REF / COMP
输出幅度
输出阻抗
相位检测器
比较频率
在等效相位噪声
相位检测器
RF
分频比
参考
分频比
针
12
13,14
12·5
40
4,5
3
2·3
0
0
5·5
3·5
1·5
1
10
-10
10
0·4
0·6
400
±
3
±
10
分钟。
典型值。
16
马克斯。
22
300
300
单位
mA
条件
毫伏有效值100MHz至1 · 3GHz的,见图3
毫伏有效值50MHz到100MHz的,见图3
参见图4
V
V
V
V
A
A
A
V
V
V
千赫
5V I
2
逻辑选择
3 · 3V I
2
逻辑选择
5V I
2
逻辑选择
3 · 3V I
2
逻辑选择
输入电压= V
CC
输入电压= V
EE
V
CC
= V
EE
I
SINK
= 3毫安
I
SINK
= 6毫安
0·4
4
5
1
1
16
2,3
3
2
0·2
11
0.35
250
4
-152
-158
56
32767
20
0·5
0·5
2
20
nA
mA
兆赫
兆赫
VP-P
VP-P
见表7 ,V
PIN1
= 2V
V
PIN1
= 2V, V
CC
= 15 · 0V ,T
AMB
= 25°C
V
PIN16
= 0·7V
参见图5的应用
通过10nF电容隔直电容耦合正弦波
通过10nF电容隔直电容耦合正弦波
交流耦合,见注2
0 · 5至20MHz
滴滴RE启用= 1
兆赫
dBc的/赫兹F
COMP
= 2MHz的, SSB ,见注4
dBc的/赫兹F
COMP
= 125kHz的, SSB ,见注4
见表2
续...
2
数据表
表1 - 电气特性(续)
价值
特征
输出端口P3 - P0
灌电流
漏电流
地址选择
输入高电流
输入低电平电流
选择逻辑电平
输入高电平
输入低电平
输入电流
针
6-9
2
10
10
1
-
0·5
6
3
0
-
10
V
CC
1·5
10
V
V
A
mA
A
mA
A
MIN 。 TYP 。
马克斯。
单位
SP5730
条件
V
PORT
= 0·7V
V
PORT
= V
CC
见注1
见表5
V
IN
= V
CC
V
IN
= V
EE
见注3
5V I
2
逻辑电平选择
3 · 3V I
2
逻辑电平选择
V
IN
= V
EE
到V
CC
笔记
1.输出端口在逻辑“0”的高阻抗上电,用SDA和SCL 。
2.如果未使用的REF / COMP输出时,输出应保持开路或连接到V
CC
并通过设置RE =禁用'0' 。
3.双dectional端口。当作为输出用的输入的逻辑状态将被忽略。当作为输入使用时,端口应被切换
成高阻抗(关)状态。
在2kHz的偏差, SSB (内环路带宽)测量4.图。
功能说明
该SP5730包含了所有必要的元素,
除了频率基准,环路滤波器和
外部高电压晶体管,控制调谐变容二极管
本地振荡器,因此形成了一个完整的PLL频率
合成信号源。该装置允许操作
一个比较高的频率,并制造高
速度的逻辑,从而将环路的产生与
良好的相位噪声性能。它也可以被操作
使用适合于频率比较频率
偏移需要在数字地面电视( DTT)的
接收器。
RF输入信号被输送到一个内部的前置放大器,该
提供增益和反向隔离分配器
信号。与前置放大器接口的输出
15位的完全可编程分频器是MN1A的
建筑,这里的双模预分频器是48/9 ,
A计数器是3比特,并且M计数器是12位。
可编程除法器的输出被施加到
相位比较器当在两个相位比较
域和频域的比较频率。
这个频率被衍生无论是从片上晶体
压控振荡器或外部参考源。
在这两种情况下的基准频率分频为
经参考分频器的比较频率
可编程为1 29的比例详见于表2 。
相位检测器的输出馈送一个电荷泵
和环路放大器部分,它与使用时
外部高电压晶体管和环路滤波器,集成
电流脉冲到变容线电压。
可编程分频器输出F
PD
/ 2可被切换
到P0口的设备编程到测试模式。
测试模式被描述于表6 。
程序设计
的SP5730由我控制
2
C数据总线是
与标准和快速模式的格式和兼容
与我
2
从标称3 · 3V和5V生成的C数据
源。在我
2
逻辑电平的选择通过双向
端口P3 / LOGLEV 。 5V的逻辑电平被选定
连接P3 / LOGLEV到V
CC
或离开它开路;
3· 3V逻辑电平由连接P3 / LOGLEV设置
地面上。如果该端口被用作输入的P3数据应
被编程为高阻抗。如果用作输出
只有5V的逻辑电平可以被使用,在这种情况下,逻辑
国家通过在输入端口施加被忽略。
数据和时钟的SDA和SCL线送入
分别由我定义
2
C总线格式。合成
可以接受数据(写入模式) ,或发送数据(读
模式)。地址字节的LSB (R / W)设置设备
进入写模式,如果它是低,并且读模式,如果它是高的。
表3和表4示出的数据的格式。该装置
可以被编程为对多个地址作出响应,
这使得在使用多于一个的合成
我的
2
C总线系统。表5示出了如何将地址是
通过将电压施加到所述地址输入中选择。
当设备接收到一个有效的地址字节,它拉
期间, SDA线为低期,
下面的过程中认识后,进一步的数据段
字节被接收。
当该装置被编程到读模式中,
控制器接收的数据必须在被拉低
所有状态字节应答周期来读取另一个状态
字节。如果控制器出现故障时将SDA线拉低
这期间,该装置产生一个内部STOP
条件下,抑制进一步的阅读。
3
SP5730
R4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
R3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
数据表
如图4所示,一个逻辑'0'表示字节2 ,和一个逻辑“1”表示
4个字节已经解释这个字节可以采用字节2或4 ,
下面的数据字节将被解释为字节3或5
分别。在接到两个完整的数据字节,
附加数据位可以输入,其中字节
解释如下所述相同的方法,不用再
寻址的设备。此过程继续进行,直到一个
收到停止条件。停止条件可
任何数据字节后产生的;如果,然而,它在发生
一个字节的传输,前一字节的数据将被保留。
为了便于顺利微调,频率数据字节
之后是所有的15位只接受设备
频数据已被接收到,或者后一代
一个停止条件。
读取模式
当该装置处于读模式时,状态字节读
从设备取表4中所示的形式。
第1位(上电复位)是上电复位指示器,并且它被设置
为逻辑“1” ,如果在V
CC
供应到设备已下降
低于3V (在25℃ ),例如当该装置在开始时是
ON 。上电复位复位为“0”时,读序列
按STOP命令终止。当POR置高
这表示已编程的信息可以是
损坏的器件复位上电状态。
第2位( FL )表示设备是否锁相,一
logic'1'is存在,如果该设备已被锁定,逻辑“0” ,如果它
是没有的。
表2 - 参考分频比
R2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
R1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
R0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
分频比
2
4
8
16
32
64
128
256
非法状态
5
10
20
40
80
160
320
非法状态
6
12
24
48
96
192
384
非法状态
7
14
28
56
112
224
448
可编程特性
射频可编程分频器
功能描述
以上。
参考可编程分频器
功能
如上所述。
电荷泵电流
电荷泵电流可以
数据字节5中由位C1和C0进行编程,
如表7所定义。
测试模式
测试模式通过设置位调用
RE ,RS, T 1和T 0如表6所述。
参考/比较输出频率
该
参考频率f
REF
还是比较频率
f
COMP
可以切换到REF / COMP输出
功能如表8的RE和RS默认定义
logic'1'during设备上电,从而使
比较频率F
COMP
在REF / COMP输出。
写模式
参照表3 ,字节2和3包含频率
信息位2
14
-2
0
包容性。字节4和5的控制
基准分频器比率(见表2) ,电荷泵
设定(见表7) , REF / COMP输出(见表8) ,
输出端口和测试模式(参见表6)。
接收正确,确认后,
地址(字节1) ,随后的字节的第一个比特
判定是否该字节被解释为一个字节2或
4
数据表
表3 - 写入的数据格式( MSB首先发送)
地址
可编程分频器
可编程分频器
控制数据
控制数据
最高位
1
0
2
7
1
C1
1
2
14
2
6
T1
C0
0
2
13
2
5
T0
RE
0
2
12
2
4
R4
RS
0
2
11
2
3
R3
P3
MA1
2
10
2
2
R2
P2
MA0
2
9
2
1
R1
P1
最低位
0
2
8
2
0
R0
P0
SP5730
A
A
A
A
A
1个字节
2字节
BYTE 3
4个字节
BYTE 5
键表3中。
A
应答位
MA1 , MA0
变量的地址位(见表5)
2
14
-2
0
可编程分频比控制位
R4-R0
参考分频比选择(见表2 )
C1, C0
电荷泵电流选择(见表7 )
RE
参考振荡器输出使能
RS
REF / COMP输出选择,当RE = 1 (见表8)
T1-T0
测试模式控制位(见表6)
P3-P0
P3 , P2,P1和P0端口输出状态
表4 - 读取的数据格式( MSB首先发送)
地址
状态字节
最高位
1
POR
1
FL
0
0
0
0
0
0
MA1
0
MA0
0
最低位
1
0
A
A
1个字节
2字节
键表4 ,
A
应答位
MA1 , MA0
变量的地址位(见表5)
POR
上电复位指示灯
FL
锁相标志
表5 - 地址选择
MA1
0
0
1
1
MA0
0
1
0
1
地址输入电压电平
0至0 · 1V
CC
开路
0·4V
CC
0 · 6V
CC
*
0·9V
CC
到V
CC
表6 - 测试模式
RE RS T1
0
1
X
X
X
0
0
0
1
1
T0
0
0
1
0
1
测试模式说明
正常工作
正常运行时, P0 = F
PD
/2
电荷泵片* , FL =' 0 '
电荷泵源* , FL =' 0 '
电荷泵残疾人* , FL = ' 1 '
*
从10脚连接一个15kΩ的电阻到V编程
CC
表7 - 电荷泵电流
电流(
A)
C1
0
0
1
1
C0
分钟。
0
1
0
1
±116
±247
±517
±1087
典型值。
±155
±330
±690
±1450
马克斯。
±194
±412
±862
±1812
*
时钟需要存在于晶体和RF输入,使
电荷泵测试模式和切换状态字节位佛罗里达州。
X =无关
表8 - REF / COMP输出
RE RS
0
1
1
X
0
1
REF / COMP输出
高阻抗
f
REF
选
f
COMP
选
X =无关
5
SP5730
1.3 GHz的低相噪频率合成器
数据
片
2004年11月
特点
完整的1 · 3 GHz的单芯片系统的数字
地面电视应用
可选的参考分频比率,兼容
DTT要求
优化的低相位噪声,与比较
频率高达4MHz的
无射频预分频器
可选参考/比较频率输出
四个可选I
2
C地址
I
2
C快速模式符合3 · 3V和5V逻辑
水平
四个交换端口
功能置换SP5659 (除ADC)
引脚兼容SP5655
功耗120MW与V
CC
= 5 · 5V ,所有端口关闭
ESD保护2kV的分, MIL- STD- 883B方法3015
Cat.1 (普通ESD处理程序应
观察)
订购信息
SP5730A / KG / QP1T 16引脚QSOP
SP5730A / KG / QP1S 16引脚QSOP
SP5730A / KG / MP1S 16引脚SOIC
SP5730A / KG / MP2S 16引脚SOIC *
SP5730A / KG / QP2T 16引脚QSOP *
SP5730A / KG / MP1T 16引脚SOIC
SP5730A / KG / MP2T 16引脚SOIC *
SP5730A / KG / QP2S 16引脚QSOP *
*无铅雾锡
磁带&卷轴
管
管
管
磁带&卷轴
磁带&卷轴
磁带&卷轴
管
预分频的相位噪声恶化,在整个RF
工作范围。得到的比较次数
无论是从一个片晶控振荡器,或从
外部源。振荡频率f
REF
或相
比较器频率f
COMP
,可以切换到REF /
COMP的输出提供的第二参考
频率合成器。合成是通过控制
AN 1
2
C总线和快速模式兼容。它可以是硬
有线回应1 4的地址,能够在两个
或将用于在公共总线上更加合成器。该
器件包含四个交换端口P0 - P3 。
应用
数字卫星,有线和地面调谐系统
通信系统
绝对最大额定值
所有的电压被称为V
EE
= 0V
电源电压,V
CC
-0 · 3V至+ 7V
射频差分输入电压
2·5Vp-p
所有I / O端口的直流偏置
-0 · 3到V
CC
+0·3V
SDA和SCL的DC偏移
-0 · 3 6V
储存温度
-55 ° C至+ 150°C
结温
+150°C
QP16热阻
芯片到周围环境,
θ
JA
80°C/W
芯片的情况下,
θ
JC
20°C/W
描述
的SP5730是一个单芯片的频率合成器
专为调谐系统高达1 · 3GHz的是
用于数字地面应用进行了优化。射频
前置接口直接与可编程RF
除法器,这是MN1A施工的,因此提供了一个步骤
大小等于循环比较频率和无
11
2
13
REF /比较
水晶CAP
水晶
电荷泵
DRIVE
RF
输入
12-BIT
算
参考
分频器
启用/
SELECT
3
14
4
8/9
3-BIT
算
LOCK
f
PD
/2
1
16
泵
CP模式
关闭
15位锁存器
地址
SDA
SCL
10
4
5
2位
5位
2位
2位
I
2
C总线
收发器
4位锁存器和
Port接口
6
7
8
9
f
PD
/ 2选择
P3
P2
P1
P0
图1 - SP5730框图。
卓联半导体公司
卓联, ZL和卓联半导体公司标识是卓联半导体公司的商标。
版权所有2001-2004 ,卓联半导体公司保留所有权利。
SP5730
数据表
电荷泵
水晶CAP
水晶
SDA
SCL
端口P3 / LOGLEV
端口P2
端口P1
1
2
3
4
5
6
7
8
16
15
14
DRIVE
V
EE
RF输入
RFInput
V
CC
REF /比较
地址
PORTP0
电荷泵
水晶CAP
水晶
SDA
SCL
端口P3 / LOGLEV
端口P2
端口P1
1
2
3
4
5
6
7
8
16
15
14
DRIVE
V
EE
RF输入
RFInput
V
CC
REF /比较
地址
PORTP0
SP
5730
13
12
11
10
9
SP
5730
13
12
11
10
9
MP16
图2 - 引脚连接 - 顶视图
QP16
表1 - 电气特性
测试条件:T已
AMB
= -40 ° C至+ 85°C ,V
CC
= 4 · 5V至5 · 5V 。这些特性是由任一保证
生产测试或设计。它们适用于在规定的环境温度和电源电压范围,除非
另有说明。
价值
特征
电源电流
RF输入
输入电压
输入阻抗
SDA,SCL
输入高电压
输入低电压
输入高电流
输入低电平电流
漏电流
输入滞后
SDA输出电压
SCL时钟速率
电荷泵
输出电流
输出漏
变频器输出电流
水晶
频率
外部参考
输入频率
驱动电平
缓冲REF / COMP
输出幅度
输出阻抗
相位检测器
比较频率
在等效相位噪声
相位检测器
RF
分频比
参考
分频比
针
12
13,14
12·5
40
4,5
3
2·3
0
0
5·5
3·5
1·5
1
10
-10
10
0·4
0·6
400
±
3
±
10
分钟。
典型值。
16
马克斯。
22
300
300
单位
mA
条件
毫伏有效值100MHz至1 · 3GHz的,见图3
毫伏有效值50MHz到100MHz的,见图3
参见图4
V
V
V
V
A
A
A
V
V
V
千赫
5V I
2
逻辑选择
3 · 3V I
2
逻辑选择
5V I
2
逻辑选择
3 · 3V I
2
逻辑选择
输入电压= V
CC
输入电压= V
EE
V
CC
= V
EE
I
SINK
= 3毫安
I
SINK
= 6毫安
0·4
4
5
1
1
16
2,3
3
2
0·2
11
0.35
250
4
-152
-158
56
32767
20
0·5
0·5
2
20
nA
mA
兆赫
兆赫
VP-P
VP-P
见表7 ,V
PIN1
= 2V
V
PIN1
= 2V, V
CC
= 15 · 0V ,T
AMB
= 25°C
V
PIN16
= 0·7V
参见图5的应用
通过10nF电容隔直电容耦合正弦波
通过10nF电容隔直电容耦合正弦波
交流耦合,见注2
0 · 5至20MHz
滴滴RE启用= 1
兆赫
dBc的/赫兹F
COMP
= 2MHz的, SSB ,见注4
dBc的/赫兹F
COMP
= 125kHz的, SSB ,见注4
见表2
续...
2
数据表
表1 - 电气特性(续)
价值
特征
输出端口P3 - P0
灌电流
漏电流
地址选择
输入高电流
输入低电平电流
选择逻辑电平
输入高电平
输入低电平
输入电流
针
6-9
2
10
10
1
-
0·5
6
3
0
-
10
V
CC
1·5
10
V
V
A
mA
A
mA
A
MIN 。 TYP 。
马克斯。
单位
SP5730
条件
V
PORT
= 0·7V
V
PORT
= V
CC
见注1
见表5
V
IN
= V
CC
V
IN
= V
EE
见注3
5V I
2
逻辑电平选择
3 · 3V I
2
逻辑电平选择
V
IN
= V
EE
到V
CC
笔记
1.输出端口在逻辑“0”的高阻抗上电,用SDA和SCL 。
2.如果未使用的REF / COMP输出时,输出应保持开路或连接到V
CC
并通过设置RE =禁用'0' 。
3.双dectional端口。当作为输出用的输入的逻辑状态将被忽略。当作为输入使用时,端口应被切换
成高阻抗(关)状态。
在2kHz的偏差, SSB (内环路带宽)测量4.图。
功能说明
该SP5730包含了所有必要的元素,
除了频率基准,环路滤波器和
外部高电压晶体管,控制调谐变容二极管
本地振荡器,因此形成了一个完整的PLL频率
合成信号源。该装置允许操作
一个比较高的频率,并制造高
速度的逻辑,从而将环路的产生与
良好的相位噪声性能。它也可以被操作
使用适合于频率比较频率
偏移需要在数字地面电视( DTT)的
接收器。
RF输入信号被输送到一个内部的前置放大器,该
提供增益和反向隔离分配器
信号。与前置放大器接口的输出
15位的完全可编程分频器是MN1A的
建筑,这里的双模预分频器是48/9 ,
A计数器是3比特,并且M计数器是12位。
可编程除法器的输出被施加到
相位比较器当在两个相位比较
域和频域的比较频率。
这个频率被衍生无论是从片上晶体
压控振荡器或外部参考源。
在这两种情况下的基准频率分频为
经参考分频器的比较频率
可编程为1 29的比例详见于表2 。
相位检测器的输出馈送一个电荷泵
和环路放大器部分,它与使用时
外部高电压晶体管和环路滤波器,集成
电流脉冲到变容线电压。
可编程分频器输出F
PD
/ 2可被切换
到P0口的设备编程到测试模式。
测试模式被描述于表6 。
程序设计
的SP5730由我控制
2
C数据总线是
与标准和快速模式的格式和兼容
与我
2
从标称3 · 3V和5V生成的C数据
源。在我
2
逻辑电平的选择通过双向
端口P3 / LOGLEV 。 5V的逻辑电平被选定
连接P3 / LOGLEV到V
CC
或离开它开路;
3· 3V逻辑电平由连接P3 / LOGLEV设置
地面上。如果该端口被用作输入的P3数据应
被编程为高阻抗。如果用作输出
只有5V的逻辑电平可以被使用,在这种情况下,逻辑
国家通过在输入端口施加被忽略。
数据和时钟的SDA和SCL线送入
分别由我定义
2
C总线格式。合成
可以接受数据(写入模式) ,或发送数据(读
模式)。地址字节的LSB (R / W)设置设备
进入写模式,如果它是低,并且读模式,如果它是高的。
表3和表4示出的数据的格式。该装置
可以被编程为对多个地址作出响应,
这使得在使用多于一个的合成
我的
2
C总线系统。表5示出了如何将地址是
通过将电压施加到所述地址输入中选择。
当设备接收到一个有效的地址字节,它拉
期间, SDA线为低期,
下面的过程中认识后,进一步的数据段
字节被接收。
当该装置被编程到读模式中,
控制器接收的数据必须在被拉低
所有状态字节应答周期来读取另一个状态
字节。如果控制器出现故障时将SDA线拉低
这期间,该装置产生一个内部STOP
条件下,抑制进一步的阅读。
3
SP5730
R4
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
R3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
数据表
如图4所示,一个逻辑'0'表示字节2 ,和一个逻辑“1”表示
4个字节已经解释这个字节可以采用字节2或4 ,
下面的数据字节将被解释为字节3或5
分别。在接到两个完整的数据字节,
附加数据位可以输入,其中字节
解释如下所述相同的方法,不用再
寻址的设备。此过程继续进行,直到一个
收到停止条件。停止条件可
任何数据字节后产生的;如果,然而,它在发生
一个字节的传输,前一字节的数据将被保留。
为了便于顺利微调,频率数据字节
之后是所有的15位只接受设备
频数据已被接收到,或者后一代
一个停止条件。
读取模式
当该装置处于读模式时,状态字节读
从设备取表4中所示的形式。
第1位(上电复位)是上电复位指示器,并且它被设置
为逻辑“1” ,如果在V
CC
供应到设备已下降
低于3V (在25℃ ),例如当该装置在开始时是
ON 。上电复位复位为“0”时,读序列
按STOP命令终止。当POR置高
这表示已编程的信息可以是
损坏的器件复位上电状态。
第2位( FL )表示设备是否锁相,一
logic'1'is存在,如果该设备已被锁定,逻辑“0” ,如果它
是没有的。
表2 - 参考分频比
R2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
R1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
R0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
分频比
2
4
8
16
32
64
128
256
非法状态
5
10
20
40
80
160
320
非法状态
6
12
24
48
96
192
384
非法状态
7
14
28
56
112
224
448
可编程特性
射频可编程分频器
功能描述
以上。
参考可编程分频器
功能
如上所述。
电荷泵电流
电荷泵电流可以
数据字节5中由位C1和C0进行编程,
如表7所定义。
测试模式
测试模式通过设置位调用
RE ,RS, T 1和T 0如表6所述。
参考/比较输出频率
该
参考频率f
REF
还是比较频率
f
COMP
可以切换到REF / COMP输出
功能如表8的RE和RS默认定义
logic'1'during设备上电,从而使
比较频率F
COMP
在REF / COMP输出。
写模式
参照表3 ,字节2和3包含频率
信息位2
14
-2
0
包容性。字节4和5的控制
基准分频器比率(见表2) ,电荷泵
设定(见表7) , REF / COMP输出(见表8) ,
输出端口和测试模式(参见表6)。
接收正确,确认后,
地址(字节1) ,随后的字节的第一个比特
判定是否该字节被解释为一个字节2或
4
数据表
表3 - 写入的数据格式( MSB首先发送)
地址
可编程分频器
可编程分频器
控制数据
控制数据
最高位
1
0
2
7
1
C1
1
2
14
2
6
T1
C0
0
2
13
2
5
T0
RE
0
2
12
2
4
R4
RS
0
2
11
2
3
R3
P3
MA1
2
10
2
2
R2
P2
MA0
2
9
2
1
R1
P1
最低位
0
2
8
2
0
R0
P0
SP5730
A
A
A
A
A
1个字节
2字节
BYTE 3
4个字节
BYTE 5
键表3中。
A
应答位
MA1 , MA0
变量的地址位(见表5)
2
14
-2
0
可编程分频比控制位
R4-R0
参考分频比选择(见表2 )
C1, C0
电荷泵电流选择(见表7 )
RE
参考振荡器输出使能
RS
REF / COMP输出选择,当RE = 1 (见表8)
T1-T0
测试模式控制位(见表6)
P3-P0
P3 , P2,P1和P0端口输出状态
表4 - 读取的数据格式( MSB首先发送)
地址
状态字节
最高位
1
POR
1
FL
0
0
0
0
0
0
MA1
0
MA0
0
最低位
1
0
A
A
1个字节
2字节
键表4 ,
A
应答位
MA1 , MA0
变量的地址位(见表5)
POR
上电复位指示灯
FL
锁相标志
表5 - 地址选择
MA1
0
0
1
1
MA0
0
1
0
1
地址输入电压电平
0至0 · 1V
CC
开路
0·4V
CC
0 · 6V
CC
*
0·9V
CC
到V
CC
表6 - 测试模式
RE RS T1
0
1
X
X
X
0
0
0
1
1
T0
0
0
1
0
1
测试模式说明
正常工作
正常运行时, P0 = F
PD
/2
电荷泵片* , FL =' 0 '
电荷泵源* , FL =' 0 '
电荷泵残疾人* , FL = ' 1 '
*
从10脚连接一个15kΩ的电阻到V编程
CC
表7 - 电荷泵电流
电流(
A)
C1
0
0
1
1
C0
分钟。
0
1
0
1
±116
±247
±517
±1087
典型值。
±155
±330
±690
±1450
马克斯。
±194
±412
±862
±1812
*
时钟需要存在于晶体和RF输入,使
电荷泵测试模式和切换状态字节位佛罗里达州。
X =无关
表8 - REF / COMP输出
RE RS
0
1
1
X
0
1
REF / COMP输出
高阻抗
f
REF
选
f
COMP
选
X =无关
5