www.ti.com
SN74ALVCH162268
12位至24位寄存总线交换器
具有三态输出
SCES018L - 1995年8月 - 修订2004年9月
特点
德州仪器Widebus会员
家庭
工作在1.65 V至3.6 V
最大牛逼
pd
4.8 ns的电压为3.3 V
±24-mA
输出驱动电压为3.3 V
B端口输出具有等效26 Ω系列
电阻器,因此无需外部电阻器
需要
在总线保持数据输入消除极品
外部上拉/下拉电阻
闭锁性能超过250毫安每
JESD 17
ESD保护超过JESD 22
- 2000 -V人体模型( A114 -A )
- 200 -V机型号( A115 -A )
DGG或DL包装
( TOP VIEW )
描述/订购信息
这12位至24位注册总线器是
专为1.65 V至3.6 V V
CC
操作。
该SN74ALVCH162268用于在应用
该数据必须从一个狭窄的转移
高速总线以一个宽的,较低频率的总线。
该设备提供同步数据交换
24
33
在两个端口之间。数据被存储在内部
25
32
登记在时钟的低到高的转变
26
31
(CLK)输入时,相应的时钟使能
27
30
( CLKEN )输入为低。选择( SEL )线
同步的CLK和选择1B或2B输入
28
29
数据为A输出。
在A到B的方向的数据传送,双级管道中的A至1B路径中,用一个
存储寄存器中的A到2B路径。适当的控制这些输入的允许两个连续的12位字以
同步呈现为B端口上的一个24位字。数据流由低电平有效的输出使能控制
( OEA , OEB ) 。这些控制终端的注册,所以公交车方向的变化是同步的CLK 。
在B输出,其目的是为了吸收高达12毫安,包括相当于26 Ω电阻,以减小超调
和下冲。
订购信息
T
A
SSOP - DL
-40 ° C至85°C
TSSOP - DGG
VFBGA - GQL
VFBGA - ZQL (无铅)
(1)
包
(1)
管
磁带和卷轴
磁带和卷轴
磁带和卷轴
订购型号
SN74ALVCH162268DL
SN74ALVCH162268DLR
SN74ALVCH162268GR
SN74ALVCH162268KR
74ALVCH162268ZQLR
顶部端标记
ALVCH162268
ALVCH162268
VH2268
OEA
CLKEN1B
2B3
GND
2B2
2B1
V
CC
A1
A2
A3
GND
A4
A5
A6
A7
A8
A9
GND
A10
A11
A12
V
CC
1B1
1B2
GND
1B3
CLKEN2B
SEL
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
OEB
CLKENA2
2B4
GND
2B5
2B6
V
CC
2B7
2B8
2B9
GND
2B10
2B11
2B12
1B12
1B11
1B10
GND
1B9
1B8
1B7
V
CC
1B6
1B5
GND
1B4
CLKENA1
CLK
包装图纸,标准包装数量,热数据,符号和PCB设计指南可在
www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
Widebus是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1995-2004年,德州仪器
SN74ALVCH162268
12位至24位寄存总线交换器
具有三态输出
SCES018L - 1995年8月 - 修订2004年9月
www.ti.com
描述/订购信息(续)
为了确保上电或断电高阻抗状态,时钟脉冲,应尽快申请
可能的话,和OE应当连接到V
CC
通过上拉电阻;电阻的最小值被确定
由驾驶员的电流吸收能力。由于OE通过寄存器进行传送,的活动状态
输出不能先于所述第一时钟脉冲到达确定的。
有源总线保持电路拥有未使用的或无驱动,在输入一个有效的逻辑状态。使用上拉或下拉电阻
与总线保持电路,不建议使用。
GQL或ZQL包装
( TOP VIEW )
1
A
B
C
D
E
F
G
H
J
K
2
3
4
5
6
端子分配
1
A
B
C
D
E
F
G
H
J
K
2B3
2B1
A2
A4
A6
A7
A9
A11
1B1
1B3
2
CLKEN1B
2B2
A1
A3
A5
A8
A10
A12
1B2
CLKEN2B
GND
V
CC
GND
SEL
GND
V
CC
GND
CLK
3
OEA
GND
V
CC
GND
4
OEB
GND
V
CC
GND
5
CLKENA2
2B5
2B7
2B9
2B11
1B11
1B9
1B7
1B5
CLKENA1
6
2B4
2B6
2B8
2B10
2B12
1B12
1B10
1B8
1B6
1B4
2
www.ti.com
SN74ALVCH162268
12位至24位寄存总线交换器
具有三态输出
SCES018L - 1995年8月 - 修订2004年9月
功能表
OUTPUT ENABLE
输入
CLK OEA OEB
↑
↑
↑
↑
H
H
L
L
H
L
H
L
输出
A
Z
Z
活跃
活跃
1B, 2B
Z
活跃
Z
活跃
A- TO -B存储( OEB = L)
输入
CLKENA1
H
L
L
X
X
(1)
(2)
CLKENA2
H
L
L
L
L
CLK
X
↑
↑
↑
↑
A
X
L
H
L
H
输出
1B
1B
0 (1)
L
(2)
H
(2)
X
X
2B
2B
0 (1)
X
X
L
H
输出电平指示的稳态输入条件之前
既定
需要两个CLK边缘传播数据。
B- TO-存储( OEA = L)
输入
CLKEN1B
H
X
L
L
X
X
(1)
CLKEN2B
X
H
L
L
L
L
CLK
X
X
↑
↑
↑
↑
SEL
H
L
H
H
L
L
1B
X
X
L
H
X
X
2B
X
X
X
X
L
H
产量
A
A
0 (1)
A
0 (1)
L
H
L
H
在表示稳态输入条件之前,输出电平
建立
3
SN74ALVCH162268
12位至24位寄存总线交换器
具有三态输出
SCES018L - 1995年8月 - 修订2004年9月
www.ti.com
逻辑图(正逻辑)
29
CLK
2
CLKEN1B
27
CLKEN2B
CLKENA1
30
55
CLKENA2
56
OEB
C1
28
1D
1
OEA
CE
1D
C1
C1
1D
23
1B1
C1
1D
SEL
G1
1
1
CE
C1
1D
1D
6
2B1
8
A1
CE
C1
1D
CE
C1
1D
CE
C1
1D
1 12个通道
显示引脚数都为DGG和DL包。
4
www.ti.com
SN74ALVCH162268
12位至24位寄存总线交换器
具有三态输出
SCES018L - 1995年8月 - 修订2004年9月
绝对最大额定值
(1)
在工作自由空气的温度范围内(除非另有说明)
民
V
CC
V
I
V
O
I
IK
I
OK
I
O
电源电压范围
输入电压范围
输出电压范围
(2) (3)
输入钳位电流
输出钳位电流
连续输出电流
连续电流通过每个V
CC
或GND
DGG包装
θ
JA
T
英镑
(1)
(2)
(3)
(4)
封装的热阻抗
(4)
存储温度范围
DL包装
GQL / ZQL包
-65
V
I
& LT ; 0
V
O
& LT ; 0
除了I / O
端口
(2)
I / O端口
(2) (3)
-0.5
-0.5
-0.5
-0.5
最大
4.6
4.6
V
CC
+ 0.5
V
CC
+ 0.5
-50
-50
±50
±100
64
56
42
150
°C
° C / W
单位
V
V
V
mA
mA
mA
mA
超越那些在"absolute最大ratings"上市的强调可能会造成永久性损坏设备。这些压力额定值
只,而根据"recommended指示的装置,在这些或超出任何其他条件的功能操作
操作conditions"是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
如果输入和输出电流额定值是观察到的输入负电压和输出电压额定值可能被超过。
这个值被限制在4.6 V时,最大。
封装的热阻抗的计算按照JESD 51-7 。
5