www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
4端口LVDS和4端口TTL - TO- LVDS转发器
特点
接收器和驱动程序满足或超过
ANSI EIA / TIA -644标准的要求
- SN65LVDS105接收低电压TTL
( LVTTL )水平
- SN65LVDS104接收差分输入
的水平,
±100
mV
典型的数据信令速率为400 Mbps或
时钟频率为400 MHz的
从3.3 V单电源供电
低电压差分信号用
350 mV的典型输出电压和一个100 Ω
负载
传播延迟时间
- SN65LVDS105 - 2.2 ns(典型值)
- SN65LVDS104 - 3.1 ns(典型值)
LVTTL电平是5V容限
电的兼容LVDS , PECL ,
LVPECL , LVTTL , LVCMOS , GTL , BTL ,铁通,
SSTL , HSTL或输出,外部
网
驱动器输出高阻抗时
禁用或V
CC
<1.5 V
总线引脚ESD保护超过16 kV的
SOIC和TSSOP封装
SN65LVDS104
D组或PW包装
(标记为LVDS104 )
( TOP VIEW )
SN65LVDS105
D组或PW包装
(标记为LVDS105 )
( TOP VIEW )
EN1
EN2
EN3
V
CC
GND
A
B
EN4
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
1Y
1Z
2Y
2Z
3Y
3Z
4Y
4Z
EN1
EN2
EN3
V
CC
GND
A
NC
EN4
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
1Y
1Z
2Y
2Z
3Y
3Z
4Y
4Z
逻辑图(正逻辑)
’LVDS104
EN1
EN2
1Y
1Z
2Y
2Z
EN3
3Y
A
B
3Z
4Y
EN4
’LVDS105
EN1
EN2
4Z
1Y
1Z
2Y
2Z
描述
该SN65LVDS104和SN65LVDS105是differ-
无穷区间线路接收器和LVTTL输入(分别)
连接到IM-四个差分线路驱动器
二进制补码的低电压的电气特性
差分信令(LVDS) 。 LVDS ,如在规定的
EIA / TIA- 644是一个数据信号的技术,提供
低功率,低噪声耦合,并且开关速度
在相对较长的距离传输数据。 (注意:
数据传送的最终速度和距离是
依赖的衰减特性
媒体,噪声耦合到环境中,并且
其它系统的特性)。
EN3
3Y
A
3Z
4Y
EN4
4Z
目的应用本设备和信令技术是用于点至点的基带数据传输
在约100受控阻抗媒体
.
传输介质可以是印刷电路板
痕迹,背板或电缆。具有驱动集成到同一基板上,沿着与低脉冲
均衡信号的偏移,使从所述输入重复的信号的极其精确的定时对准。
这是在分配或扩展的诸如时钟或串行数据流信号是特别有利的。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1999-2005 ,德州仪器
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备
贮藏期间放置在导电泡棉或处理,以防止对静电损坏MOS大门。
描述(续)
该SN65LVDS104和SN65LVDS105的特点是工作在-40 ° C至85°C 。
该SN65LVDS104和SN65LVDS105是一个家庭LVDS中继器的成员。的简要概述
系列于下表中提供的。
选型指南LVDS中继器
设备
SN65LVDS22
SN65LVDS104
SN65LVDS105
SN65LVDS108
SN65LVDS109
SN65LVDS116
SN65LVDS117
NO 。 INPUTS
2 LVDS
1 LVDS
1 LVTTL
1 LVDS
2 LVDS
1 LVDS
2 LVDS
NO 。产出
2 LVDS
4 LVDS
4 LVDS
8 LVDS
8 LVDS
16 LVDS
16 LVDS
包
16针D
16针D
16针D
38引脚DBT
38引脚DBT
64引脚DGG
64引脚DGG
评论
双复用LVDS中继器
4端口LVDS中继器
4端口TTL至LVDS中继器
8端口LVDS转发器
双4端口LVDS中继器
16端口LVDS转发器
双路8端口LVDS中继器
功能表
(1)
SN65LVDS104
输入
V
ID
= V
A
- V
B
X
X
V
ID
≥
100毫伏
100mV的< V
ID
< 100毫伏
V
ID
≤
100mV的
(1)
XEN
X
L
H
H
H
xY
Z
Z
H
?
L
产量
xZ
Z
Z
L
?
H
A
L
H
开放
X
X
SN65LVDS105
输入
ENX
H
H
H
L
X
产量
xY
L
H
L
Z
Z
xZ
H
L
H
Z
Z
H =水平高, L =水平低, Z =高阻抗, ? =不定,X =无关
等效输入和输出示意图说明
V
CC
V
CC
V
CC
300 k
300 k
EN和
A( “ LVDS105 )
输入
50
10 k
5
Y或Z
产量
7V
A
输入
7V
B
输入
7V
7V
300 k
2
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
(1)
绝对最大额定值
在工作自由空气的温度范围内(除非另有说明)
电源电压范围,V
CC
电压范围
静电
放电
(3)
(2)
单位
-0.5 4 V
启用, A( ' LVDS105 )
A,B ,Y或Z
A,B ,Y ,Z和GND
-0.5 6 V
-0.5 4 V
第3类,A : 16千伏, B: 400 V
见耗散额定值表
-65_C到150_C
260°C
连续功率耗散
存储温度范围
焊接温度1.6毫米( 1/16英寸)的情况下,持续10秒
(1)
(2)
(3)
强调超越那些在列
绝对最大额定值
可能对器件造成永久性损坏。这些压力额定值
只和功能在这些或任何其他条件超出下所指示的设备的操作
推荐工作
条件
是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
所有电压值,除了差分I / O总线的电压,是相对于网络的接地端子。
经测试符合MIL -STD- 883C方法3015.7
额定功耗表
包
D
PW
(1)
T
A
≤
25°C
额定功率
950毫瓦
774毫瓦
工作因子
(1)
上述牛逼
A
= 25°C
7.6毫瓦/°C的
6.2毫瓦/°C的
T
A
= 85°C
额定功率
494毫瓦
402毫瓦
这是结到环境的热阻的倒数时,板装(低k )和
没有空气流动。
推荐工作条件
民
V
CC
V
IH
V
IL
V
I
或V
IC
T
A
电源电压
高电平输入电压
低电平输入电压
电压在任何总线终端(单独或共模)
工作自由空气的温度
0
–40
3
2
0.8
V
CC
–0.8
85
°C
喃
3.3
最大
3.6
单位
V
V
V
3
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
www.ti.com
SN65LVDS104电气特性
在推荐工作条件(除非另有说明)
参数
V
IT +
V
IT-
|V
OD
|
|V
OD
|
V
OC ( SS )
V
OC ( SS )
V
OC ( PP )
I
CC
I
I
I
我(关闭)
I
IH
I
IL
I
OS
I
OZ
I
O(关)
C
IN
C
O
(1)
正向差分输入电压阈值
负向差分输入电压阈值
差分输出电压幅值
改变逻辑之间的差分输出电压幅度
国
稳态共模输出电压
变化的稳态共模输出电压BE-
吐温的逻辑状态
峰对峰的共模输出电压
电源电流
输入电流( A或B输入)
关机输入电流
高层次的输入电流(启用)
低电平输入电流(启用)
输出短路电流
高阻抗输出电流
关闭电源输出电流
输入电容( A或B输入)
输出电容(Y或Z输出)
所有典型值是在25 ° C和一个3.3 V电源。
已启用,R
L
= 100
残
V
I
= 0 V
V
I
= 2.4 V
V
CC
= 1.5 V, V
I
= 2.4 V
V
IH
= 2 V
V
IL
= 0.8 V
V
OY
或V
OZ
= 0 V
V
OD
= 0 V
V
O
= 0 V或2.4 V
V
CC
= 1.5 V, V
O
= 2.4 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V ,
残
3
9.4
–2
–1.2
见图3
测试条件
参见图1和表1中
R
L
= 100
,
V
ID
=
±
100毫伏,
参见图1和图2中
民
–100
247
–50
1.125
–50
25
23
3
–11
–3
20
20
10
±10
±10
±1
±1
340
454
50
1.375
50
150
35
8
–20
mV
V
mV
mV
mA
mA
A
A
A
A
mA
mA
A
A
pF
pF
典型值
(1)
最大单位
100
mV
SN65LVDS104开关特性
在推荐工作条件(除非另有说明)
参数
t
PLH
t
PHL
t
r
t
f
t
SK (p)的
t
SK ( O)
t
SK (PP)的
t
PZH
t
PZL
t
PHZ
t
PLZ
(1)
(2)
(3)
传播延迟时间,由低到高级别输出
传播延迟时间,从高至低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
脉冲偏差( |吨
PHL
- t
PLH
|)
通道到通道输出
部分到部分斜
(3)
传播延迟时间,高阻抗到高的电平输出
传播延迟时间,高阻抗到低电平输出
传播延迟时间,高级别到高阻抗输出
传播延迟时间,低电平到高阻抗输出
参见图5
7.2
8.4
3.6
6
SKEW
(2)
R
L
= 100
,
C
L
= 10 pF的,
参见图4
测试条件
民
2.4
2.2
0.3
0.3
典型值
(1)
最大单位
3.2
3.1
0.8
0.8
150
20
4.2
4.2
1.2
1.2
500
100
1.5
15
15
15
15
ns
ns
ns
ns
ps
ps
ns
ns
ns
ns
ns
所有典型值是在25 ° C和一个3.3 V电源。
t
SK ( O)
是将n之间的时间差的大小
PLH
或T
PHL
单一设备与他们的所有输入连接的所有驱动程序
在一起。
t
SK (PP)的
是差的传播延迟时间的两个设备时,两个器件的任何特定网络连接编端子之间的大小
用相同的电源电压下工作,在同一温度下,与具有相同的封装和测试电路。
4
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
SN65LVDS105电气特性
在推荐工作条件(除非另有说明)
参数
|V
OD
|
|V
OD
|
V
OC ( SS )
V
OC ( SS )
V
OC ( PP )
I
CC
I
IH
I
IL
I
OS
I
OZ
I
O(关)
C
IN
C
O
(1)
差分输出电压幅值
改变逻辑之间的差分输出电压幅度
国
稳态共模输出电压
变化在稳态之间的共模输出电压
逻辑状态
峰对峰的共模输出电压
电源电流
高层次的输入电流
低电平输入电流
输出短路电流
高阻抗输出电流
关闭电源输出电流
输入电容
输出电容(Y或Z输出)
所有典型值是在25 ° C和一个3.3 V电源。
已启用,R
L
= 100
残
V
IH
= 2 V
V
IL
= 0.8 V
V
OY
或V
OZ
= 0 V
V
OD
= 0 V
V
O
= 0 V或2.4 V
V
CC
= 1.5 V, V
O
= 2.4 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V ,
残
0.3
5
9.4
参见图8
测试条件
R
L
= 100
,
V
ID
=
±100
毫伏,
参见图6和图7中
最小值典型值
(1)
最大单位
247
–50
1.125
–50
25
23
0.7
340
454
50
1.37
5
50
150
35
6.4
20
10
±10
±10
±1
±1
mV
V
mV
mV
mA
mA
A
A
mA
mA
A
A
pF
pF
SN65LVDS105开关特性
在推荐工作条件(除非另有说明)
参数
t
PLH
t
PHL
t
r
t
f
t
SK (p)的
t
SK ( O)
t
SK (PP)的
t
PZH
t
PZL
t
PHZ
t
PLZ
(1)
(2)
(3)
传播延迟时间,由低到高级别输出
传播延迟时间,从高至低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
脉冲偏差( |吨
PHL
- t
PLH
|)
通道到通道输出偏移
(2)
部分到部分斜
(3)
传播延迟时间,高阻抗到高的电平输出
传播延迟时间,高阻抗到低电平输出
传播延迟时间,高级别到高阻抗输出
传播延迟时间,低电平到高阻抗输出
见图10
7.2
8.4
3.6
6
R
L
= 100
,
C
L
= 10 pF的,
参见图9
测试条件
最小值典型值
(1)
最大
1.7
1.4
0.3
0.3
2.2
2.3
0.8
0.8
150
20
3
3.5
1.2
1.2
500
100
1.5
15
15
15
15
单位
ns
ns
ns
ns
ps
ps
ns
ns
ns
ns
ns
所有典型值是在25 ° C和一个3.3 V电源。
t
SK ( O)
是将n之间的时间差的大小
PLH
或T
PHL
单一设备与他们的所有输入连接的所有驱动程序
在一起。
t
SK (PP)的
是差的传播延迟时间的两个设备时,两个器件的任何特定网络连接编端子之间的大小
用相同的电源电压下工作,在同一温度下,与具有相同的封装和测试电路。
5
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
4端口LVDS和4端口TTL - TO- LVDS转发器
特点
接收器和驱动程序满足或超过
ANSI EIA / TIA -644标准的要求
- SN65LVDS105接收低电压TTL
( LVTTL )水平
- SN65LVDS104接收差分输入
的水平,
±100
mV
典型的数据信令速率为400 Mbps或
时钟频率为400 MHz的
从3.3 V单电源供电
低电压差分信号用
350 mV的典型输出电压和一个100 Ω
负载
传播延迟时间
- SN65LVDS105 - 2.2 ns(典型值)
- SN65LVDS104 - 3.1 ns(典型值)
LVTTL电平是5V容限
电的兼容LVDS , PECL ,
LVPECL , LVTTL , LVCMOS , GTL , BTL ,铁通,
SSTL , HSTL或输出,外部
网
驱动器输出高阻抗时
禁用或V
CC
<1.5 V
总线引脚ESD保护超过16 kV的
SOIC和TSSOP封装
SN65LVDS104
D组或PW包装
(标记为LVDS104 )
( TOP VIEW )
SN65LVDS105
D组或PW包装
(标记为LVDS105 )
( TOP VIEW )
EN1
EN2
EN3
V
CC
GND
A
B
EN4
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
1Y
1Z
2Y
2Z
3Y
3Z
4Y
4Z
EN1
EN2
EN3
V
CC
GND
A
NC
EN4
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
1Y
1Z
2Y
2Z
3Y
3Z
4Y
4Z
逻辑图(正逻辑)
’LVDS104
EN1
EN2
1Y
1Z
2Y
2Z
EN3
3Y
A
B
3Z
4Y
EN4
’LVDS105
EN1
EN2
4Z
1Y
1Z
2Y
2Z
描述
该SN65LVDS104和SN65LVDS105是differ-
无穷区间线路接收器和LVTTL输入(分别)
连接到IM-四个差分线路驱动器
二进制补码的低电压的电气特性
差分信令(LVDS) 。 LVDS ,如在规定的
EIA / TIA- 644是一个数据信号的技术,提供
低功率,低噪声耦合,并且开关速度
在相对较长的距离传输数据。 (注意:
数据传送的最终速度和距离是
依赖的衰减特性
媒体,噪声耦合到环境中,并且
其它系统的特性)。
EN3
3Y
A
3Z
4Y
EN4
4Z
目的应用本设备和信令技术是用于点至点的基带数据传输
在约100受控阻抗媒体
.
传输介质可以是印刷电路板
痕迹,背板或电缆。具有驱动集成到同一基板上,沿着与低脉冲
均衡信号的偏移,使从所述输入重复的信号的极其精确的定时对准。
这是在分配或扩展的诸如时钟或串行数据流信号是特别有利的。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1999-2005 ,德州仪器
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备
贮藏期间放置在导电泡棉或处理,以防止对静电损坏MOS大门。
描述(续)
该SN65LVDS104和SN65LVDS105的特点是工作在-40 ° C至85°C 。
该SN65LVDS104和SN65LVDS105是一个家庭LVDS中继器的成员。的简要概述
系列于下表中提供的。
选型指南LVDS中继器
设备
SN65LVDS22
SN65LVDS104
SN65LVDS105
SN65LVDS108
SN65LVDS109
SN65LVDS116
SN65LVDS117
NO 。 INPUTS
2 LVDS
1 LVDS
1 LVTTL
1 LVDS
2 LVDS
1 LVDS
2 LVDS
NO 。产出
2 LVDS
4 LVDS
4 LVDS
8 LVDS
8 LVDS
16 LVDS
16 LVDS
包
16针D
16针D
16针D
38引脚DBT
38引脚DBT
64引脚DGG
64引脚DGG
评论
双复用LVDS中继器
4端口LVDS中继器
4端口TTL至LVDS中继器
8端口LVDS转发器
双4端口LVDS中继器
16端口LVDS转发器
双路8端口LVDS中继器
功能表
(1)
SN65LVDS104
输入
V
ID
= V
A
- V
B
X
X
V
ID
≥
100毫伏
100mV的< V
ID
< 100毫伏
V
ID
≤
100mV的
(1)
XEN
X
L
H
H
H
xY
Z
Z
H
?
L
产量
xZ
Z
Z
L
?
H
A
L
H
开放
X
X
SN65LVDS105
输入
ENX
H
H
H
L
X
产量
xY
L
H
L
Z
Z
xZ
H
L
H
Z
Z
H =水平高, L =水平低, Z =高阻抗, ? =不定,X =无关
等效输入和输出示意图说明
V
CC
V
CC
V
CC
300 k
300 k
EN和
A( “ LVDS105 )
输入
50
10 k
5
Y或Z
产量
7V
A
输入
7V
B
输入
7V
7V
300 k
2
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
(1)
绝对最大额定值
在工作自由空气的温度范围内(除非另有说明)
电源电压范围,V
CC
电压范围
静电
放电
(3)
(2)
单位
-0.5 4 V
启用, A( ' LVDS105 )
A,B ,Y或Z
A,B ,Y ,Z和GND
-0.5 6 V
-0.5 4 V
第3类,A : 16千伏, B: 400 V
见耗散额定值表
-65_C到150_C
260°C
连续功率耗散
存储温度范围
焊接温度1.6毫米( 1/16英寸)的情况下,持续10秒
(1)
(2)
(3)
强调超越那些在列
绝对最大额定值
可能对器件造成永久性损坏。这些压力额定值
只和功能在这些或任何其他条件超出下所指示的设备的操作
推荐工作
条件
是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
所有电压值,除了差分I / O总线的电压,是相对于网络的接地端子。
经测试符合MIL -STD- 883C方法3015.7
额定功耗表
包
D
PW
(1)
T
A
≤
25°C
额定功率
950毫瓦
774毫瓦
工作因子
(1)
上述牛逼
A
= 25°C
7.6毫瓦/°C的
6.2毫瓦/°C的
T
A
= 85°C
额定功率
494毫瓦
402毫瓦
这是结到环境的热阻的倒数时,板装(低k )和
没有空气流动。
推荐工作条件
民
V
CC
V
IH
V
IL
V
I
或V
IC
T
A
电源电压
高电平输入电压
低电平输入电压
电压在任何总线终端(单独或共模)
工作自由空气的温度
0
–40
3
2
0.8
V
CC
–0.8
85
°C
喃
3.3
最大
3.6
单位
V
V
V
3
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
www.ti.com
SN65LVDS104电气特性
在推荐工作条件(除非另有说明)
参数
V
IT +
V
IT-
|V
OD
|
|V
OD
|
V
OC ( SS )
V
OC ( SS )
V
OC ( PP )
I
CC
I
I
I
我(关闭)
I
IH
I
IL
I
OS
I
OZ
I
O(关)
C
IN
C
O
(1)
正向差分输入电压阈值
负向差分输入电压阈值
差分输出电压幅值
改变逻辑之间的差分输出电压幅度
国
稳态共模输出电压
变化的稳态共模输出电压BE-
吐温的逻辑状态
峰对峰的共模输出电压
电源电流
输入电流( A或B输入)
关机输入电流
高层次的输入电流(启用)
低电平输入电流(启用)
输出短路电流
高阻抗输出电流
关闭电源输出电流
输入电容( A或B输入)
输出电容(Y或Z输出)
所有典型值是在25 ° C和一个3.3 V电源。
已启用,R
L
= 100
残
V
I
= 0 V
V
I
= 2.4 V
V
CC
= 1.5 V, V
I
= 2.4 V
V
IH
= 2 V
V
IL
= 0.8 V
V
OY
或V
OZ
= 0 V
V
OD
= 0 V
V
O
= 0 V或2.4 V
V
CC
= 1.5 V, V
O
= 2.4 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V ,
残
3
9.4
–2
–1.2
见图3
测试条件
参见图1和表1中
R
L
= 100
,
V
ID
=
±
100毫伏,
参见图1和图2中
民
–100
247
–50
1.125
–50
25
23
3
–11
–3
20
20
10
±10
±10
±1
±1
340
454
50
1.375
50
150
35
8
–20
mV
V
mV
mV
mA
mA
A
A
A
A
mA
mA
A
A
pF
pF
典型值
(1)
最大单位
100
mV
SN65LVDS104开关特性
在推荐工作条件(除非另有说明)
参数
t
PLH
t
PHL
t
r
t
f
t
SK (p)的
t
SK ( O)
t
SK (PP)的
t
PZH
t
PZL
t
PHZ
t
PLZ
(1)
(2)
(3)
传播延迟时间,由低到高级别输出
传播延迟时间,从高至低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
脉冲偏差( |吨
PHL
- t
PLH
|)
通道到通道输出
部分到部分斜
(3)
传播延迟时间,高阻抗到高的电平输出
传播延迟时间,高阻抗到低电平输出
传播延迟时间,高级别到高阻抗输出
传播延迟时间,低电平到高阻抗输出
参见图5
7.2
8.4
3.6
6
SKEW
(2)
R
L
= 100
,
C
L
= 10 pF的,
参见图4
测试条件
民
2.4
2.2
0.3
0.3
典型值
(1)
最大单位
3.2
3.1
0.8
0.8
150
20
4.2
4.2
1.2
1.2
500
100
1.5
15
15
15
15
ns
ns
ns
ns
ps
ps
ns
ns
ns
ns
ns
所有典型值是在25 ° C和一个3.3 V电源。
t
SK ( O)
是将n之间的时间差的大小
PLH
或T
PHL
单一设备与他们的所有输入连接的所有驱动程序
在一起。
t
SK (PP)的
是差的传播延迟时间的两个设备时,两个器件的任何特定网络连接编端子之间的大小
用相同的电源电压下工作,在同一温度下,与具有相同的封装和测试电路。
4
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
SN65LVDS105电气特性
在推荐工作条件(除非另有说明)
参数
|V
OD
|
|V
OD
|
V
OC ( SS )
V
OC ( SS )
V
OC ( PP )
I
CC
I
IH
I
IL
I
OS
I
OZ
I
O(关)
C
IN
C
O
(1)
差分输出电压幅值
改变逻辑之间的差分输出电压幅度
国
稳态共模输出电压
变化在稳态之间的共模输出电压
逻辑状态
峰对峰的共模输出电压
电源电流
高层次的输入电流
低电平输入电流
输出短路电流
高阻抗输出电流
关闭电源输出电流
输入电容
输出电容(Y或Z输出)
所有典型值是在25 ° C和一个3.3 V电源。
已启用,R
L
= 100
残
V
IH
= 2 V
V
IL
= 0.8 V
V
OY
或V
OZ
= 0 V
V
OD
= 0 V
V
O
= 0 V或2.4 V
V
CC
= 1.5 V, V
O
= 2.4 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V ,
残
0.3
5
9.4
参见图8
测试条件
R
L
= 100
,
V
ID
=
±100
毫伏,
参见图6和图7中
最小值典型值
(1)
最大单位
247
–50
1.125
–50
25
23
0.7
340
454
50
1.37
5
50
150
35
6.4
20
10
±10
±10
±1
±1
mV
V
mV
mV
mA
mA
A
A
mA
mA
A
A
pF
pF
SN65LVDS105开关特性
在推荐工作条件(除非另有说明)
参数
t
PLH
t
PHL
t
r
t
f
t
SK (p)的
t
SK ( O)
t
SK (PP)的
t
PZH
t
PZL
t
PHZ
t
PLZ
(1)
(2)
(3)
传播延迟时间,由低到高级别输出
传播延迟时间,从高至低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
脉冲偏差( |吨
PHL
- t
PLH
|)
通道到通道输出偏移
(2)
部分到部分斜
(3)
传播延迟时间,高阻抗到高的电平输出
传播延迟时间,高阻抗到低电平输出
传播延迟时间,高级别到高阻抗输出
传播延迟时间,低电平到高阻抗输出
见图10
7.2
8.4
3.6
6
R
L
= 100
,
C
L
= 10 pF的,
参见图9
测试条件
最小值典型值
(1)
最大
1.7
1.4
0.3
0.3
2.2
2.3
0.8
0.8
150
20
3
3.5
1.2
1.2
500
100
1.5
15
15
15
15
单位
ns
ns
ns
ns
ps
ps
ns
ns
ns
ns
ns
所有典型值是在25 ° C和一个3.3 V电源。
t
SK ( O)
是将n之间的时间差的大小
PLH
或T
PHL
单一设备与他们的所有输入连接的所有驱动程序
在一起。
t
SK (PP)的
是差的传播延迟时间的两个设备时,两个器件的任何特定网络连接编端子之间的大小
用相同的电源电压下工作,在同一温度下,与具有相同的封装和测试电路。
5
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
4端口LVDS和4端口TTL - TO- LVDS转发器
特点
接收器和驱动程序满足或超过
ANSI EIA / TIA -644标准的要求
- SN65LVDS105接收低电压TTL
( LVTTL )水平
- SN65LVDS104接收差分输入
的水平,
±100
mV
典型的数据信令速率为400 Mbps或
时钟频率为400 MHz的
从3.3 V单电源供电
低电压差分信号用
350 mV的典型输出电压和一个100 Ω
负载
传播延迟时间
- SN65LVDS105 - 2.2 ns(典型值)
- SN65LVDS104 - 3.1 ns(典型值)
LVTTL电平是5V容限
电的兼容LVDS , PECL ,
LVPECL , LVTTL , LVCMOS , GTL , BTL ,铁通,
SSTL , HSTL或输出,外部
网
驱动器输出高阻抗时
禁用或V
CC
<1.5 V
总线引脚ESD保护超过16 kV的
SOIC和TSSOP封装
SN65LVDS104
D组或PW包装
(标记为LVDS104 )
( TOP VIEW )
SN65LVDS105
D组或PW包装
(标记为LVDS105 )
( TOP VIEW )
EN1
EN2
EN3
V
CC
GND
A
B
EN4
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
1Y
1Z
2Y
2Z
3Y
3Z
4Y
4Z
EN1
EN2
EN3
V
CC
GND
A
NC
EN4
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
1Y
1Z
2Y
2Z
3Y
3Z
4Y
4Z
逻辑图(正逻辑)
’LVDS104
EN1
EN2
1Y
1Z
2Y
2Z
EN3
3Y
A
B
3Z
4Y
EN4
’LVDS105
EN1
EN2
4Z
1Y
1Z
2Y
2Z
描述
该SN65LVDS104和SN65LVDS105是differ-
无穷区间线路接收器和LVTTL输入(分别)
连接到IM-四个差分线路驱动器
二进制补码的低电压的电气特性
差分信令(LVDS) 。 LVDS ,如在规定的
EIA / TIA- 644是一个数据信号的技术,提供
低功率,低噪声耦合,并且开关速度
在相对较长的距离传输数据。 (注意:
数据传送的最终速度和距离是
依赖的衰减特性
媒体,噪声耦合到环境中,并且
其它系统的特性)。
EN3
3Y
A
3Z
4Y
EN4
4Z
目的应用本设备和信令技术是用于点至点的基带数据传输
在约100受控阻抗媒体
.
传输介质可以是印刷电路板
痕迹,背板或电缆。具有驱动集成到同一基板上,沿着与低脉冲
均衡信号的偏移,使从所述输入重复的信号的极其精确的定时对准。
这是在分配或扩展的诸如时钟或串行数据流信号是特别有利的。
请注意,一个重要的通知有关可用性,标准保修,并在得克萨斯州的关键应用程序使用
仪器的半导体产品和免责条款及其出现在此数据表的末尾。
PRODUCTION数据信息为出版日期。
产品符合占德州条款规范
仪器标准保修。生产加工过程中不
不一定包括所有参数进行测试。
版权所有 1999-2005 ,德州仪器
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
www.ti.com
这些器件具有有限的内置ESD保护。引线应短接在一起或设备
贮藏期间放置在导电泡棉或处理,以防止对静电损坏MOS大门。
描述(续)
该SN65LVDS104和SN65LVDS105的特点是工作在-40 ° C至85°C 。
该SN65LVDS104和SN65LVDS105是一个家庭LVDS中继器的成员。的简要概述
系列于下表中提供的。
选型指南LVDS中继器
设备
SN65LVDS22
SN65LVDS104
SN65LVDS105
SN65LVDS108
SN65LVDS109
SN65LVDS116
SN65LVDS117
NO 。 INPUTS
2 LVDS
1 LVDS
1 LVTTL
1 LVDS
2 LVDS
1 LVDS
2 LVDS
NO 。产出
2 LVDS
4 LVDS
4 LVDS
8 LVDS
8 LVDS
16 LVDS
16 LVDS
包
16针D
16针D
16针D
38引脚DBT
38引脚DBT
64引脚DGG
64引脚DGG
评论
双复用LVDS中继器
4端口LVDS中继器
4端口TTL至LVDS中继器
8端口LVDS转发器
双4端口LVDS中继器
16端口LVDS转发器
双路8端口LVDS中继器
功能表
(1)
SN65LVDS104
输入
V
ID
= V
A
- V
B
X
X
V
ID
≥
100毫伏
100mV的< V
ID
< 100毫伏
V
ID
≤
100mV的
(1)
XEN
X
L
H
H
H
xY
Z
Z
H
?
L
产量
xZ
Z
Z
L
?
H
A
L
H
开放
X
X
SN65LVDS105
输入
ENX
H
H
H
L
X
产量
xY
L
H
L
Z
Z
xZ
H
L
H
Z
Z
H =水平高, L =水平低, Z =高阻抗, ? =不定,X =无关
等效输入和输出示意图说明
V
CC
V
CC
V
CC
300 k
300 k
EN和
A( “ LVDS105 )
输入
50
10 k
5
Y或Z
产量
7V
A
输入
7V
B
输入
7V
7V
300 k
2
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
(1)
绝对最大额定值
在工作自由空气的温度范围内(除非另有说明)
电源电压范围,V
CC
电压范围
静电
放电
(3)
(2)
单位
-0.5 4 V
启用, A( ' LVDS105 )
A,B ,Y或Z
A,B ,Y ,Z和GND
-0.5 6 V
-0.5 4 V
第3类,A : 16千伏, B: 400 V
见耗散额定值表
-65_C到150_C
260°C
连续功率耗散
存储温度范围
焊接温度1.6毫米( 1/16英寸)的情况下,持续10秒
(1)
(2)
(3)
强调超越那些在列
绝对最大额定值
可能对器件造成永久性损坏。这些压力额定值
只和功能在这些或任何其他条件超出下所指示的设备的操作
推荐工作
条件
是不是暗示。暴露于长时间处于最大绝对额定情况下会影响器件的可靠性。
所有电压值,除了差分I / O总线的电压,是相对于网络的接地端子。
经测试符合MIL -STD- 883C方法3015.7
额定功耗表
包
D
PW
(1)
T
A
≤
25°C
额定功率
950毫瓦
774毫瓦
工作因子
(1)
上述牛逼
A
= 25°C
7.6毫瓦/°C的
6.2毫瓦/°C的
T
A
= 85°C
额定功率
494毫瓦
402毫瓦
这是结到环境的热阻的倒数时,板装(低k )和
没有空气流动。
推荐工作条件
民
V
CC
V
IH
V
IL
V
I
或V
IC
T
A
电源电压
高电平输入电压
低电平输入电压
电压在任何总线终端(单独或共模)
工作自由空气的温度
0
–40
3
2
0.8
V
CC
–0.8
85
°C
喃
3.3
最大
3.6
单位
V
V
V
3
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
www.ti.com
SN65LVDS104电气特性
在推荐工作条件(除非另有说明)
参数
V
IT +
V
IT-
|V
OD
|
|V
OD
|
V
OC ( SS )
V
OC ( SS )
V
OC ( PP )
I
CC
I
I
I
我(关闭)
I
IH
I
IL
I
OS
I
OZ
I
O(关)
C
IN
C
O
(1)
正向差分输入电压阈值
负向差分输入电压阈值
差分输出电压幅值
改变逻辑之间的差分输出电压幅度
国
稳态共模输出电压
变化的稳态共模输出电压BE-
吐温的逻辑状态
峰对峰的共模输出电压
电源电流
输入电流( A或B输入)
关机输入电流
高层次的输入电流(启用)
低电平输入电流(启用)
输出短路电流
高阻抗输出电流
关闭电源输出电流
输入电容( A或B输入)
输出电容(Y或Z输出)
所有典型值是在25 ° C和一个3.3 V电源。
已启用,R
L
= 100
残
V
I
= 0 V
V
I
= 2.4 V
V
CC
= 1.5 V, V
I
= 2.4 V
V
IH
= 2 V
V
IL
= 0.8 V
V
OY
或V
OZ
= 0 V
V
OD
= 0 V
V
O
= 0 V或2.4 V
V
CC
= 1.5 V, V
O
= 2.4 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V ,
残
3
9.4
–2
–1.2
见图3
测试条件
参见图1和表1中
R
L
= 100
,
V
ID
=
±
100毫伏,
参见图1和图2中
民
–100
247
–50
1.125
–50
25
23
3
–11
–3
20
20
10
±10
±10
±1
±1
340
454
50
1.375
50
150
35
8
–20
mV
V
mV
mV
mA
mA
A
A
A
A
mA
mA
A
A
pF
pF
典型值
(1)
最大单位
100
mV
SN65LVDS104开关特性
在推荐工作条件(除非另有说明)
参数
t
PLH
t
PHL
t
r
t
f
t
SK (p)的
t
SK ( O)
t
SK (PP)的
t
PZH
t
PZL
t
PHZ
t
PLZ
(1)
(2)
(3)
传播延迟时间,由低到高级别输出
传播延迟时间,从高至低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
脉冲偏差( |吨
PHL
- t
PLH
|)
通道到通道输出
部分到部分斜
(3)
传播延迟时间,高阻抗到高的电平输出
传播延迟时间,高阻抗到低电平输出
传播延迟时间,高级别到高阻抗输出
传播延迟时间,低电平到高阻抗输出
参见图5
7.2
8.4
3.6
6
SKEW
(2)
R
L
= 100
,
C
L
= 10 pF的,
参见图4
测试条件
民
2.4
2.2
0.3
0.3
典型值
(1)
最大单位
3.2
3.1
0.8
0.8
150
20
4.2
4.2
1.2
1.2
500
100
1.5
15
15
15
15
ns
ns
ns
ns
ps
ps
ns
ns
ns
ns
ns
所有典型值是在25 ° C和一个3.3 V电源。
t
SK ( O)
是将n之间的时间差的大小
PLH
或T
PHL
单一设备与他们的所有输入连接的所有驱动程序
在一起。
t
SK (PP)的
是差的传播延迟时间的两个设备时,两个器件的任何特定网络连接编端子之间的大小
用相同的电源电压下工作,在同一温度下,与具有相同的封装和测试电路。
4
www.ti.com
SN65LVDS104
SN65LVDS105
SLLS396F - 1999年9月 - 修订2005年1月
SN65LVDS105电气特性
在推荐工作条件(除非另有说明)
参数
|V
OD
|
|V
OD
|
V
OC ( SS )
V
OC ( SS )
V
OC ( PP )
I
CC
I
IH
I
IL
I
OS
I
OZ
I
O(关)
C
IN
C
O
(1)
差分输出电压幅值
改变逻辑之间的差分输出电压幅度
国
稳态共模输出电压
变化在稳态之间的共模输出电压
逻辑状态
峰对峰的共模输出电压
电源电流
高层次的输入电流
低电平输入电流
输出短路电流
高阻抗输出电流
关闭电源输出电流
输入电容
输出电容(Y或Z输出)
所有典型值是在25 ° C和一个3.3 V电源。
已启用,R
L
= 100
残
V
IH
= 2 V
V
IL
= 0.8 V
V
OY
或V
OZ
= 0 V
V
OD
= 0 V
V
O
= 0 V或2.4 V
V
CC
= 1.5 V, V
O
= 2.4 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V
V
I
= 0.4罪( 4E6πt ) + 0.5 V ,
残
0.3
5
9.4
参见图8
测试条件
R
L
= 100
,
V
ID
=
±100
毫伏,
参见图6和图7中
最小值典型值
(1)
最大单位
247
–50
1.125
–50
25
23
0.7
340
454
50
1.37
5
50
150
35
6.4
20
10
±10
±10
±1
±1
mV
V
mV
mV
mA
mA
A
A
mA
mA
A
A
pF
pF
SN65LVDS105开关特性
在推荐工作条件(除非另有说明)
参数
t
PLH
t
PHL
t
r
t
f
t
SK (p)的
t
SK ( O)
t
SK (PP)的
t
PZH
t
PZL
t
PHZ
t
PLZ
(1)
(2)
(3)
传播延迟时间,由低到高级别输出
传播延迟时间,从高至低电平输出
差分输出信号的上升时间
差分输出信号的下降时间
脉冲偏差( |吨
PHL
- t
PLH
|)
通道到通道输出偏移
(2)
部分到部分斜
(3)
传播延迟时间,高阻抗到高的电平输出
传播延迟时间,高阻抗到低电平输出
传播延迟时间,高级别到高阻抗输出
传播延迟时间,低电平到高阻抗输出
见图10
7.2
8.4
3.6
6
R
L
= 100
,
C
L
= 10 pF的,
参见图9
测试条件
最小值典型值
(1)
最大
1.7
1.4
0.3
0.3
2.2
2.3
0.8
0.8
150
20
3
3.5
1.2
1.2
500
100
1.5
15
15
15
15
单位
ns
ns
ns
ns
ps
ps
ns
ns
ns
ns
ns
所有典型值是在25 ° C和一个3.3 V电源。
t
SK ( O)
是将n之间的时间差的大小
PLH
或T
PHL
单一设备与他们的所有输入连接的所有驱动程序
在一起。
t
SK (PP)的
是差的传播延迟时间的两个设备时,两个器件的任何特定网络连接编端子之间的大小
用相同的电源电压下工作,在同一温度下,与具有相同的封装和测试电路。
5