SMJ320LC549
定点数字信号处理器
SGUS032B - 2002年10月 - 修订2003年5月
目录
说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2
引脚分配。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4
信号说明。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
绝对最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10
推荐工作条件。 。 。 。 。 。 。 。 。 。 。 10
参数测量信息。 。 。 。 。 。 。 。 。 。 。 。 11
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 12
分频双/分频四个时钟选项。 。 。 。 。 。 14
乘用-N时钟选项。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 15
内存和并行I / O接口时序。 。 。 。 。 。 。 。 16
I / O时序变化: SPICE仿真。 。 。 。 。 。 。 。 。 。 22
准备时间为外部产生
等待状态。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 24
HOLD和HOLDA时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
复位, BIO ,中断和MP / MC计时。 。 。 。 。 。 。
指令获取( IAQ ) ,中断
应答( IACK ) ,外部标志( XF ) ,
和TOUT计时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
串口接收时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
串行口发送时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
缓冲串口接收时序。 。 。 。 。 。 。 。 。 。 。 。 。
缓冲串口发送时序。 。 。 。 。 。 。 。 。 。 。 。
串行端口的TDM模式接收时序。 。 。 。 。 。 。 。
串口发送时序TDM模式。 。 。 。 。 。 。 。
主机端口接口时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
机械数据。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
28
30
33
34
35
36
38
40
41
42
48
描述
该SMJ320LC549定点数字信号处理器(DSP) (以下简称为549 )是基于一个
先进的改进型哈佛架构,具有一个程序存储器总线和3条数据存储器总线。该
处理器还提供了一种算术逻辑单元(ALU ),其具有的并行性程度高,应用特定
硬件逻辑,片内存储器,以及额外的片上外设。 549还采用了高度专业化
指令集,这是其操作的灵活性和速度的基础。
独立的程序和数据空间允许同时访问程序指令和数据,从而提供了
高并行度。两个读和一个写操作可以在一个周期内被执行。说明
与并行存储和应用程序特定的指令可以充分利用这种结构。此外,数据可以是
传输的数据和程序空间的。这种并行性支持一组功能强大的算术,逻辑,
和位操作操作都可以在一个机器周期内完成。此外, 549包括
该控制机制来管理中断,反复操作,和函数调用。
此数据表包含的引脚布局,信号说明,并为SMJ320LC549电气规范
DSP 。有关更多信息,请参阅
TMS320C54x的, TMS320LC54x , TMS320VC54X定点数字
信号处理器
数据表(文献编号SPRS039 ) 。该SPRS039被认为是家庭的功能
概述和应与该数据表一起使用。
2
邮政信箱1443
休斯敦,得克萨斯州77251-1443