添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第1545页 > SLK2721IPZP
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
SLLS532 - 2002年6月
D
完全集成的SONET / SDH收发器
D
D
D
D
D
D
D
D
D
支持时钟/数据恢复和
复用器/解复用器的功能
增强的抖动容限超过SLK2701
支持2.7 Gbps的OC-48 FEC速率, OC- 48 ,
OC- 24 , OC- 12 ,千兆以太网和OC- 3
数据速率与自动变速率检测
支持仅发送,接收器只,
收发器和转发器功能于一身
单片机通过引脚配置
支持SONET / SDH帧检测
片PRBS生成和验证
支持4位LVDS ( OIF99.102 )电气
接口
采用2.5 V电源
接口背板,铜电缆,或
光模块
热插拔保护
D
低抖动PECL兼容差
D
D
D
D
D
D
D
D
D
D
串行接口可编程
去重的串行输出
片上端接的LVDS和
PECL兼容接口
接收器差分输入阈值
150 mV的最小
支持SONET环路定时
低功耗<900 mW的OC- 48数据速率
ESD保护>2千伏
622 - MHz的参考时钟
保持时钟输出的数据的缺失
本地和远程环回
奇偶校验和生成的
LVDS接口
100引脚PZP封装PowerPad
设计
描述
该SLK2721设备是单芯片,多速率收发派生高速定时信号用于SONET /
基于SDH的设备。该装置执行时钟和数据恢复,串行到并行/并行 - 串行
转换和帧检测功能符合SONET / SDH标准。
该设备可以通过率被配置下的OC-48进行操作, OC- 24 ,OC- 12或OC-3的数据速率
选择引脚或自动变速率检测功能。外部参考时钟,在622.08 MHz工作频率为
所需的恢复回路,而且还提供了在不存在的串行数据转换的一个稳定的时钟源。
该SLK2721设备将接受4位LVDS并行数据/时钟,并生成一个NRZ SONET / SDH标准
信号在所述OC -3, OC-12 ,OC- 24 ,或OC -48数据速率。它也将恢复数据和时钟从串行SONET
流和多路分解成4位LVDS并行数据进行全双工操作。 TXDATA0和RXDATA0是
该被发送和接收的时间,分别在第一比特。串行接口是一个低抖动,
PECL兼容的差分接口。
该SLK2721设备支持FEC数据速率高达2.7 Gbps的配置时,在OC- 48的数据进行操作
率及设置有一个外部参考时钟是正确缩放。
该SLK2721设备提供了一套全面的内置测试自我测试目的,包括本地和
远端环回和伪随机码流( PRBS ) ( 2
7
-1)的生成和验证。
该器件采用100引脚VQFP封装,需要一个2.5 V电源3.3 V容限输入上
控制引脚。该SLK2721设备非常省电,散热小于900 mW的2.488 Gbps的,在
OC-48数据速率。它的特点是操作温度范围为-40 ° C至85°C 。
可选项
TA
-40 ° C至85°C
使用PowerPad QUAD
( PZP )
SLK2721IPZP
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
使用PowerPad是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
2002年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1
SLLS532 - 2002年6月
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
框图
PRBSEN
PRBS
发电机
4
2:1
MUX
4
4:1
MUX
MUX
STXDOP
STXDON
4-Bit
注册
FIFO
TXDATA0..TXDATA3
TXCLKP
TXCLKn
TXPARP
TXPARN
PAR_VALID
RLOOP
TXCLKRCP
TXCLKRCN
REFCLKP
REFCLKN
LCKREFN
LOOPTIME
RSEL(01)
所有的逻辑
RESET
大声笑
LLOOP
PRBSPASS
4
4
奇偶
检查
发送时钟
合成
MUX
SELECT
回收
时钟
接收时钟
恢复
PRBS
验证
RXDAT0..RXDATA3
4-Bit
注册
4
FRAME
SYNC
4
D
2:1
MUX
4
1:4
MUX
Q
SRXDIP
SRXDIN
LOS
SigDet
奇偶
发电机
RXPARP
RXPARN
RXCLKP
TXCLKn
FRAMEn
FSYNCP
FSYNCN
DIV
2
邮政信箱655303
达拉斯,德克萨斯州75265
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
SLLS532 - 2002年6月
PZP封装
( TOP VIEW )
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
GNDLVDS
TXPARP
TXPARN
VDDLVDS
GNDLVDS
REFCLKN
REFCLKP
GNDLVDS
VDDLVDS
VDDLVDS
VDDLVDS
GNDLVDS
TXDATA0P
TXDATA0N
TXDATA1P
TXDATA1N
TXDATA2P
TXDATA2N
TXDATA3P
TXDATA3N
TXCLKn
TXCLKP
VDDLVDS
GNDLVDS
GNDLVDS
GND
PAR_VALID
V
DD
PRE1
PRE2
GND
V
DDA
STXDON
STXDOP
GNDA
VDDPLL
GNDPLL
GNDA
SRXDIP
SRXDIN
V
DDA
CONFIG0
CONFIG1
GND
SigDet
PS
V
DD
GND
LCKREFN
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
VDDLVDS
FSYNCN
FSYNCP
VDDLVDS
TXCLKSRCN
TXCLKSRCP
GNDLVDS
RXCLKn
RXCLKP
RXDATA0P
RXDATA0N
RXDATA1P
RXDATA1N
VDDLVDS
GNDLVDS
RXDATA2P
RXDATA2N
RXDATA3P
RXDATA3N
RXPARP
RXPARN
RLOOP
LLOOP
RSVD
LOOPTIME
GND
FRAME_EN
GND
V
DD
GND
GND
V
DD
GND
AUTO_DETECT
V
DD
RATEOUT1
RATEOUT0
RSEL1
RSEL0
GND
PRBSEN
PRBSPASS
TESTEN
启用
邮政信箱655303
达拉斯,德克萨斯州75265
大声笑
LOS
RX_MONITOR
RESET
V
DD
3
SLLS532 - 2002年6月
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
终端功能
时钟引脚
终奌站
名字
REFCLKP
REFCLKN
RXCLKP
RXCLKn
TXCLKP
TXCLKn
TXCLKSRCP
TXCLKSRCN
94
95
67
68
79
80
70
71
TYPE
LVDS / PECL
兼容输入
LVDS输出
LVDS输入
LVDS输出
描述
差分参考输入时钟。有一个片100 Ω的终端电阻差异
放置REFCLKP和REFCLKN之间。直流偏压,还提供片上的
交流耦合的情况。
接收数据的时钟。上RXDATA的数据(0: 3)是关于RXCLKP的下降沿。接口
RXDATA (0 :3)的和RXCLKP是源同步(参见图6)。
数据传输时钟。上TXDATA的数据(0: 3)被锁存TXCLKP的上升沿。
发送时钟源。从SLK2721设备生成到下游的时钟源
设备(即,成帧器)可用于由下游设备向回传送数据到
SLK2721设备。这个时钟是频率锁定到本地参考时钟。
串行端数据引脚
终奌站
名字
SRXDIP
SRXDIN
STXDOP
STXDON
14
15
9
8
TYPE
PECL兼容
输入
PECL兼容
产量
描述
接收差分对;高速串行输入
传输差分对;高速串行输出
平行的数据引脚
终奌站
名字
FSYNCP
FSYNCN
RXDATA [0:3 ]
P / N
RXPARP
RXPARN
TXDATA [0:3 ]
P / N
TXPARP
TXPARN
73
74
6663
6057
56
55
8881
99
98
TYPE
LVDS输出
描述
帧同步脉冲。这个信号表示进来的数据流的帧边界。如果
帧检测电路被使能时,FSYNC脉冲为4 RXCLKP和RXCLKN时钟周期,
当它检测到成帧模式。
接收数据引脚。这个总线上的并行数据是关于RXCLKP的下降沿有效(参照
图6)。 RXDATA0是在时间上接收到的第一个比特。
接收数据的奇偶校验位输出
传输数据引脚。该总线上的并行数据同步于TXCLKP的上升沿。
TXDATA0是在时间上传输的第一个比特。
发送数据奇偶校验输入
LVDS输出
LVDS输出
LVDS输入
LVDS输入
4
邮政信箱655303
达拉斯,德克萨斯州75265
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
SLLS532 - 2002年6月
终端功能(续)
控制/状态引脚
终奌站
名字
AUTO_DETECT
CONFIG0
CONFIG1
启用
FRAME_EN
LCKREFN
34
17
18
44
27
24
TYPE
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带拉)
TTL输入(带拉)
TTL输入(带拉)
描述
数据传输速率自动检测启用。启用自动检测功能,针对不同的数据速率。
配置引脚。将设备的四种操作模式之一的:只有TX , RX
只是,收发器或中继器。
待机启用。当该引脚保持低电平时,器件的IDDQ测试无效。
当高,设备运行正常。
帧同步启用。当该引脚为高电平时,帧同步电路
对于字节对齐接通。
锁定参考。当该引脚为低电平时, RXCLKP / N输出被强制锁定到REFCLK 。
当高, RXCLKP / N为分频时钟从提取的接收串行
数据。
本地环回启用。当该引脚为高电平时,串行输出在内部环回
其串行输入。
失锁。当该时钟恢复环路已锁定到输入数据流和
相位不同于由小于100ppm从REFCLK ,然后LOL高。时的相位
输入数据流从REFCLK相差超过100ppm ,则LOL低。如果
差过大( > 500ppm以下) , LOL的输出是无效的。
环路定时模式。当该引脚为高电平时,PLL的时钟合成器被旁路。
所恢复的时钟定时,用于发送所述发送数据。
信号丢失。当没有转变为多出现在输入数据流
2.3
s,
信号的损失和发生LOS变高。该器件还发送全零
使用REFCLK作为时钟源的下游。当一个有效的SONET信号是
接收LOS信号变为低电平。
奇偶校验器的输出。上发射机的平行侧的内部奇偶校验器
检查偶校验。如果有一个奇偶错误时,该引脚被低脉冲为2个时钟周期。
PRBS测试启用。当该引脚为高电平时,器件放入PRBS
测试模式。
PRBS测试结果。该引脚报告的PRBS测试结果( =高通)的状态。
当PRBSEN被禁用,则PRBSPASS引脚设置为低电平。当PRBSEN启用
并且在接收到有效的PRBS ,则PRBSPASS销被设置为高。
可编程的去加重控制。这两个比特的组合可以用于
优化的串行数据传输。
极性选择。这个销与SIGDET销使用的,设置SIGSET的极性。当
高, SIGDET是一个低电平有效信号。当低, SIGDET是一个积极的高信号。
自动变速率检测输出。当AUTO_DETECT高,自动检测电路
生成这两个位以指示数据速率与下游设备。
TXFIFO和LOL复位引脚。低复位高是正常现象。
远端环回启用。当该引脚为高电平时,串行输入在内部循环
回其与从串行数据中提取的定时串行输出。
数据速率配置引脚。将设备的四个数据速率操作之一的:
OC-48 ,OC- 24 ,OC- 12或OC-3 。
在中继器模式RX并行数据显示器。当该装置被放在该管脚只用于
在中继器模式。当高, RX解复用器电路使能和
并行数据被呈现。当为低电平时,多路分解器被关闭,以节省电力。
信号检测。该管脚通常连接到光接收器的输出。这
信号可以是高有效或低视光接收机上。该SIGDET
输入异或与PS引脚来选择活动的状态。当SIGDET是在
非活动状态时,数据被正常处理。当被激活时,指示信号的损失
事件中,发射机发送全零,迫使LOS信号变为高电平。
LLOOP
大声笑
53
45
TTL输入(带下拉)
TTL输出
LOOPTIME
LOS
51
46
TTL输入(带下拉)
TTL输出
PAR_VALID
PRBSEN
PRBSPASS
2
41
42
TTL输出
TTL输入(带下拉)
TTL输出
PRE1
PRE2
PS
RATEOUT0
RATEOUT1
RESET
RLOOP
RSEL0
RSEL1
RX_MONITOR
4
5
21
37
36
48
54
39
38
47
TTL输入(带下拉)
TTL输入(带下拉)
TTL输出
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带下拉)
SigDet
20
TTL输入(带下拉)
邮政信箱655303
达拉斯,德克萨斯州75265
5
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
SLLS532 - 2002年6月
D
完全集成的SONET / SDH收发器
D
D
D
D
D
D
D
D
D
支持时钟/数据恢复和
复用器/解复用器的功能
增强的抖动容限超过SLK2701
支持2.7 Gbps的OC-48 FEC速率, OC- 48 ,
OC- 24 , OC- 12 ,千兆以太网和OC- 3
数据速率与自动变速率检测
支持仅发送,接收器只,
收发器和转发器功能于一身
单片机通过引脚配置
支持SONET / SDH帧检测
片PRBS生成和验证
支持4位LVDS ( OIF99.102 )电气
接口
采用2.5 V电源
接口背板,铜电缆,或
光模块
热插拔保护
D
低抖动PECL兼容差
D
D
D
D
D
D
D
D
D
D
串行接口可编程
去重的串行输出
片上端接的LVDS和
PECL兼容接口
接收器差分输入阈值
150 mV的最小
支持SONET环路定时
低功耗<900 mW的OC- 48数据速率
ESD保护>2千伏
622 - MHz的参考时钟
保持时钟输出的数据的缺失
本地和远程环回
奇偶校验和生成的
LVDS接口
100引脚PZP封装PowerPad
设计
描述
该SLK2721设备是单芯片,多速率收发派生高速定时信号用于SONET /
基于SDH的设备。该装置执行时钟和数据恢复,串行到并行/并行 - 串行
转换和帧检测功能符合SONET / SDH标准。
该设备可以通过率被配置下的OC-48进行操作, OC- 24 ,OC- 12或OC-3的数据速率
选择引脚或自动变速率检测功能。外部参考时钟,在622.08 MHz工作频率为
所需的恢复回路,而且还提供了在不存在的串行数据转换的一个稳定的时钟源。
该SLK2721设备将接受4位LVDS并行数据/时钟,并生成一个NRZ SONET / SDH标准
信号在所述OC -3, OC-12 ,OC- 24 ,或OC -48数据速率。它也将恢复数据和时钟从串行SONET
流和多路分解成4位LVDS并行数据进行全双工操作。 TXDATA0和RXDATA0是
该被发送和接收的时间,分别在第一比特。串行接口是一个低抖动,
PECL兼容的差分接口。
该SLK2721设备支持FEC数据速率高达2.7 Gbps的配置时,在OC- 48的数据进行操作
率及设置有一个外部参考时钟是正确缩放。
该SLK2721设备提供了一套全面的内置测试自我测试目的,包括本地和
远端环回和伪随机码流( PRBS ) ( 2
7
-1)的生成和验证。
该器件采用100引脚VQFP封装,需要一个2.5 V电源3.3 V容限输入上
控制引脚。该SLK2721设备非常省电,散热小于900 mW的2.488 Gbps的,在
OC-48数据速率。它的特点是操作温度范围为-40 ° C至85°C 。
可选项
TA
-40 ° C至85°C
使用PowerPad QUAD
( PZP )
SLK2721IPZP
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
使用PowerPad是德州仪器的商标。
PRODUCTION数据信息为出版日期。
产品符合每德州仪器条款规范
标准保修。生产加工并不包括
所有测试参数。
版权
2002年,德州仪器
邮政信箱655303
达拉斯,德克萨斯州75265
1
SLLS532 - 2002年6月
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
框图
PRBSEN
PRBS
发电机
4
2:1
MUX
4
4:1
MUX
MUX
STXDOP
STXDON
4-Bit
注册
FIFO
TXDATA0..TXDATA3
TXCLKP
TXCLKn
TXPARP
TXPARN
PAR_VALID
RLOOP
TXCLKRCP
TXCLKRCN
REFCLKP
REFCLKN
LCKREFN
LOOPTIME
RSEL(01)
所有的逻辑
RESET
大声笑
LLOOP
PRBSPASS
4
4
奇偶
检查
发送时钟
合成
MUX
SELECT
回收
时钟
接收时钟
恢复
PRBS
验证
RXDAT0..RXDATA3
4-Bit
注册
4
FRAME
SYNC
4
D
2:1
MUX
4
1:4
MUX
Q
SRXDIP
SRXDIN
LOS
SigDet
奇偶
发电机
RXPARP
RXPARN
RXCLKP
TXCLKn
FRAMEn
FSYNCP
FSYNCN
DIV
2
邮政信箱655303
达拉斯,德克萨斯州75265
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
SLLS532 - 2002年6月
PZP封装
( TOP VIEW )
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
GNDLVDS
TXPARP
TXPARN
VDDLVDS
GNDLVDS
REFCLKN
REFCLKP
GNDLVDS
VDDLVDS
VDDLVDS
VDDLVDS
GNDLVDS
TXDATA0P
TXDATA0N
TXDATA1P
TXDATA1N
TXDATA2P
TXDATA2N
TXDATA3P
TXDATA3N
TXCLKn
TXCLKP
VDDLVDS
GNDLVDS
GNDLVDS
GND
PAR_VALID
V
DD
PRE1
PRE2
GND
V
DDA
STXDON
STXDOP
GNDA
VDDPLL
GNDPLL
GNDA
SRXDIP
SRXDIN
V
DDA
CONFIG0
CONFIG1
GND
SigDet
PS
V
DD
GND
LCKREFN
V
DD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
VDDLVDS
FSYNCN
FSYNCP
VDDLVDS
TXCLKSRCN
TXCLKSRCP
GNDLVDS
RXCLKn
RXCLKP
RXDATA0P
RXDATA0N
RXDATA1P
RXDATA1N
VDDLVDS
GNDLVDS
RXDATA2P
RXDATA2N
RXDATA3P
RXDATA3N
RXPARP
RXPARN
RLOOP
LLOOP
RSVD
LOOPTIME
GND
FRAME_EN
GND
V
DD
GND
GND
V
DD
GND
AUTO_DETECT
V
DD
RATEOUT1
RATEOUT0
RSEL1
RSEL0
GND
PRBSEN
PRBSPASS
TESTEN
启用
邮政信箱655303
达拉斯,德克萨斯州75265
大声笑
LOS
RX_MONITOR
RESET
V
DD
3
SLLS532 - 2002年6月
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
终端功能
时钟引脚
终奌站
名字
REFCLKP
REFCLKN
RXCLKP
RXCLKn
TXCLKP
TXCLKn
TXCLKSRCP
TXCLKSRCN
94
95
67
68
79
80
70
71
TYPE
LVDS / PECL
兼容输入
LVDS输出
LVDS输入
LVDS输出
描述
差分参考输入时钟。有一个片100 Ω的终端电阻差异
放置REFCLKP和REFCLKN之间。直流偏压,还提供片上的
交流耦合的情况。
接收数据的时钟。上RXDATA的数据(0: 3)是关于RXCLKP的下降沿。接口
RXDATA (0 :3)的和RXCLKP是源同步(参见图6)。
数据传输时钟。上TXDATA的数据(0: 3)被锁存TXCLKP的上升沿。
发送时钟源。从SLK2721设备生成到下游的时钟源
设备(即,成帧器)可用于由下游设备向回传送数据到
SLK2721设备。这个时钟是频率锁定到本地参考时钟。
串行端数据引脚
终奌站
名字
SRXDIP
SRXDIN
STXDOP
STXDON
14
15
9
8
TYPE
PECL兼容
输入
PECL兼容
产量
描述
接收差分对;高速串行输入
传输差分对;高速串行输出
平行的数据引脚
终奌站
名字
FSYNCP
FSYNCN
RXDATA [0:3 ]
P / N
RXPARP
RXPARN
TXDATA [0:3 ]
P / N
TXPARP
TXPARN
73
74
6663
6057
56
55
8881
99
98
TYPE
LVDS输出
描述
帧同步脉冲。这个信号表示进来的数据流的帧边界。如果
帧检测电路被使能时,FSYNC脉冲为4 RXCLKP和RXCLKN时钟周期,
当它检测到成帧模式。
接收数据引脚。这个总线上的并行数据是关于RXCLKP的下降沿有效(参照
图6)。 RXDATA0是在时间上接收到的第一个比特。
接收数据的奇偶校验位输出
传输数据引脚。该总线上的并行数据同步于TXCLKP的上升沿。
TXDATA0是在时间上传输的第一个比特。
发送数据奇偶校验输入
LVDS输出
LVDS输出
LVDS输入
LVDS输入
4
邮政信箱655303
达拉斯,德克萨斯州75265
SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
SLLS532 - 2002年6月
终端功能(续)
控制/状态引脚
终奌站
名字
AUTO_DETECT
CONFIG0
CONFIG1
启用
FRAME_EN
LCKREFN
34
17
18
44
27
24
TYPE
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带拉)
TTL输入(带拉)
TTL输入(带拉)
描述
数据传输速率自动检测启用。启用自动检测功能,针对不同的数据速率。
配置引脚。将设备的四种操作模式之一的:只有TX , RX
只是,收发器或中继器。
待机启用。当该引脚保持低电平时,器件的IDDQ测试无效。
当高,设备运行正常。
帧同步启用。当该引脚为高电平时,帧同步电路
对于字节对齐接通。
锁定参考。当该引脚为低电平时, RXCLKP / N输出被强制锁定到REFCLK 。
当高, RXCLKP / N为分频时钟从提取的接收串行
数据。
本地环回启用。当该引脚为高电平时,串行输出在内部环回
其串行输入。
失锁。当该时钟恢复环路已锁定到输入数据流和
相位不同于由小于100ppm从REFCLK ,然后LOL高。时的相位
输入数据流从REFCLK相差超过100ppm ,则LOL低。如果
差过大( > 500ppm以下) , LOL的输出是无效的。
环路定时模式。当该引脚为高电平时,PLL的时钟合成器被旁路。
所恢复的时钟定时,用于发送所述发送数据。
信号丢失。当没有转变为多出现在输入数据流
2.3
s,
信号的损失和发生LOS变高。该器件还发送全零
使用REFCLK作为时钟源的下游。当一个有效的SONET信号是
接收LOS信号变为低电平。
奇偶校验器的输出。上发射机的平行侧的内部奇偶校验器
检查偶校验。如果有一个奇偶错误时,该引脚被低脉冲为2个时钟周期。
PRBS测试启用。当该引脚为高电平时,器件放入PRBS
测试模式。
PRBS测试结果。该引脚报告的PRBS测试结果( =高通)的状态。
当PRBSEN被禁用,则PRBSPASS引脚设置为低电平。当PRBSEN启用
并且在接收到有效的PRBS ,则PRBSPASS销被设置为高。
可编程的去加重控制。这两个比特的组合可以用于
优化的串行数据传输。
极性选择。这个销与SIGDET销使用的,设置SIGSET的极性。当
高, SIGDET是一个低电平有效信号。当低, SIGDET是一个积极的高信号。
自动变速率检测输出。当AUTO_DETECT高,自动检测电路
生成这两个位以指示数据速率与下游设备。
TXFIFO和LOL复位引脚。低复位高是正常现象。
远端环回启用。当该引脚为高电平时,串行输入在内部循环
回其与从串行数据中提取的定时串行输出。
数据速率配置引脚。将设备的四个数据速率操作之一的:
OC-48 ,OC- 24 ,OC- 12或OC-3 。
在中继器模式RX并行数据显示器。当该装置被放在该管脚只用于
在中继器模式。当高, RX解复用器电路使能和
并行数据被呈现。当为低电平时,多路分解器被关闭,以节省电力。
信号检测。该管脚通常连接到光接收器的输出。这
信号可以是高有效或低视光接收机上。该SIGDET
输入异或与PS引脚来选择活动的状态。当SIGDET是在
非活动状态时,数据被正常处理。当被激活时,指示信号的损失
事件中,发射机发送全零,迫使LOS信号变为高电平。
LLOOP
大声笑
53
45
TTL输入(带下拉)
TTL输出
LOOPTIME
LOS
51
46
TTL输入(带下拉)
TTL输出
PAR_VALID
PRBSEN
PRBSPASS
2
41
42
TTL输出
TTL输入(带下拉)
TTL输出
PRE1
PRE2
PS
RATEOUT0
RATEOUT1
RESET
RLOOP
RSEL0
RSEL1
RX_MONITOR
4
5
21
37
36
48
54
39
38
47
TTL输入(带下拉)
TTL输入(带下拉)
TTL输出
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带下拉)
SigDet
20
TTL输入(带下拉)
邮政信箱655303
达拉斯,德克萨斯州75265
5
查看更多SLK2721IPZPPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    SLK2721IPZP
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1248156793 复制 点击这里给我发消息 QQ:519794981 复制

电话:0755-83242658
联系人:廖先生
地址:广东深圳市福田区华强北路赛格科技园4栋西3楼3A31-32室★十佳优质供应商★
SLK2721IPZP
TI
24+
6400
QFP
100%原装正品,只做原装正品
QQ: 点击这里给我发消息 QQ:153461020 复制

电话:0755-23996734
联系人:李先生
地址:深圳市福田区华航社区中航路4号都会100大厦A座11C
SLK2721IPZP
TI
20+
22500
原厂原封
TI原装现货假一赔十★品惠特价热卖
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
SLK2721IPZP
Texas Instruments
24+
10000
100-HTQFP(14x14)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
SLK2721IPZP
Texas Instruments
24+
10000
100-TQFP Exposed Pad
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
SLK2721IPZP
TIS
24+
8420
TQFP100
全新原装现货,原厂代理。
QQ:
电话:0755-82574045
联系人:张女士
地址:广东省深圳市福田区华强北赛格广场66楼6608B
SLK2721IPZP
TI
21+22+
12600
QFP
原装正品
QQ: 点击这里给我发消息 QQ:1316406779 复制
电话:075584505750
联系人:刘生
地址:龙岗区横岗街道华侨新村社区荣德时代广场A2301
SLK2721IPZP
TI/德州仪器
22+
18260
QFP
原装代理现货,价格最优
QQ: 点击这里给我发消息 QQ:2881894392 复制 点击这里给我发消息 QQ:28818943932881894393 复制 点击这里给我发消息 QQ:2881894392 复制

电话:0755- 82556029/82532511
联系人:高小姐/李先生
地址:深圳市福田区华强北路上步工业区鹏基上步工业厂房102栋西620
SLK2721IPZP
TI
2025+
3505
QFP
全新原装、公司现货热卖
QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
SLK2721IPZP
1654
24+
最新批次
9850¥/片,MAXIM原厂优势渠道,价格低于代理!
QQ: 点击这里给我发消息 QQ:3350142453 复制 点击这里给我发消息 QQ:2885393564 复制

电话:0755-83247290
联系人:吴先生/吴小姐/李小姐
地址:深圳市福田区航都大厦17F1
SLK2721IPZP
TIS
23+
3348
原厂封装
绝对进口原装,公司现货
查询更多SLK2721IPZP供应信息

深圳市碧威特网络技术有限公司
 复制成功!