SLK2721
OC 48 + FEC / 24 /12/3 SONET / SDH的多速率收发
具有增强的抖动容限
SLLS532 - 2002年6月
终端功能(续)
控制/状态引脚
终奌站
名字
AUTO_DETECT
CONFIG0
CONFIG1
启用
FRAME_EN
LCKREFN
号
34
17
18
44
27
24
TYPE
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带拉)
TTL输入(带拉)
TTL输入(带拉)
描述
数据传输速率自动检测启用。启用自动检测功能,针对不同的数据速率。
配置引脚。将设备的四种操作模式之一的:只有TX , RX
只是,收发器或中继器。
待机启用。当该引脚保持低电平时,器件的IDDQ测试无效。
当高,设备运行正常。
帧同步启用。当该引脚为高电平时,帧同步电路
对于字节对齐接通。
锁定参考。当该引脚为低电平时, RXCLKP / N输出被强制锁定到REFCLK 。
当高, RXCLKP / N为分频时钟从提取的接收串行
数据。
本地环回启用。当该引脚为高电平时,串行输出在内部环回
其串行输入。
失锁。当该时钟恢复环路已锁定到输入数据流和
相位不同于由小于100ppm从REFCLK ,然后LOL高。时的相位
输入数据流从REFCLK相差超过100ppm ,则LOL低。如果
差过大( > 500ppm以下) , LOL的输出是无效的。
环路定时模式。当该引脚为高电平时,PLL的时钟合成器被旁路。
所恢复的时钟定时,用于发送所述发送数据。
信号丢失。当没有转变为多出现在输入数据流
2.3
s,
信号的损失和发生LOS变高。该器件还发送全零
使用REFCLK作为时钟源的下游。当一个有效的SONET信号是
接收LOS信号变为低电平。
奇偶校验器的输出。上发射机的平行侧的内部奇偶校验器
检查偶校验。如果有一个奇偶错误时,该引脚被低脉冲为2个时钟周期。
PRBS测试启用。当该引脚为高电平时,器件放入PRBS
测试模式。
PRBS测试结果。该引脚报告的PRBS测试结果( =高通)的状态。
当PRBSEN被禁用,则PRBSPASS引脚设置为低电平。当PRBSEN启用
并且在接收到有效的PRBS ,则PRBSPASS销被设置为高。
可编程的去加重控制。这两个比特的组合可以用于
优化的串行数据传输。
极性选择。这个销与SIGDET销使用的,设置SIGSET的极性。当
高, SIGDET是一个低电平有效信号。当低, SIGDET是一个积极的高信号。
自动变速率检测输出。当AUTO_DETECT高,自动检测电路
生成这两个位以指示数据速率与下游设备。
TXFIFO和LOL复位引脚。低复位高是正常现象。
远端环回启用。当该引脚为高电平时,串行输入在内部循环
回其与从串行数据中提取的定时串行输出。
数据速率配置引脚。将设备的四个数据速率操作之一的:
OC-48 ,OC- 24 ,OC- 12或OC-3 。
在中继器模式RX并行数据显示器。当该装置被放在该管脚只用于
在中继器模式。当高, RX解复用器电路使能和
并行数据被呈现。当为低电平时,多路分解器被关闭,以节省电力。
信号检测。该管脚通常连接到光接收器的输出。这
信号可以是高有效或低视光接收机上。该SIGDET
输入异或与PS引脚来选择活动的状态。当SIGDET是在
非活动状态时,数据被正常处理。当被激活时,指示信号的损失
事件中,发射机发送全零,迫使LOS信号变为高电平。
LLOOP
大声笑
53
45
TTL输入(带下拉)
TTL输出
LOOPTIME
LOS
51
46
TTL输入(带下拉)
TTL输出
PAR_VALID
PRBSEN
PRBSPASS
2
41
42
TTL输出
TTL输入(带下拉)
TTL输出
PRE1
PRE2
PS
RATEOUT0
RATEOUT1
RESET
RLOOP
RSEL0
RSEL1
RX_MONITOR
4
5
21
37
36
48
54
39
38
47
TTL输入(带下拉)
TTL输入(带下拉)
TTL输出
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带下拉)
TTL输入(带下拉)
SigDet
20
TTL输入(带下拉)
邮政信箱655303
达拉斯,德克萨斯州75265
5