三重8位模拟 - 数字转换器
SDA 9205-2
初步数据
特点
三个等价CMOS A / D芯片转换器
30 - MHz的采样率
8位分辨率
无需外部采样&持有所需
芯片上的每个模拟通道输入缓冲器
每个ADC的内部钳位电路
不同的数字多路输出格式:
- 3个独立的非多路复用的8位输出
- 复用格式兼容所有的投入
西门子Featureboxes和西门子TV- SAM
- CCIR 656格式输出
q
溢出和下溢输出
q
q
q
q
q
q
q
CMOS IC
P-LCC-68-1
TYPE
SDA 9205-2
概述
订购代码
Q67100-H5069
包
P- LCC - 68-1 ( SMD )
在SDA 9205-2是含有三个独立的8位模 - 数转换器,一个单片集成电路
对于视频( YUV)的应用程序。它采用先进的超大规模集成电路1.2
m
CMOS工艺制造,提供30 MHz的
采样速率为8位。不同的数字多路输出格式可选片上通过几种
控制输入,兼容所有的西门子Featureboxes ,西门子TV- SAM ,和CCIR 656的输入
输出格式。
该ADC具有无失码0在整个工作温度范围+ 70
°C.
操作从+ 5 V直流电源。
半导体集团
1
01.94
SDA 9205-2
电路描述
模拟数字转换器
在SDA 9205-2实现3个独立的8位模 - 数转换器。
他们是两个步骤的转换器,粗比较器模块和两个比较精细的每个块
采用流水线结构的高速采样性能。在第一时钟周期中,
比较粗的样品,并确定4个MSB和优良的比较块之一
采样输入电压。在第二个时钟周期这个比较细块使得其
对于4个LSB决定。这样的粗比较器块使得其决定在每个时钟周期,
细比较器块进行比较的交替的每两个时钟周期。
该转换器采用冗余原则,纠正细小的转换。该采样和保持
功能已经被分布在各比较器,由于这两个步骤的转换原理。
夹紧
内部钳位电路,在每个3个模拟通道的设置。模拟引脚AINA ,
AINB , AINC同时切换到上产生钳位电平的芯片由高有效
脉冲引脚30 ( CLAMP ) 。
钳位电平
模拟通道
AINA
AINB , AINC
双码
00010000
10000000
组件
(Y)
( U,V )
半导体集团
5
三重8位模拟 - 数字转换器
SDA 9205-2
初步数据
特点
三个等价CMOS A / D芯片转换器
30 - MHz的采样率
8位分辨率
无需外部采样&持有所需
芯片上的每个模拟通道输入缓冲器
每个ADC的内部钳位电路
不同的数字多路输出格式:
- 3个独立的非多路复用的8位输出
- 复用格式兼容所有的投入
西门子Featureboxes和西门子TV- SAM
- CCIR 656格式输出
q
溢出和下溢输出
q
q
q
q
q
q
q
CMOS IC
P-LCC-68-1
TYPE
SDA 9205-2
概述
订购代码
Q67100-H5069
包
P- LCC - 68-1 ( SMD )
在SDA 9205-2是含有三个独立的8位模 - 数转换器,一个单片集成电路
对于视频( YUV)的应用程序。它采用先进的超大规模集成电路1.2
m
CMOS工艺制造,提供30 MHz的
采样速率为8位。不同的数字多路输出格式可选片上通过几种
控制输入,兼容所有的西门子Featureboxes ,西门子TV- SAM ,和CCIR 656的输入
输出格式。
该ADC具有无失码0在整个工作温度范围+ 70
°C.
操作从+ 5 V直流电源。
半导体集团
1
01.94
SDA 9205-2
电路描述
模拟数字转换器
在SDA 9205-2实现3个独立的8位模 - 数转换器。
他们是两个步骤的转换器,粗比较器模块和两个比较精细的每个块
采用流水线结构的高速采样性能。在第一时钟周期中,
比较粗的样品,并确定4个MSB和优良的比较块之一
采样输入电压。在第二个时钟周期这个比较细块使得其
对于4个LSB决定。这样的粗比较器块使得其决定在每个时钟周期,
细比较器块进行比较的交替的每两个时钟周期。
该转换器采用冗余原则,纠正细小的转换。该采样和保持
功能已经被分布在各比较器,由于这两个步骤的转换原理。
夹紧
内部钳位电路,在每个3个模拟通道的设置。模拟引脚AINA ,
AINB , AINC同时切换到上产生钳位电平的芯片由高有效
脉冲引脚30 ( CLAMP ) 。
钳位电平
模拟通道
AINA
AINB , AINC
双码
00010000
10000000
组件
(Y)
( U,V )
半导体集团
5