飞利浦半导体
初步speci fi cation
MPEG-2系统多路分解器
1
特点
SAA7205H
音频;第三方音频解码器,或飞利浦SAA2500
兼容
音频/视频;第三方相结合的A / V解码器
兼容, (可编程)
图文电视;图文电视时钟/图文数据( TTC / TTD )
基于串行接口来选择图文电视解码器
(如SAA9042 ) 。备选地,该接口可以是
编程以提供数据供垂直消隐
期间(VBI )插入图文电视数据。接口
因此,包括一个图文数据请求输入蛋白(TTR ) 。
在这种模式中,接口与兼容
SAA7183 ( EURO- DENC ) TXT接口。
HS数据;高速的数据输出,输出全
传输数据包,数据包的有效载荷, PES数据分组
有效载荷,或部分(可编程)在字节时钟
频率( 9兆赫) 。在测试模式下其能够
输出或者视频,音频或其它数据的拷贝
流(可编程) 。
协销相结合,与通用
界面。通用接口是双向的,
并且因此,可以作为一个替代的传送
流输入。
解扰器; 8位宽的数据输入接口,结合
与调制解调器的输入总线。可以在解扰器
输出在9兆字节/秒的解扰的传输数据流。
A 9 MHz的解扰器的时钟产生和输出
解复用器。
微控制器的支持;只用于控制,没有具体
多路分解任务由执行
微控制器。然而,解析和处理
节目专用信息( PSI ) ,和服务
信息(SI )是留给微控制器。
错误处理;流相关的错误处理
算法,要么调用如果PKTBAD / PKTBAD输入
信号被设置,或者如果transport_error_indicator位
(MPEG- 2语法中)被设置,或者如果分析器检测到一个
MPEG-2的语法错误。不同的处理算法
应用于各种输出端口。
输入的数据完全符合传输流
(TS)的MPEG-2系统规范的定义
(国际标准; 1994年11月)
输入的数据信号:前向纠错( FEC)或
解扰器界面
- 调制解调器数据输入总线( 8位)
PKTDAT7到PKTDAT0
- 有效的输入数据指示符( PKTDATV )
- 错误的数据包的指标( PKTBAD / PKTBAD )
- 第一个数据包的字节指示( PKTSYNC )
- 字节选通信号[异步模式下
( PKTBCLK ) ]
该接口可被配置成以下两种模式:
- 异步模式; PKTBCLK < 9兆赫,为
连接到一个调制解调器(例如,前向纠错)
- 同步模式; PKTBCLK不用于
连接到外部译码器在操作
9兆赫。解扰器芯片的时钟( 9兆赫; 33 %
占空比)被生成并输出到
解复用器。
解扰器芯片的时钟[ DCLK ( 9兆赫, 33 %的关税
周期) ,产生并输出由多路分解器
外部存储器;标准的32K
×
8位静态RAM 。
通常需要访问时间
≤
50纳秒,写脉冲宽度
(t
WP
)
≤
35纳秒。
有效比特率:F
位
≤
72兆赫
控制接口; 8位复用的数据/地址
( MDAT7到MDAT0 ) ,内存映射I / O ( P90CE201
微控制器并行总线兼容) ,在组合
两个单片机的中断信号( IRQ和NMI ) 。
此外,一些地址输入管脚
( MA9到MA2 )允许直接访问的一组选定的
解复用器寄存器。
输出端口:
视频;两种可供选择的应用;
- 第三方视频解码器兼容(主站或从站
水平或垂直同步代)
- 飞利浦SAA7201兼容(通过通用
输出)
1997年1月21日
3
飞利浦半导体
初步speci fi cation
MPEG-2系统多路分解器
2
概述
SAA7205H
该文件规定了MPEG-2系统解复用器芯片, SAA7205H ,在基于MPEG-2的数字电视应用
接收器,可能纳入条件的访问。这种接收机是要实现中,例如,一个数字
视频广播(DVB ),机顶盒,或集成接收解码器( IRD) 。的一个例子
多路分解器/解扰器系统的配置,包含信道解码器模块,源解码器,一个系统
微控制器和一个条件访问系统如图1所示。多路分离器的主要功能是分开
从进入的MPEG-2系统标准的数据流相关的数据,并将其传递到两个单独的源
解码器和系统的微控制器。支持解扰,与解扰信号分离器的接口
条件接收系统(选配)的一部分。因此,多路分解器生成一个9 MHz的解扰器芯片的时钟。
3
快速参考数据
符号
V
DDD
V
DDD (核心)
P
合计
f
CLK
T
AMB
4
参数
数字电源电压
数字电源电压为芯
总功耗
时钟频率
工作环境温度
f
字节
≤
9兆赫
条件
分钟。
4.5
3.0
0
典型值。
5.0
3.3
马克斯。
5.5
3.6
380
27
70
V
V
mW
兆赫
°C
单位
订购信息
TYPE
数
包
名字
QFP128
描述
塑料四方扁平的封装; 128导线(导线长度1.6毫米) ;
身体28
×
28
×
3.4毫米;高对峙高度
VERSION
SOT320-2
SAA7205H
手册,全页宽
条件
ACCESS
系统
微控制器
音频
来源
解码器
解调器和
前向纠错
校正
(和解密器)
SAA7205H
视频
来源
解码器
9兆赫DCLK
32K ×8
SRAM
图文
解码器
MGG374
图1多路解复用器的系统配置。
1997年1月21日
4
5
手册,全页宽
1997年1月21日
MDAT0
to
CSVID
MA10
MA1
IRQ
MDAT7
MA2
VO7
to
to
读/写
MA0
NMI
CSDEM
MA9
VO0
98
97
87
54
68
75
71, 65,
72 66
86
101 102
74
73
70
RAMIO3
RAMA6,
to
OERAM RAMIO7 RAMA14 RAMA12 RAMA10 RAMA7
RAMIO2
RAMA0
RAMA9,
to
to
WERAM RAMIO0 RAMA13 RAMA11 RAMA8 RAMA5
飞利浦半导体
框图
VSSD (核心)
微控制器接口
内存接口
16, 85
1
to
8
77 100 99
to
84
88
to
95
49
to
53
55 69
to
57
59
to
64
VDDD (核心)
23, 76
VDDD1到VDDD6
SHORT FILTER
模块
龙FILTER
模块
字幕/
私人过滤器
9, 34, 41,
58, 96, 120
VSSD1到VSSD7
32, 36, 48, 67,
105, 113, 126
TTR
37
GPO7到GPO0
24至31
DCLK
119
PKTBCLK
118
PKTDAT7到PKTDAT4
错误
处理
TXT
滤波器
H / S数据
滤波器
109至112
MPEG-2系统多路分解器
PKTDAT3到PKTDAT0
视频
数据
滤波器
114 117
通用
数据
滤波器
PKTDATV
107
PKTBAD / PKTBAD
108
运输
流
和
AF PARSER
音频
数据
滤波器
PKTSYNC
106
5
演示/
解码
时间戳
处理器
节目时钟
参考
处理器
演示/
解码
时间戳
处理器
TTD
38
TTC
39
HSE
20
HSV
21
HSSYNC
22
GPV
17
GPST
18
GPSYNC
19
CCLKI
35
TC0/TDI
卜FF器
控制
121
SAA7205H
卜FF器
控制
TDO
122
TMS
123
TC1/TCLK
124
TRST
40
VIN
偶数/奇数
47
42
43
125
测试控制块
为
边界扫描测试
和
扫描测试
POR
103
45
46
CLK13.5
VSYNC
CbREF
128 127 104 44
CLKP
VREQ
COMSYNC
VSEL
AUDECLK
33
PWMO
10
11
AUE
15
14
AUDATV
AUDATR
AUDATCLK
13
12
MGG373
HSYNC
AUDAT
初步speci fi cation
SAA7205H
图2框图。
飞利浦半导体
初步speci fi cation
MPEG-2系统多路分解器
1
特点
SAA7205H
音频;第三方音频解码器,或飞利浦SAA2500
兼容
音频/视频;第三方相结合的A / V解码器
兼容, (可编程)
图文电视;图文电视时钟/图文数据( TTC / TTD )
基于串行接口来选择图文电视解码器
(如SAA9042 ) 。备选地,该接口可以是
编程以提供数据供垂直消隐
期间(VBI )插入图文电视数据。接口
因此,包括一个图文数据请求输入蛋白(TTR ) 。
在这种模式中,接口与兼容
SAA7183 ( EURO- DENC ) TXT接口。
HS数据;高速的数据输出,输出全
传输数据包,数据包的有效载荷, PES数据分组
有效载荷,或部分(可编程)在字节时钟
频率( 9兆赫) 。在测试模式下其能够
输出或者视频,音频或其它数据的拷贝
流(可编程) 。
协销相结合,与通用
界面。通用接口是双向的,
并且因此,可以作为一个替代的传送
流输入。
解扰器; 8位宽的数据输入接口,结合
与调制解调器的输入总线。可以在解扰器
输出在9兆字节/秒的解扰的传输数据流。
A 9 MHz的解扰器的时钟产生和输出
解复用器。
微控制器的支持;只用于控制,没有具体
多路分解任务由执行
微控制器。然而,解析和处理
节目专用信息( PSI ) ,和服务
信息(SI )是留给微控制器。
错误处理;流相关的错误处理
算法,要么调用如果PKTBAD / PKTBAD输入
信号被设置,或者如果transport_error_indicator位
(MPEG- 2语法中)被设置,或者如果分析器检测到一个
MPEG-2的语法错误。不同的处理算法
应用于各种输出端口。
输入的数据完全符合传输流
(TS)的MPEG-2系统规范的定义
(国际标准; 1994年11月)
输入的数据信号:前向纠错( FEC)或
解扰器界面
- 调制解调器数据输入总线( 8位)
PKTDAT7到PKTDAT0
- 有效的输入数据指示符( PKTDATV )
- 错误的数据包的指标( PKTBAD / PKTBAD )
- 第一个数据包的字节指示( PKTSYNC )
- 字节选通信号[异步模式下
( PKTBCLK ) ]
该接口可被配置成以下两种模式:
- 异步模式; PKTBCLK < 9兆赫,为
连接到一个调制解调器(例如,前向纠错)
- 同步模式; PKTBCLK不用于
连接到外部译码器在操作
9兆赫。解扰器芯片的时钟( 9兆赫; 33 %
占空比)被生成并输出到
解复用器。
解扰器芯片的时钟[ DCLK ( 9兆赫, 33 %的关税
周期) ,产生并输出由多路分解器
外部存储器;标准的32K
×
8位静态RAM 。
通常需要访问时间
≤
50纳秒,写脉冲宽度
(t
WP
)
≤
35纳秒。
有效比特率:F
位
≤
72兆赫
控制接口; 8位复用的数据/地址
( MDAT7到MDAT0 ) ,内存映射I / O ( P90CE201
微控制器并行总线兼容) ,在组合
两个单片机的中断信号( IRQ和NMI ) 。
此外,一些地址输入管脚
( MA9到MA2 )允许直接访问的一组选定的
解复用器寄存器。
输出端口:
视频;两种可供选择的应用;
- 第三方视频解码器兼容(主站或从站
水平或垂直同步代)
- 飞利浦SAA7201兼容(通过通用
输出)
1997年1月21日
3
飞利浦半导体
初步speci fi cation
MPEG-2系统多路分解器
2
概述
SAA7205H
该文件规定了MPEG-2系统解复用器芯片, SAA7205H ,在基于MPEG-2的数字电视应用
接收器,可能纳入条件的访问。这种接收机是要实现中,例如,一个数字
视频广播(DVB ),机顶盒,或集成接收解码器( IRD) 。的一个例子
多路分解器/解扰器系统的配置,包含信道解码器模块,源解码器,一个系统
微控制器和一个条件访问系统如图1所示。多路分离器的主要功能是分开
从进入的MPEG-2系统标准的数据流相关的数据,并将其传递到两个单独的源
解码器和系统的微控制器。支持解扰,与解扰信号分离器的接口
条件接收系统(选配)的一部分。因此,多路分解器生成一个9 MHz的解扰器芯片的时钟。
3
快速参考数据
符号
V
DDD
V
DDD (核心)
P
合计
f
CLK
T
AMB
4
参数
数字电源电压
数字电源电压为芯
总功耗
时钟频率
工作环境温度
f
字节
≤
9兆赫
条件
分钟。
4.5
3.0
0
典型值。
5.0
3.3
马克斯。
5.5
3.6
380
27
70
V
V
mW
兆赫
°C
单位
订购信息
TYPE
数
包
名字
QFP128
描述
塑料四方扁平的封装; 128导线(导线长度1.6毫米) ;
身体28
×
28
×
3.4毫米;高对峙高度
VERSION
SOT320-2
SAA7205H
手册,全页宽
条件
ACCESS
系统
微控制器
音频
来源
解码器
解调器和
前向纠错
校正
(和解密器)
SAA7205H
视频
来源
解码器
9兆赫DCLK
32K ×8
SRAM
图文
解码器
MGG374
图1多路解复用器的系统配置。
1997年1月21日
4
5
手册,全页宽
1997年1月21日
MDAT0
to
CSVID
MA10
MA1
IRQ
MDAT7
MA2
VO7
to
to
读/写
MA0
NMI
CSDEM
MA9
VO0
98
97
87
54
68
75
71, 65,
72 66
86
101 102
74
73
70
RAMIO3
RAMA6,
to
OERAM RAMIO7 RAMA14 RAMA12 RAMA10 RAMA7
RAMIO2
RAMA0
RAMA9,
to
to
WERAM RAMIO0 RAMA13 RAMA11 RAMA8 RAMA5
飞利浦半导体
框图
VSSD (核心)
微控制器接口
内存接口
16, 85
1
to
8
77 100 99
to
84
88
to
95
49
to
53
55 69
to
57
59
to
64
VDDD (核心)
23, 76
VDDD1到VDDD6
SHORT FILTER
模块
龙FILTER
模块
字幕/
私人过滤器
9, 34, 41,
58, 96, 120
VSSD1到VSSD7
32, 36, 48, 67,
105, 113, 126
TTR
37
GPO7到GPO0
24至31
DCLK
119
PKTBCLK
118
PKTDAT7到PKTDAT4
错误
处理
TXT
滤波器
H / S数据
滤波器
109至112
MPEG-2系统多路分解器
PKTDAT3到PKTDAT0
视频
数据
滤波器
114 117
通用
数据
滤波器
PKTDATV
107
PKTBAD / PKTBAD
108
运输
流
和
AF PARSER
音频
数据
滤波器
PKTSYNC
106
5
演示/
解码
时间戳
处理器
节目时钟
参考
处理器
演示/
解码
时间戳
处理器
TTD
38
TTC
39
HSE
20
HSV
21
HSSYNC
22
GPV
17
GPST
18
GPSYNC
19
CCLKI
35
TC0/TDI
卜FF器
控制
121
SAA7205H
卜FF器
控制
TDO
122
TMS
123
TC1/TCLK
124
TRST
40
VIN
偶数/奇数
47
42
43
125
测试控制块
为
边界扫描测试
和
扫描测试
POR
103
45
46
CLK13.5
VSYNC
CbREF
128 127 104 44
CLKP
VREQ
COMSYNC
VSEL
AUDECLK
33
PWMO
10
11
AUE
15
14
AUDATV
AUDATR
AUDATCLK
13
12
MGG373
HSYNC
AUDAT
初步speci fi cation
SAA7205H
图2框图。