本站由ICminer.com电子图书馆服务版权所有2003
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
1
2109876543212109876543210987654321098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI7C7100
3端口PCI至PCI桥接器
数据表简介
产品特点
??所有三个端口符合
PCI局部总线
规范修订版2.1
符合
PCI至PCI桥结构规范,
修订版1.0
?? 32位主两副端口
??圆三角洲总线架构
??同时学到中学总线操作和indepen-
凹痕内的辅助端口的信道,以减少对交通
主端口
??提供仲裁为两组8次级总线主控器
??可编程的2级优先级仲裁器
??禁用控制使用外部仲裁者
??支持PCI交易:
- 所有的I / O和内存的命令
??类型1到类型0的配置转换
(仅下行)
??类型1至类型1的配置转发
?? 1型特殊周期配置的转换
??支持张贴的内存写入缓冲器在各个方向
??实现对所有PCI配置延迟交易,
I / O和内存读取命令
??积极支持媒体解码
??增强的地址译码
?? 32位I / O地址范围
?? 32位内存映射I / O地址范围
??解决VGA和VGA调色板探测
??在第一个64KB ISA感知模式,传统支持
I / O地址范围
?? IEEE 1149.1 JTAG接口支持
??全扫描支持
??与5V宽容3.3V PCI信令接口3.3V核心逻辑
?? 256引脚塑料封装PBGA ( NA256 )
??支持系统事务排序规则
??热插拔"Ready"
产品说明
百利通?的PI7C7100是第一个三端口PCI至PCI桥接器
设备的设计完全符合32位, 33 MHz的
实现PCI本地总线规范修订版2.1的。
该PI7C7100支持之间的同步总线交易
在主总线上和设备上的辅助总线既
工作在33MHz 。初级和次级专线车
也工作在并行模式下,产生额外的增加
在系统性能。并行总线操作和卸载功能
隔离主总线不必要的流量;从而
使在同一所中学的PCI主控和目标设备
公交车即使在主总线忙沟通。
产品优势
三重端口PCI至PCI桥增加了PCI插槽的数量
可以在一个系统中支持。
单PI7C7100设备,而不是两个PCI至PCI桥接器
设备可以节省电路板空间,并提供一个都不能少
在主总线上的设备的负载。
同期内和二级总线通信上涨
通过减少总线上的通信系统的整体性能
主总线。二级总线设备可以独立
而沟通的主要总线忙。
多达8个集成的双级可编程仲裁支持
每个辅助总线上的设备最大化主设备
控制权。内部仲裁器可与外部旁路
仲裁者的自定义应用程序。
在中小学同步时钟操作
公共汽车
通过增强的PCI桥的性能和效率
对于延迟的事务的支持。
1
PXXXX
06/01/00
PI7C7100
3端口PCI至PCI桥接器
主仲裁者
REQ / GNT
交易
队列&
缓冲器
主接口
交易
队列&
数据缓冲区
1
ARBITER
REQ / GNT 1
(数量: 8 )
CON组fi guration
寄存器A / B
时钟
(数量: 16 )
主
和
次
控制
主
主/
目标
接口
交易
队列&
数据缓冲区
2
ARBITER
REQ / GNT 2
(数量: 8 )
辅助接口2
PXXXX
主/
目标
接口
2
辅助接口1
本站由ICminer.com电子图书馆服务版权所有2003
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
数据表简介
PI7C7100框图
主/
目标
接口
1
2
06/01/00
PI7C7100
3端口PCI至PCI桥接器
PI7C7100引脚信息
P_AD [31 :0]的
P_CBE [3 :0]的
P_PAR
P_FRAME #
P_IRDY #
P_TRDY #
P_DEVSEL #
P_STOP #
P_LOCK #
P_IDSEL
P_PERR #
P_SERR #
P_REQ #
P_GNT #
主总线
接口
次
–1
公共汽车
接口
S1_AD [31 :0]的
S1_CBE [3 :0]的
S1_PAR
S1_FRAME#
S1_IRDY#
S1_TRDY#
S1_DEVSEL#
S1_STOP#
S1_LOCK#
S1_IDSEL
S1_PERR#
S1_SERR#
S1_REQ #[ 7:0]
S1_GNT #[ 7:0]
S1_RESET#
S1_EN
P_RESET #
P_M66EN
P_CLK
P_FLUSH #
控制
输入
时钟
控制
本站由ICminer.com电子图书馆服务版权所有2003
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
数据表简介
S_CLKOUT [15 :0]的
S_CFN #
S_M66EN
S2_AD [31 :0]的
S2_CBE [3 :0]的
S2_PAR
TCK
TMS
TDO
TDI
TRST #
JTAG
接口
次
–2
公共汽车
接口
FULL SCAN TEST
S2_FRAME#
S2_IRDY#
S2_TRDY#
S2_DEVSEL#
S2_STOP#
S2_LOCK#
S2_IDSEL
S2_PERR#
S2_SERR#
S2_REQ #[ 7:0]
S2_GNT #[ 7:0]
S2_RESET#
S2_EN
SCANEN
3
PXXXX
06/01/00
PI7C7100
3端口PCI至PCI桥接器
应用
该PI7C7100超出单个PCI总线的系统?? s的PCI承载能力极限。此设备上的双口中学
使系统设计人员能够增加更多的PCI设备,或更多的PCI扩展卡插槽,比单个PCI总线可以支持。
实现在PI7C7100的特殊同步功能允许的最大数据通过量主要和二线之间
元公交车以最小的系统负载。图1显示了PI7C7100系统框图相较于传统的PCI桥的应用
为了说明从实施PI7C7100所得的系统性能的提高。
本站由ICminer.com电子图书馆服务版权所有2003
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
数据表简介
中央处理器
中央处理器
系统
内存
NB
系统
内存
NB
并发模式。
最小流量
车辆在主PCI总线
主PCI总线,
33兆赫, 32位
单PCI负载
两中学
公交33兆赫, 32位
百利通
P2P
最小的延迟
总线之间
两个PCI荷载
两个辅助总线
P2P
1
额外的延迟
P2P
2
总线之间
LINE
接口
卡
LINE
接口
卡
LINE
接口
卡
LINE
接口
卡
LINE
接口
卡
LINE
接口
卡
LINE
接口
卡
LINE
接口
卡
图1. Pericom的三端口PCI与传统的双端口PCI的系统架构
百利通半导体公司
2380白令驱动圣何塞,加利福尼亚95131 1-800-435-2336 传真:( 408 ) 435-1100 http://www.pericom.com
4
PXXXX
06/01/00