21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
1
2109876543212109876543210987654321098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C102-16
扩频时钟合成器
移动奔腾II
特点
· 100 MHz或66.6 MHz运行
·两份CPU时钟与V
DD
2.5V的
·高驱动器选项,以支持模块化的移动处理器
·六份PCI时钟(同步于CPU时钟) 3.3V
·文献的一个副本。时钟@ 14.31818兆赫( 3.3V
TTL
)
· 48 MHz的时钟复印件一份( 3.3V )
·低成本14.31818 MHz晶振输入
·电源管理控制
·隔离核心V
DD
, V
SS
引脚降噪
·向下蔓延( -16 )或中心扩频( -16B )选项
· 28引脚SSOP封装(H )
描述
百利通半导体公司的PI6C钟系列所使用的生产
公司 - 先进的亚微米CMOS技术,实现
业界领先的速度。
PI6C102-16是一个高速,低噪声,时钟发生器的工作原理
与Pericom的PI6C18x时钟缓冲器,以满足所有的时钟需求
移动式英特尔架构平台。 CPU和芯片组的时钟频率
66.6兆赫和100兆赫quencies都支持。
3.3V和2.5V的分离电源使用。在3.3V电源
功率的I / O和核心的一部分。在2.5V用于电源
剩余的输出。 2.5V的信号遵循JEDEC标准
8 -X 。 3.3V和2.5V电源的上电顺序不
所需。
异步PWRDWN #信号可以用于有序功率
向下(或向上)系统。
PI6C102-16为-0.6 %,价差下跌,其中以PI6C102-16B是
± 0.75 %,中心蔓延。
PI6C102-16D是PI6C102-16的高驱动版本
框图
引脚配置
XTAL_IN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
VSS
VDD
REF
VDD2
CPUCLK0
CPUCLK1
VSS2
VDD
VSS
PCISTOP #
CPUSTOP #
PWRDWN #
48MHz
SEL100/66#
XTAL_IN
XTAL_OUT
PWRDWN #
REF
OSC
REF
XTAL_OUT
VSS
2 CPUCLK [0:1 ]
PLL1
SEL
100/66#
PLL2
CPUSTOP #
DIV
PCISTOP #
PCICLK_F
÷2
48MHz
PCICLK_F
PCICLK1
VDD
5 PCICLK [1: 5]
PCICLK2
PCICLK3
VDD
PCICLK4
PCICLK5
VSS
VDD
VSS
28-Pin
H
23
22
21
20
19
18
17
16
15
1
P8399-1
06/11/99
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C102-16
扩频时钟合成器
移动奔腾II
引脚说明
针
1
2
4
5,7,8,10,11
15
16
17
18
19
22
23,24
25
26
6,9,13,21,27
3,12,14,20,28
信号名称
XTAL_IN
XTAL_O UT
PCICLK _F
PCICLK [1: 5]
SEL100/66#
48MHz
PWRDWN #
CPUSTO P#
PCISTO P#
V
SS2
CPUCLK [0:1 ]
V
DD2
REF
V
DD
V
SS
TYPE
I
O
O
O
I
O
I
I
I
地
O
动力
O
动力
地
数量。
1
1
1
5
1
1
1
1
1
1
2
1
1
5
5
14.318 MHz的晶振输入
14.318 MHz的晶振输出
自由运行PCI时钟输出
PCI时钟输出, TTL兼容
选择100 MHz或66 MHz的。 H = 100 MHz时, L = 66兆赫
48 MHz的输出
当举行LO W断电装置(内部上拉)
停止CPU时钟LO ◆如果持有LO W(内部上拉)
停止PCI时钟LO ◆如果持有LO W(内部上拉)
地面CPU输出, 2.5V
CPU和主机时钟输出, 2.5V
电源为CPU输出, 2.5V
14.318 MHz的时钟输出
3.3V电源
3.3V地面
电子旗下cription
选择功能
SEL100/66#
0
1
CPUCLK [0:1 ]
66兆赫
100兆赫
时钟使能配置
CPU_STOP #
X
0
0
1
1
PCI_STOP #
X
0
1
0
1
PWR_D WN #
0
1
1
1
1
CPUCLK
[0:1]
低
低
低
100/66MHz
100/66MHz
PCICLK
PCICLK_F
[1:5]
低
低
33MHz
低
33MHz
低
33MHz
33MHz
33MHz
33MHz
行吟诗人
钟
停止
运行
运行
运行
运行
CRYS TAL
关闭
运行
运行
运行
运行
VCO的
关闭
运行
运行
运行
运行
48M赫兹
关闭
运行
运行
运行
运行
2
P8399-1
06/11/99
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C102-16
扩频时钟合成器
移动奔腾II
电源管理时间
信号
CPU_STOP #
信号状态
0(禁用)
1 (启用)
PCI_STOP #
0(禁用)
1 (启用)
PWR_DWN #
1(正常操作)
0 (断电)
晚NCY
对FRE电子RIS ING DGE正在竞选PCICLK号
1
1
1
1
3ms
2最大。
注意事项:
1.时钟开/关延迟被定义为自由运行PCICLKs上升沿数
当时钟禁用变低/高当第一个有效时钟问世间
该设备。
2.电延时是指从PWR_DWN #变为无效(高)当第一个有效
时钟从设备驱动。
CPUCLK
(内部)
(内部)
CPUCLK
(自由运行)
PCICLK_F
CPU_STOP #
PCI_STOP #
PWR_DWN #
CPUCLK
(外部)
CPU_STOP #时序图
注意事项:
1.所有时序参考的CPUCLK 。
2.内部标签装置的芯片内部,只是一个参考。
3 CPU_STOP #是,必须作出同步于自由运行PCI_F输入信号。
4.接通/断开延迟图中所示为2个CPU时钟。
5.所有其他时钟继续运行不受干扰。
6. PWR_DWN #和PCI_STOP #显示在高状态。
如图7,图相对于66兆赫。类似的操作, CPU = 100兆赫。
3
P8399-1
06/11/99
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C102-16
扩频时钟合成器
移动奔腾II
PCI_STOP #是用于关闭PCI时钟为低电平的输入信号
功率运行。 PCI的时钟都停在低状态,
CPUCLK
(内部)
(内部)
开始时,保证全高脉冲宽度。只有一个
不断增加的外部PCICLK边缘的时钟控制逻辑之后。
PCICLK
(自由运行)
PCICLK_F
CPU_STOP #
PCI_STOP #
PWR_DWN #
(外部)
PCICLK
PCI_STOP #时序图
注意事项:
1.所有时序参考的CPUCLK 。
2. PCI_STOP #信号是一个输入信号,该信号必须进行同步以PCI_F输出。
3内部是指在芯片内部。
4.所有其他时钟继续运行不受干扰。
5. PWR_DWN #和CPU_STOP #显示在一个高的状态。
图6.相对于66MHz的显示。类似的操作, CPU = 100兆赫。
CPUCLK
(内部)
(内部)
PCICLK
PWR_DWN #
CPUCLK
(外部)
(外部)
PCICLK
VCO
水晶
PWR_DWN #时序图
注意事项:
1.所有时序参考的CPUCLK 。
2.内部标签装置的芯片内部,只是一个参考。
3. PWR_DWN #是一个异步输入,亚稳条件可能存在。的信号的部分内是同步的。
4.对VCO和水晶信号的阴影部分表示一个有效时钟。
显示问心无愧就图5至66兆赫。类似的操作, CPU = 100兆赫。
4
P8399-1
06/11/99
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
21098765432121098765432109876543210987654321210987654321098765432109876543212109876543210987654321098765432121098765432109876543210987654321
PI6C102-16
扩频时钟合成器
移动奔腾II
CPU_STOP #是用来关闭CPU的时钟输入信号
低功耗运行。 CPU_STOP #由异步断言
用自由运行的上升沿外部时钟控制逻辑
PCI时钟和内部同步到外部PCICLK_F
输出。所有其他时钟继续运行,而CPU时钟
禁用。 CPU的时钟永远停在低状态,
开始保证高脉冲宽度是一个完整的脉冲。中央处理器
在时钟的延迟为2或3个CPU时钟和CPU时钟延时关闭
是2或3个CPU时钟。
该PWR_DWN #是用来放置设备的功耗非常低
状态。 PWR_DWN #是一个异步的低电平有效的输入。国内
之后,该设备被置于关断模式下时钟停止。该
上电延迟时间小于3毫秒。 PCI_STOP #和CPU_STOP #
是在掉电操作“无关” 。在REF
时钟尽快停止在低电平状态。
最大额定值
(以上其中有用寿命可能受到损害。对于用户的指引,没有测试。 )
存储温度................................................ ............ ? 65 ° C至+ 150°C
环境温度与功耗的应用.............................. -0 ° C至+ 70°C
3.3V电源电压对地电位.............................. -0.5V至+ 4.6V
2.5V电源电压对地电位.............................. -0.5V至+ 3.6V
直流输入电压............................................... ..................... -0.5V至+ 4.6V
注意:
应力大于在最大额定值可能会导致perma-
新界东北损坏设备。这是一个额定值只和功能的操作
该设备在这些或以上的任何其他条件在指定的
本规范的业务部门是不是暗示。暴露在绝对
最大额定值条件下工作会影响其可靠性。
DC电气特性
(V
DD
= +3.3V ±5%, V
DD2
= + 2.5V ± 5 % ,T
A
= 0 ° C至+ 70 ° C)
PI6C102-16
条件
掉电模式
( PWRDWN # = 0)的
66MHz的有源
SEL六十六分之百# = 0
100MHz的有源
SEL六十六分之百# = 1
M AX 。 2.5V电源缺点umption
M AX 。 DIS华创德盖的负载,
V
DD2
= 2.625V
所有S tatic输入= V
DD
或V
SS
100
mA
72mA
100mA
M AX 。 3.3V电源缺点umption
M AX 。 DIS华创德盖的负载,
V
DD
= 3.465V
所有S tatic输入= V
DD
或V
SS
500
mA
170mA
170mA
5
P8399-1
06/11/99