PDSP16515A
N
D9
D10
D12
D14
DIS
VDD
DAV
GND
AUX0
AUX2
AUX4
AUX6
AUX7
M
D8
D11
D13
D15
DEF
INEN
SCLK
AUX1
AUX3
AUX5
AUX8
L
D6
D7
AUX9
AUX10
K
D4
D5
AUX11
AUX12
J
D2
D3
AUX13
AUX14
H
GND
D1
AUX15
GND
G
D0
LFLG
DEN
I15
F
VDD
R0
I14
VDD
E
R1
R2
I12
I13
D
R3
R4
I10
I11
C
R5
R6
I8
I9
B
R7
R10
R12
R14
S0
DOS
S2
I0
I2
I4
I7
A
R8
R9
R11
R13
R15
VDD
S1
GND
S3
I1
I3
I5
I6
引脚输出为84 PGA封装( AC84电源) - 底视图
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
FUNC
VDD
GND
I7
I8
I9
I10
VDD
I11
GND
I12
VDD
I13
GND
I14
VDD
I15
GND
DEN
AUX15
GND
AUX14
GND
针
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
FUNC
AUX13
VDD
AUX12
GND
AUX11
VDD
GND
AUX10
AUX9
AUX8
AUX7
VDD
AUX6
VDD
AUX5
GND
AUX4
AUX3
AUX2
VDD
AUX1
AUX0
针
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
FUNC
GND
VDD
SCLK
GND
GND
DAV
GND
INEN
VDD
DEF
GND
DIS
VDD
D15
D14
GND
D13
D12
D11
D10
VDD
D9
针
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
FUNC
D8
D7
D6
D5
GND
VDD
D4
GND
D3
VDD
D2
GND
D1
VDD
D0
LFLG
GND
R0
GND
R1
VDD
R2
针
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
FUNC
GND
R3
VDD
R4
GND
R5
R6
R7
R8
GND
VDD
R9
VDD
R10
R11
R12
R13
GND
R14
R15
DISAB
S0
针
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
FUNC
GND
S1
GND
DOS
DOS
VDD
S2
GND
S3
GND
VDD
I0
I1
GND
I2
I3
I4
GND
VDD
I5
I6
VDD
引脚输出为132引线芯片载体( GC132 )
3
PDSP16515A
信号
D15:0
AUX15 : 0
TYPE
I
I
描述
在实模式下只能输入数据。在复杂的数据模式的真正组成部分。
当DEF是活性AUX15 :0被用作表3中定义来定义的工作模式。
当DEF是在活性AUX15 :0要么提供复杂的16位虚分量
输入的数据,或第二组的实际只投入。
这些管脚输出时的DAV和DEN是活跃的变换数据的实分量。
否则,他们是高阻抗。
这些管脚输出时的DAV和DEN是经变换的数据的虚部
活跃的。否则,他们是高阻抗。
DEF高缘,用于内部锁存AUX15的内容: 0 ,然后
定义的工作模式。在最简单的系统DEF是上电复位。当DEF低
内部控制逻辑复位。
系统时钟用于内部计算。
这些引脚指示移的对所发生的二进制点的数量
有条件的缩放逻辑的结果。当数据路径向右移位被限制为2个地方
每通过一次,状态15被用来表示溢出和一共只有14位移是可能的。
这个标志指示数据被加载到设备中。它变为有效响应于
INEN输入,并且可以被编程完整的,四分之一,或一前一后走在活性
一半的数据块已被加载。
使用该输入的是模式相关的。它要么是用作活性低,负荷启用,
信号对于该DIS选通,或者用它来启动一个新的块加载操作。
该输入的上升沿被用于将数据加载到设备中。
此输入的上升沿被用于从设备转储数据。在大多数应用中,可
被捆绑到该DIS输入,即使输出速率必须高于因的输入速率更高
重叠的数据块。该DIS输入在内部划分了下来。
低电平有效的信号,指示变换是完整的。变换后的数据然后将
在DOS下使用正常的顺序输出。它可以任选地编程为
延迟了24 DOS闪光灯以匹配通过PDSP16330延迟。
该输入用于使数据转储操作时的DAV已经处于活动状态。如果它被捆绑
该器件的低就会自动转储数据时, DAV变为有效。否则器件将
等待启动信号变为低电平转储操作开始之前。
只有在132引脚GC封装。当高块浮逻辑被禁止。
+ 5V引脚
接地引脚
R15:0
O
I15:0
O
DEF
I
SCLK
S3:0
I
O
LFLG
O
INEN
I
DIS
DOS
I
I
DAV
O
DEN
I
DISAB
VDD
GND
I
P
P
注。
文内的DEF , INEN , DAV和DEN的所有参考文献不包含杆指示符,表示活性
低信号。这被认为是由信号名称所隐含,并且不意味着暗示该信号的变化
功能。
功能操作
该PDSP16515A及时进行抽取,基4 ,
正向或反向快速傅里叶变换。数据加载
进入正常顺序的内部工作区的RAM ,
处理,然后倾倒在正确的顺序。与真正的
只有输入数据的处理时间可近似减半
对于一个给定的变换大小。两个真正的投入则更换一个
复杂的输入,并且以并行方式进行处理。
任一布莱克曼 - 哈里斯或汉明窗可以是
4
PDSP16515A
内部产生的,并且施加到输入的实数或
复杂的数据,没有时间损失。没有外部ROM是
需要支持这些窗口。布莱克曼 - 哈里斯
窗口提供了更好的动态范围海明
当两个紧密间隔的频率为窗口
检测到的,一个比另一个更小的数量级。它
确实,但是,减少实际的频率分辨率和
则汉明窗可以是优选的。
在该设备的进出的数据由16位的实数和表示
虚部,用16位的正弦和余弦值
包含在内部的ROM中。有条件的比例,加上
通过蝶形数据路径字增长,使
增加了动态范围。变换可以用计算
样本量无论是256或1024个数据点。 256点
选项可替换地使用,以同时执行
无论是4个64点的变换,或16个16点的转换。
在16点模式中,只能有一个矩形用
窗口中,并且数据块的不重叠是可能的。
该装置可以被配置,或者,进行连续
变换在实时应用中,或作为从处理器到
一个更通用的信号处理系统。在
连续模式中,具有256点或更低变换大小,
它包含三个内部控制单位,同时
允许要加载的新数据,本数据进行改造,
和之前的结果倾倒。另外,外部输入/
是不需要的输出缓冲。内部输入缓冲器也
允许的数据块,以由任一50%或75%的重叠,
除了不带重叠的模式。
时1024点变换将被计算,不损失
在转换时刻的输入数据,它是必要的,以
使用的输入缓冲器。这requirementcan由满足
外部缓冲存储器。
在任何真正的或复杂的方式也能够得到
通过并联连接器件的性能更高。它是那么
可以增加采样率,以使系统的
时钟用于内部操作。
该装置的操作模式是由16位控制
一个控制寄存器。这些都是通过AUX15加载: 0端口
当一个控制信号DEF是低电平有效。此端口也用于
以提供复杂的输入数据的虚分量,
并且,如果复杂的变换都将被执行,外部
三态缓冲器将需要隔离的控制信息。
当DEF是有源本应仅被启用。 DEF也是
用于初始化内部电路,并可以是一个简单的
上电复位,如果控制参数不需要
随后改变。
输入
SELECT
内存
正弦/余弦
只读存储器
左移,直到大点
有一个符号位。
16
18
倍增器
S
S
29 - 14 13 - 0
"1"
18
18
第一加法器
19Bit结果
18 - 1
0
注册网络文件
第二加法器
19Bit结果
18 - 1
0
注册网络文件
第三加法器
19Bit结果
18 - 1
17 - 0
CR
BIT3
SELECT
图。四个数据路径的一个3
的计算精度,并且对产生有害的影响
动态范围可以实现的。
在实践中,这些大词的生长只发生在两极
复杂的方波转化,甚至再会
不会发生在每一个擦肩而过。该PDSP16515A通过妥协
让蝴蝶在计算过程中有2位字增长
第一遍。这等同于忽略了最显著
的19位的最终结果,这是假定比特是一个额外的符号
位,然后选择下一个18位进行存储。在
数据精度
在一个基4快速傅里叶每次通过变换是
可以为特定的结果由生长的任一组分
一个在随后5.242因数高达4在第一通路,并
通行证。这是在每遍2和3位和间
数据路径必须考虑到这个词的增长,以避免任何
可能溢出。在数据路径的末尾的字是
保存在18位,并存储在内部RAM中。任何非
必要的话增长,以防止溢出从而造成损失
5
PDSP16515A
N
D9
D10
D12
D14
DIS
VDD
DAV
GND
AUX0
AUX2
AUX4
AUX6
AUX7
M
D8
D11
D13
D15
DEF
INEN
SCLK
AUX1
AUX3
AUX5
AUX8
L
D6
D7
AUX9
AUX10
K
D4
D5
AUX11
AUX12
J
D2
D3
AUX13
AUX14
H
GND
D1
AUX15
GND
G
D0
LFLG
DEN
I15
F
VDD
R0
I14
VDD
E
R1
R2
I12
I13
D
R3
R4
I10
I11
C
R5
R6
I8
I9
B
R7
R10
R12
R14
S0
DOS
S2
I0
I2
I4
I7
A
R8
R9
R11
R13
R15
VDD
S1
GND
S3
I1
I3
I5
I6
引脚输出为84 PGA封装( AC84电源) - 底视图
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
FUNC
VDD
GND
I7
I8
I9
I10
VDD
I11
GND
I12
VDD
I13
GND
I14
VDD
I15
GND
DEN
AUX15
GND
AUX14
GND
针
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
FUNC
AUX13
VDD
AUX12
GND
AUX11
VDD
GND
AUX10
AUX9
AUX8
AUX7
VDD
AUX6
VDD
AUX5
GND
AUX4
AUX3
AUX2
VDD
AUX1
AUX0
针
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
FUNC
GND
VDD
SCLK
GND
GND
DAV
GND
INEN
VDD
DEF
GND
DIS
VDD
D15
D14
GND
D13
D12
D11
D10
VDD
D9
针
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
FUNC
D8
D7
D6
D5
GND
VDD
D4
GND
D3
VDD
D2
GND
D1
VDD
D0
LFLG
GND
R0
GND
R1
VDD
R2
针
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
FUNC
GND
R3
VDD
R4
GND
R5
R6
R7
R8
GND
VDD
R9
VDD
R10
R11
R12
R13
GND
R14
R15
DISAB
S0
针
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
FUNC
GND
S1
GND
DOS
DOS
VDD
S2
GND
S3
GND
VDD
I0
I1
GND
I2
I3
I4
GND
VDD
I5
I6
VDD
引脚输出为132引线芯片载体( GC132 )
3
PDSP16515A
信号
D15:0
AUX15 : 0
TYPE
I
I
描述
在实模式下只能输入数据。在复杂的数据模式的真正组成部分。
当DEF是活性AUX15 :0被用作表3中定义来定义的工作模式。
当DEF是在活性AUX15 :0要么提供复杂的16位虚分量
输入的数据,或第二组的实际只投入。
这些管脚输出时的DAV和DEN是活跃的变换数据的实分量。
否则,他们是高阻抗。
这些管脚输出时的DAV和DEN是经变换的数据的虚部
活跃的。否则,他们是高阻抗。
DEF高缘,用于内部锁存AUX15的内容: 0 ,然后
定义的工作模式。在最简单的系统DEF是上电复位。当DEF低
内部控制逻辑复位。
系统时钟用于内部计算。
这些引脚指示移的对所发生的二进制点的数量
有条件的缩放逻辑的结果。当数据路径向右移位被限制为2个地方
每通过一次,状态15被用来表示溢出和一共只有14位移是可能的。
这个标志指示数据被加载到设备中。它变为有效响应于
INEN输入,并且可以被编程完整的,四分之一,或一前一后走在活性
一半的数据块已被加载。
使用该输入的是模式相关的。它要么是用作活性低,负荷启用,
信号对于该DIS选通,或者用它来启动一个新的块加载操作。
该输入的上升沿被用于将数据加载到设备中。
此输入的上升沿被用于从设备转储数据。在大多数应用中,可
被捆绑到该DIS输入,即使输出速率必须高于因的输入速率更高
重叠的数据块。该DIS输入在内部划分了下来。
低电平有效的信号,指示变换是完整的。变换后的数据然后将
在DOS下使用正常的顺序输出。它可以任选地编程为
延迟了24 DOS闪光灯以匹配通过PDSP16330延迟。
该输入用于使数据转储操作时的DAV已经处于活动状态。如果它被捆绑
该器件的低就会自动转储数据时, DAV变为有效。否则器件将
等待启动信号变为低电平转储操作开始之前。
只有在132引脚GC封装。当高块浮逻辑被禁止。
+ 5V引脚
接地引脚
R15:0
O
I15:0
O
DEF
I
SCLK
S3:0
I
O
LFLG
O
INEN
I
DIS
DOS
I
I
DAV
O
DEN
I
DISAB
VDD
GND
I
P
P
注。
文内的DEF , INEN , DAV和DEN的所有参考文献不包含杆指示符,表示活性
低信号。这被认为是由信号名称所隐含,并且不意味着暗示该信号的变化
功能。
功能操作
该PDSP16515A及时进行抽取,基4 ,
正向或反向快速傅里叶变换。数据加载
进入正常顺序的内部工作区的RAM ,
处理,然后倾倒在正确的顺序。与真正的
只有输入数据的处理时间可近似减半
对于一个给定的变换大小。两个真正的投入则更换一个
复杂的输入,并且以并行方式进行处理。
任一布莱克曼 - 哈里斯或汉明窗可以是
4
PDSP16515A
内部产生的,并且施加到输入的实数或
复杂的数据,没有时间损失。没有外部ROM是
需要支持这些窗口。布莱克曼 - 哈里斯
窗口提供了更好的动态范围海明
当两个紧密间隔的频率为窗口
检测到的,一个比另一个更小的数量级。它
确实,但是,减少实际的频率分辨率和
则汉明窗可以是优选的。
在该设备的进出的数据由16位的实数和表示
虚部,用16位的正弦和余弦值
包含在内部的ROM中。有条件的比例,加上
通过蝶形数据路径字增长,使
增加了动态范围。变换可以用计算
样本量无论是256或1024个数据点。 256点
选项可替换地使用,以同时执行
无论是4个64点的变换,或16个16点的转换。
在16点模式中,只能有一个矩形用
窗口中,并且数据块的不重叠是可能的。
该装置可以被配置,或者,进行连续
变换在实时应用中,或作为从处理器到
一个更通用的信号处理系统。在
连续模式中,具有256点或更低变换大小,
它包含三个内部控制单位,同时
允许要加载的新数据,本数据进行改造,
和之前的结果倾倒。另外,外部输入/
是不需要的输出缓冲。内部输入缓冲器也
允许的数据块,以由任一50%或75%的重叠,
除了不带重叠的模式。
时1024点变换将被计算,不损失
在转换时刻的输入数据,它是必要的,以
使用的输入缓冲器。这requirementcan由满足
外部缓冲存储器。
在任何真正的或复杂的方式也能够得到
通过并联连接器件的性能更高。它是那么
可以增加采样率,以使系统的
时钟用于内部操作。
该装置的操作模式是由16位控制
一个控制寄存器。这些都是通过AUX15加载: 0端口
当一个控制信号DEF是低电平有效。此端口也用于
以提供复杂的输入数据的虚分量,
并且,如果复杂的变换都将被执行,外部
三态缓冲器将需要隔离的控制信息。
当DEF是有源本应仅被启用。 DEF也是
用于初始化内部电路,并可以是一个简单的
上电复位,如果控制参数不需要
随后改变。
输入
SELECT
内存
正弦/余弦
只读存储器
左移,直到大点
有一个符号位。
16
18
倍增器
S
S
29 - 14 13 - 0
"1"
18
18
第一加法器
19Bit结果
18 - 1
0
注册网络文件
第二加法器
19Bit结果
18 - 1
0
注册网络文件
第三加法器
19Bit结果
18 - 1
17 - 0
CR
BIT3
SELECT
图。四个数据路径的一个3
的计算精度,并且对产生有害的影响
动态范围可以实现的。
在实践中,这些大词的生长只发生在两极
复杂的方波转化,甚至再会
不会发生在每一个擦肩而过。该PDSP16515A通过妥协
让蝴蝶在计算过程中有2位字增长
第一遍。这等同于忽略了最显著
的19位的最终结果,这是假定比特是一个额外的符号
位,然后选择下一个18位进行存储。在
数据精度
在一个基4快速傅里叶每次通过变换是
可以为特定的结果由生长的任一组分
一个在随后5.242因数高达4在第一通路,并
通行证。这是在每遍2和3位和间
数据路径必须考虑到这个词的增长,以避免任何
可能溢出。在数据路径的末尾的字是
保存在18位,并存储在内部RAM中。任何非
必要的话增长,以防止溢出从而造成损失
5