MYSON
技术
特点
MTV003N
(MTV003)
微处理器兼容显示器控制器
在绿色的显示器应用的同步信号处理。
简易命令接口外部微处理器控制。
D / A转换器,高达12V的输出。
内建自测试模式发生器。
片内时钟振荡器允许外部TTL电平的时钟信号输入端。
概述
MTV003旨在用于在数字控制的功率敏感(绿色)监控应用程序。它集成了4
主要功能模块的分立元件实现的传统,并提供一个简单的接口
微处理器控制。包括在MTV003的功能块有:同步处理, D / A转换,
自测试模式发生器和命令接口。
框图
该数据表包含的新产品信息。民生科技科技保留权利修改产品规格,恕不另行通知。
无责任承担由于使用本产品造成的。在任何授权不得销售该产品。
MTV003 2.3修订版1998年7月1日
1/13
MYSON
技术
1.0连接图
( 20引脚PDIP 300 MIL PACKAGE )
MTV003N
(MTV003)
2.0引脚说明
名字
VSS
DA0
I / O
O
针#
1
2
功能
地
(0 V).
漏极开路PWM
(脉冲宽度调制)
D / A转换器0 。
该
输出的脉冲宽度可以通过编程将数据写入
Reg10
同
8位分辨率来控制脉冲宽度的持续时间从0至255/256 。
输出频率为31.25KHz ( or15.625KHz ) 。在应用中,该
外部上拉电阻可以连接到12V所需全
量程输出。
漏极开路PWM D / A转换器1.见DA0 。
输出脉冲
宽度可以通过编程
Reg11.
漏极开路PWM D / A转换器2.见DA0 。
输出脉冲
宽度可以通过编程
Reg12.
卧式空白。
脉冲宽度和HBLANK vs.HS的延迟
输入前缘是由编程
REG7和REG6 ,
分别。
垂直的空白。
输出的脉冲宽度可以通过编程
Reg9.
晶体1 。
用于连接到振荡器。 8MHz的(或4MHz时)
晶体必须连接该引脚与引脚X2之间。适当的
电容到地,其价值取决于特定的CLof
晶体,必须连接。该引脚也可以用作直接输入
当外部振荡器。
MTV003 2.3修订版1998年7月1日
2/13
DA1
DA2
HBLANK
O
O
O
3
4
5
VBLANK
X1
O
I / O
6
7
MYSON
技术
名字
X2
I / O
O
针#
8
MTV003N
(MTV003)
HS
I
9
VS
I
10
CMDB
I
11
DCK
I
12
DIO
I / O
13
STOUT
O
14
XDA4
XDA3
XDA2
XDA1
XDA0
VDD
O
O
O
O
O
15
16
17
18
19
20
功能
水晶2.见X1 。
适当的接地电容,其值
取决于指定CLof的晶体,必须连接。对于
外部时钟源时,此引脚必须接地。
水平同步。
水平同步信号输入。的输入电平
TTL是与内部0.2V迟滞不兼容。内置50K欧姆
上拉电阻连接到该引脚。
垂直同步。
垂直同步信号的输入。的输入电平是
TTL与内部0.2V迟滞不兼容。内置50K欧姆
上拉电阻连接到该引脚。
命令接口使能器。
低电平有效引脚必须被强制
低超过DCK 16次1成功的访问
命令接口。它有一个内部50K欧姆的上拉电阻。
命令接口时钟。
该引脚用作定时基
命令接口。在串行的地址或数据部分(下)
DIO的通过计数DCKs数识别。它有一个
内部50K欧姆的上拉电阻。
命令接口的数据。
此引脚是双向引脚。一
微处理器可以通过访问任何内部命令寄存器
地址部分的协议随后随后的数据
部分。这必须完成16个全DCK周期的有效访问。
自检视频输出。
(自测试模式),该引脚为
视频
自测试模式发生器的输出引脚。发电机推动者,
模式模式,输出波段选择和输出使能是
通过编程
Reg16.
CMOS PWM D / A转换器4。见DA0 。
可以将输出脉冲宽度
可以通过编程
Reg30.
它是CMOS类型的输出。
CMOS PWM D / A转换器3.看DA0 。
可以将输出脉冲宽度
可以通过编程
Reg29.
它是CMOS类型的输出。
CMOS PWM D / A转换器2.见DA0 。
可以将输出脉冲宽度
可以通过编程
Reg28.
它是CMOS类型的输出。
CMOS PWM D / A转换器1.见DA0 。
可以将输出脉冲宽度
可以通过编程
Reg27.
它是CMOS类型的输出。
CMOS PWM D / A转换器0。见DA0 。
可以将输出脉冲宽度
可以通过编程
Reg26.
它是CMOS类型的输出。
正电源。
+5伏。 2去耦电容, 0.1用友
100微法,必须连接到VDD和地相连,如靠近器件
成为可能。
3.0功能描述
3.1晶体振荡器和时钟发生器
晶体振荡器的应被连接到8MHz的(或4MHz的)晶体。 X 1,如图1所示,可以作为
的输入源的外部时钟或输出时钟源来驱动外部MCU 。所有时间
规范基于X1的频率(或X1除以2 ) 。
3.2 PWM D / A转换器
有2种类型的D / A转换器具有8位分辨率:漏极开路型( DA0到DA2 )和CMOS型( XDA0
到XDA4 ) 。采样频率为31.25KHz或15.625KHz ,这取决于使用的晶体的。该
施加最大外部电压为12V的漏极开路型,输出脉冲宽度为可编程
MTV003 2.3修订版1998年7月1日
3/13
MYSON
技术
每个转换器通过将相应的寄存器中。
3.3同步处理器
MTV003N
(MTV003)
同步处理器包含以下功能:极性检测,存在检测,H-频率计数器
V-频率计数器和同步输入源( HS和VS )同步信号分离。它可以被编程为
通过改变SYNC引脚( HBLANK和VBLANK )检测到的极性状态和输出极性
命令接口。同步处理的时序图如图所示。 2节8.0 。内部
同步信号(水平同步和垂直同步)是由不同来源的根据以下模式中提取
操作。
模式
单独的( H + V)的
复合物( H / V)的
暂停
关闭
VS
现
不存在
现
不存在
HS
现
现
不存在
不存在
评论
HS = H或H / V同步
HS = H / V同步
-
-
1
2
3
4
3.4 H-频率表
超过10毫秒(为15.7KHz )及HCFF ( H-频率计数成品发出"start H-频率count"命令后
标记)设置
高,
该H-频率输出( HF9 - HF0 )是有效的。 H-频率的输出值通过计算
下式:
输出值= [ ( 1 / fHfreq (千赫) )× 64× 4000] / 16
H-频(kHz )
15.7
18.7
21.8
30
31.5
33.5
35.5
36.8
38
40
48
50
57
60
64
100
产值十六进制11位十进制
3FB
1019
357
855
2DD
733
215
533
1FB
507
1DD
477
1C2
450
1B2
434
1A5
421
190
400
14D
333
140
320
118
280
10A
266
0FA
250
0A0
160
容差( % )
0.0981354
0.1169591
0.1364256
0.1876172
0.1972386
0.2096436
0.2222222
0.2304147
0.2375297
0.2500000
0.3003003
0.3125000
0.3571428
0.3759398
0.4000000
0.6250000
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
3.5 V ,频率表
超过120毫秒(为50HZ )和VCFF发出"start V-频率count"命令后( V-频率计数完成标志)
设置
高,
V型频率输出( VF8 - VF0 )是有效的。的V型频率的输出值是根据计算出的
下式:
输出值= [ ( 4 / fVfreq (赫兹) )× 400万] / ( 64 ×16 )
MTV003 2.3修订版1998年7月1日
4/13
MYSON
技术
V-频率( HZ)
1
2
3
4
5
6
7
8
9
10
11
12
13
20
56.25
59.94
60
60.32
60.53
66.67
70.069
70.08
72
72.378
72.7
87
输出十六进制值9位十进制
30D
781
115
277
104
260
104
260
103
259
102
258
0EA
234
0DE
222
0DE
222
0D9
217
0D7
215
0D6
214
0B3
179
MTV003N
(MTV003)
容差( % )
0.12804
0.36101
0.38461
0.38461
0.38610
0.38759
0.42735
0.45045
0.45045
0.46082
0.46511
0.46728
0.55865
3.6命令接口
命令接口包含3个引脚。命令的每个传送由16 DCK时钟周期。该
第8 DCK时钟是对DIO的地址和方向,以及随后的8 DCK时钟是用于数据。
每个转移是通过设置CMDB的发起
低。
CMDB的引脚必须拉
高
在数据传送
完成。
- 命令格式
B0 - 4 ( ADD4
- 0)
B5
(W / RB )
B6 - 7
B8 - 15 (
DA0 - 7
)
(
DA7 - 0
)
- 寄存器分配
一。阅读转移
地址部分
ADD4-0
W / RB
B0 - 4
B5
00000
0
00001
0
00010
0
00011
0
00100
0
数据部分
DA7 - 0
B11
B12
VSPre
x
HF4
x
VF4
HVpre
HCFF
HF3
x
VF3
:寄存器地址。
:传输方向, 1 =写, 0 =读。
:保留。
:数据输入时,
W/RB=1.
数据输出时,
W/RB=0.
REG #
Reg0
Reg1
Reg2
Reg3
Reg4
B8
HPOL
x
HF7
x
VF7
B9
VPOL
x
HF6
x
VF6
B10
HSpre
x
HF5
x
VF5
B13
HSL
HF10
HF2
x
VF2
B14
VSL
HF9
HF1
Vcff
VF1
B15
x
HF8
HF0
VF8
VF0
表4
B 。写传输
地址部分
ADD4-0
W / RB
B0 - 4
B5
00000
1
00001
1
00010
1
00011
1
数据部分
DA0 - 7
B11
B12
x
Hpf1
x
x
x
Vbpl
x
x
REG #
Reg0
Reg1
Reg2
Reg3
B8
x
Vpf0
x
CLK4M
B9
x
Vpf1
x
TEST
B10
x
Hpf0
x
x
B13
x
Hbpl
x
x
B14
x
HVcvs
x
x
B15
x
x
x
x
MTV003 2.3修订版1998年7月1日
5/13