添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第916页 > MSC8144EC
飞思卡尔半导体公司
数据表:产品预览
文档编号: MSC8144EC
牧师6 , 2007年12月
MSC8144EC
FC-PBGA–783
29 mm
×
29 mm
四核数字信号
处理器
四的StarCore SC3400 DSP子系统,每个子系统与SC3400
DSP核心16 KB的L1指令高速缓冲存储器, 32字节的L1数据高速缓存,
存储器管理单元(MMU) ,扩展的可编程
中断控制器( EPIC ) ,两个通用32位定时器,
调试和分析支持,以及低功耗的等待和停止
处理方式。
芯片级仲裁和系统( CLASS ),提供全
织物无阻塞处理元件之间的仲裁
与其他发起人和M2内存, DDR SRAM控制器,
设备配置的控制和状态寄存器,以及其他
的目标。
128 KB的L2共享缓存中的指令。
512 KB的M2存储关键数据和临时数据
缓冲。
10 MB的128 b8t宽M3的内存。
96字节的引导ROM 。
三个输入时钟(共享,全球性的,差) 。
4个锁相环(系统的核心,全球性的,串行RapidIO ) 。
安全引擎( SEC0优化,以处理所有的算法
使用IPSec , IKE , WTLS / WAP , SSL / TLS和3GPP相关
使用4-加密通道,多命令链,集成
控制器的6个执行单元分配( PKEU ,德国,
AESU , AFEU , MDEU和KEU0 )和随机数
发生器(RNG) ,和XOR引擎加速奇偶校验检查
对于RAID存储应用。
代码保护功能和防克隆的支持,以防止未经授权的
访问内部的应用软件,使用7专业软
密钥来加密和散列软件在加载之前(和脱散
并在内部解密) ,安全启动机制,限制
访问M2存储区来存储明文密码,是不是
通过访问任何外部或调试接口。
高达200 MHz的时钟( 400 MHz的数据率) DDR控制器,
16/32位数据总线,支持高达1 GB的高达两家银行
并支持DDR1和DDR2 。
DMA控制器具有16个双向通道,可达1024
缓冲区描述符,以及可编程优先级,缓冲液和
复用配置。
多达八个独立的TDM模块与可编程字
大小( 2 , 4 ,8或16位) ,硬件基A律/ μ律转换,
高达128 Mbps的数据传输速率为所有通道,无缝连接
到E1或T1成帧器,并且可以用H - MVIP / H.110接口
设备, TSI ,和编解码器如AC -97 。
QUICC引擎技术子系统采用双RISC
处理器, 48 KB的多主机RAM , 48 KB的指令
RAM ,支持三种通信控制器与一个ATM
和2个千兆以太网接口,卸载调度任务
从DSP内核。
- 两个以太网控制器支持10/100/1000 Mbps的
通过MII / RMII / SMII / RGMII / SGMII和SGMII操作
使用一个4针串行解串器接口速率为1000 Mbps数据速率的协议
只。
- 在ATM控制器支持UTOPIA II级8/16位在
25/50兆赫UTOPIA / POS模式适配层
支持AAL0 , AAL2和AAL5 。
PCI设计符合PCI规范修订版2.2的
33 MHz或66 MHz的访问所有PCI地址空间。
方法SerialRapidIO 1X / 4X端点对应于1.2规范
RapidIO贸易协会,并支持读取,写入,
消息,门铃和维护访港模式访问,
和信息,并在出站模式门铃。
I / O中断集中整合所有的芯片可屏蔽中断
和非屏蔽中断源和它们路由到
INT_OUT , NMI_OUT和铁心。
UART ,允许用一个比特率全双工操作
6.25 Mbps的。
串行外设接口( SPI ) 。
四个定时器模块,每个模块有四个configurable16位定时器。
四个软件看门狗定时器( SWT )模块。
最多32个通用输入/输出( GPIO)端口,其中16个
可以被配置为可屏蔽中断输入。
I
2
C接口,允许从EEPROM设备进行引导。
8个可编程的硬件信号量。
32个虚拟屏蔽中断和一个虚拟的NMI
可以通过简单的写访问被生成。
通过串行RapidIO端口可选的引导, PCI ,我
2
C, SPI ,或
以太网接口。
注意:
本文档支持掩模组M31H 。
本文件包含有关正在开发中的产品信息。飞思卡尔储备
有权更改或终止本产品,恕不另行通知。
飞思卡尔半导体公司2007年版权所有。
目录
1
2
引脚分配和复位状态。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.1 FC- PBGA球布局图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.2信号列表通过球的位置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.6
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.1最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.2推荐工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 0.27
2.3默认的输出驱动器特性。 。 。 。 。 。 。 。 。 。 。 。 。 0.27
2.4热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.28
2.5电源特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.28
2.6直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.29
2.7 AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.34
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.64
3.1启动序列的建议。 。 。 。 。 。 。 。 。 。 0.64
3.2电源设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 0.65
3.3时钟和定时信号板布局考虑65
3.4连接指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.66
3.5外部DDR SDRAM的选择。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.74
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.75
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.75
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.76
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.76
图12.Differential V
PP
的发送器或接收器。 。 。 。 。 。 。 。 。 。 42
图13.Transmitter输出符合面具。 。 。 。 。 。 。 。 。 。 。 。 。 。 45
图14.Single频率的正弦抖动限制。 。 。 。 。 。 。 。 。 。 。 47
图15.Receiver符合输入掩码。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 48
图16.PCI交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 50
图17.PCI输入AC时序测量条件。 。 。 。 。 。 。 50
图18.PCI输出AC时序测量条件。 。 。 。 。 。 50
图19.TDM输入信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
图21.TDM输出信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
图22.UART输入时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
图23.UART输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
图24.Timer时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 53
图25.MII管理接口时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
图26.MII发送AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
图27.AC测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 55
图28.MII接收AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 55
图29.RMII发送和接收AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 56
图30.AC测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 56
图31.SMII模式信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 57
图32.RGMII AC时序和多路复用秒。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 58
图33.UTOPIA交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 59
图34.UTOPIA AC时序(外部时钟) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 59
图35.SPI交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 60
图36.SPI AC时序从模式(外部时钟) 。 。 。 。 。 。 。 60
图37.SPI AC时序主控模式(内部时钟) 。 。 。 。 。 。 61
图38.GPIO时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 61
图39.EE引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 62
图40.Test时钟时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 62
图41.Boundary扫描(JTAG )时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 63
图42.Test访问端口时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 63
图43.TRST时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 63
图44.V
DDM3
, V
DDM3IO
和V
25M3
上电序列。 。 。 。 。 64
图46.MSC8144EC机械信息, 783球的FC - PBGA
套餐。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 75
3
4
5
6
7
图列表
MSC8144EC框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
的StarCore SC3400 DSP内核子系统框图3
MSC8144EC FC- PBGA封装,顶视图。 。 。 。 。 。 。 。 。 。 4
MSC8144EC FC- PBGA封装,仰视图。 。 。 。 。 。 。五
串行解串器参考时钟输入级。 。 。 。 。 。 。 。 。 。 。 。 。 31
过冲/下冲电压V
IH
和V
IL
. . . . . . . 34
启动时序与V
DD
提出前V
DDIO
CLKIN入门V
DDIO
. . . . . . . . . . . . . . . . . . . . . . . 35
图8.时序复位配置写入。 。 。 。 。 。 。 。 。 。 。 。 。 38
图9.时序吨
DDKHMH
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
图10.DDR SDRAM输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
图11.DDR交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
图1 。
图2中。
网络连接gure 3 。
图4中。
图5中。
图6 。
图7 。
MSC8144EC四核数字信号处理器数据手册,第6
2
飞思卡尔半导体公司
DDR接口的16位/ 32位,在400 MHz的数据率
512千字节
M2
内存
10兆字节
M3
内存
128位在
400兆赫
QUICC引擎
子系统
双RISC
处理器
以太网以太网
净ATM SPI
NET
DDR
调节器
I / O中断
集中器
UART
计时器
RESET
四DSP
子系统
辑。 RapidIO的
子系统
SEMAPHORES
虚拟
中断
引导ROM
I
2
C
其他
模块
安全
发动机的核心
8 TDMS
DMA
128千字节
L2
ICACHE
PCI
环网柜
SRIO
JTAG
八TDMS
每256频道
10/100/1000 Mbps的
10/100/1000 Mbps的
SPI
16-bit/8-bit
乌托邦
1x/4x
PCI 32位
33/66 MHz的
注:箭头方向表示主站或从站。
图1. MSC8144EC框图
两个内部总线
( 128位宽每个)
中断
总线接口
IQBus
TWB
DQBus
EPIC
定时器
任务
保护
调试支持
OCE30 DPU
指令
缓存
直写
通过
卜FF器
数据
缓存
直写
卜FF器
地址
翻译
MMU
( WTB )
( WBB )
SC3400
CORE
P-巴士
XA-巴士
XB-巴士
图2的StarCore SC3400 DSP
CORE
子系统框图
MSC8144EC四核数字信号处理器数据手册,第6
飞思卡尔半导体公司
3
引脚分配和复位状态
1
引脚分配和复位状态
本部分包括MSC8144EC封装球栅阵列布局的图表和表格显示了引脚如何
分配给该程序包。
1.1
FC- PBGA焊球布局图
对FC - PBGA封装的顶视图和底视图中显示
科幻gure 3
图4
他们的球的位置的索引号。
顶视图
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
W
Y
AA
AB
AC
AD
AE
AF
AG
AH
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
MSC8144EC
图3. MSC8144EC FC- PBGA封装,顶视图
MSC8144EC四核数字信号处理器数据手册,第6
4
飞思卡尔半导体公司
底部视图
AH
AG
AF
AE
AD
AC
AB
AA
Y
W
V
U
R
P
N
M
L
K
J
H
G
F
E
D
C
B
A
1
2
3
4
MSC8144EC四核数字信号处理器数据手册,第6
飞思卡尔半导体公司
5
MSC8144EC
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27 28
T
图4. MSC8144EC FC- PBGA封装,底部视图
查看更多MSC8144ECPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    MSC8144EC
    -
    -
    -
    -
    终端采购配单精选

查询更多MSC8144EC供应信息

深圳市碧威特网络技术有限公司
 复制成功!