目录
1
2
引脚分配和复位状态。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.1 FC- PBGA球布局图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.2信号列表通过球的位置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.6
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.1最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.25
2.2推荐工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 0.27
2.3默认的输出驱动器特性。 。 。 。 。 。 。 。 。 。 。 。 。 0.27
2.4热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.28
2.5电源特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.28
2.6直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.29
2.7 AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.34
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.64
3.1启动序列的建议。 。 。 。 。 。 。 。 。 。 0.64
3.2电源设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 0.65
3.3时钟和定时信号板布局考虑65
3.4连接指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.66
3.5外部DDR SDRAM的选择。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.74
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.75
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.75
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.76
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.76
图12.Differential V
PP
的发送器或接收器。 。 。 。 。 。 。 。 。 。 42
图13.Transmitter输出符合面具。 。 。 。 。 。 。 。 。 。 。 。 。 。 45
图14.Single频率的正弦抖动限制。 。 。 。 。 。 。 。 。 。 。 47
图15.Receiver符合输入掩码。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 48
图16.PCI交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 50
图17.PCI输入AC时序测量条件。 。 。 。 。 。 。 50
图18.PCI输出AC时序测量条件。 。 。 。 。 。 50
图19.TDM输入信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 51
图21.TDM输出信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
图22.UART输入时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
图23.UART输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 52
图24.Timer时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 53
图25.MII管理接口时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
图26.MII发送AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 54
图27.AC测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 55
图28.MII接收AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 55
图29.RMII发送和接收AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 56
图30.AC测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 56
图31.SMII模式信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 57
图32.RGMII AC时序和多路复用秒。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 58
图33.UTOPIA交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 59
图34.UTOPIA AC时序(外部时钟) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 59
图35.SPI交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 60
图36.SPI AC时序从模式(外部时钟) 。 。 。 。 。 。 。 60
图37.SPI AC时序主控模式(内部时钟) 。 。 。 。 。 。 61
图38.GPIO时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 61
图39.EE引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 62
图40.Test时钟时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 62
图41.Boundary扫描(JTAG )时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 63
图42.Test访问端口时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 63
图43.TRST时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 63
图44.V
DDM3
, V
DDM3IO
和V
25M3
上电序列。 。 。 。 。 64
图46.MSC8144EC机械信息, 783球的FC - PBGA
套餐。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 75
3
4
5
6
7
图列表
MSC8144EC框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
的StarCore SC3400 DSP内核子系统框图3
MSC8144EC FC- PBGA封装,顶视图。 。 。 。 。 。 。 。 。 。 4
MSC8144EC FC- PBGA封装,仰视图。 。 。 。 。 。 。五
串行解串器参考时钟输入级。 。 。 。 。 。 。 。 。 。 。 。 。 31
过冲/下冲电压V
IH
和V
IL
. . . . . . . 34
启动时序与V
DD
提出前V
DDIO
同
CLKIN入门V
DDIO
. . . . . . . . . . . . . . . . . . . . . . . 35
图8.时序复位配置写入。 。 。 。 。 。 。 。 。 。 。 。 。 38
图9.时序吨
DDKHMH
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
图10.DDR SDRAM输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
图11.DDR交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 41
图1 。
图2中。
网络连接gure 3 。
图4中。
图5中。
图6 。
图7 。
MSC8144EC四核数字信号处理器数据手册,第6
2
飞思卡尔半导体公司