添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第494页 > MSC8126MP8000
飞思卡尔半导体公司
数据表:
文档编号: MSC8126
启14 , 5/2008
MSC8126
FC PBGA -431
20 mm
×
20 mm
四路数字信号
处理器
四个StarCore的SC140 DSP扩展内核,每个内核有SC140
DSP内核, 224的内部SRAM字节M1内存( 1436字节
数量) ,16路16K字节指令缓存(ICache ) ,四条目
写缓存,外部缓存的支持,可编程中断
控制器( PIC) ,局部中断控制器(LIC ) ,和低功耗
等待和停止处理模式。
475 KB的M2存储关键数据/临时数据缓冲。
4字节的引导ROM 。
M2访问的多核MQBus连接的M2记忆
所有四个内核,运行在核心频率与数据总线
高达128位的访问读取和高达64位的写操作,央
高效的循环仲裁器为核心对总线的访问,和原子
控制的核心和本地总线M2内存访问。
配置内部PLL通过配置信号值复位。
具有64位或32位数据和32位60x的对应系统总线
地址总线,用于多主机设计的支持,四拍爆
转让(八拍的32位数据模式)的64/32/16/8口尺寸
由内部存储器控制器控制比特, 。访问到
外部存储器或外围设备,由外部主机访问
内部资源,从支持直接访问内部
资源,包括M1和M2的记忆,并在机
仲裁多达四个主设备。
直接从接口( DSI)使用带有64分之32位从站接口
21-25位寻址和六十四分之三十二位数据传输,通过直接访问
外部主机对内部/外部资源,同步或
在同步突发能力异步访问
模式,双或单频闪模式下,写入和读取缓冲区
提高主机的带宽,字节使能信号为1/2/ 4/8字节
写粒度,降低使用滑动窗口模式进入
的地址引脚号,芯片ID解码,以允许一个CS信号
来控制多个DSP ,广播模式写入多个
DSP和大端/小端/被改写的支持。
三模信号复用: 64位DSI / 32位系统总线,
32位的DSI / 64位的系统总线,或32位的DSI / 32位的系统总线。
三UPMS ,一个GPCM ,一个灵活的存储控制器
页面模式的SDRAM机,无缝连接到各种
回忆和设备,字节使能的64位/ 32位总线宽度, 8
记忆银行的外部存储器,并且2内存银行
IPBus外设和内部存储器。
多通道DMA控制器, 16分时复用单
渠道,最多四个外围设备, DONE或DRACK
协议两个外围设备, 。服务多达16个内部
从每通道最多8内部FIFO的请求,生成FIFO
水印和饥饿的请求,基于优先级的
使用16个内部优先通道之间时分复用
水平或通道之间的循环时间复用,
与连接到本地总线或者灵活的信道配置
系统总线,并飞越传送支持绕过FIFO中。
多达四个独立的TDM模块与可编程字
大小( 2 , 4 ,8或16位) ,硬件基A律/ μ律转换,
高达128 Mbps的数据传输速率为所有通道,无缝连接
到E1或T1成帧器,并且可以用H - MVIP / H.110接口
设备, TSI ,和编解码器如AC -97 。
以太网控制器:支持10/100 Mbps的MII / RMII / SMII
包括全双工和半双工模式,全双工流
对照,乱序发送队列,可编程
最大帧长度,包括巨型帧和VLAN标记
和优先级,重发碰撞, CRC生成后
验证入站/出站数据包,地址识别
(包括精确匹配,广播地址,个人哈希检查,
组哈希校验和混杂模式) ,模式匹配,
插入带扩展或替代用于发送的帧,
VLAN标签插入, RMON统计,本地总线主控的DMA
描述符读取和缓存的访问,以及可选的复
与GPIO ( MII / RMII / SMII )或DSI /系统总线信号线
( MII / RMII ) 。
UART,具有全双工操作高达6.25 Mbps的。
多达32个通用输入/输出(GPIO )端口。
I
2
C接口,允许从EEPROM设备进行引导。
两个定时器模块,每个模块有16配置的16位定时器。
8个可编程的硬件信号量。
全局中断控制器( GIC)与中断巩固和
路由到INT_OUT , NMI_OUT和铁心; 32虚拟
可屏蔽中断(每核心8 )和四个NMI (每个虚拟
芯),它可以通过一个简单的写访问被生成。
引导选项:外部存储器,外部主机, UART ,TDM或
I
2
C.
VCOP与完全可编程的前馈信道解码,
前馈信道均衡和回溯会话。最多
400 3GPP 12.2 kbps的AMR的信道(信道解码,数
信道的线性的频率)。多达200个盲传输格式
根据3GPP标准检测( BTFD )信道。数
通道线性频率。
TCOP在对3GPP和CDMA2000标准的全面支持
涡轮解码;多达20个涡轮编码384kbps的通道; 8状态
PCCC与多项式的3G标准的支持;
基于最大后验迭代译码结构
概率(MAP),与在LOG执行的计算
域。
飞思卡尔半导体公司, 2004年, 2008年。保留所有权利。
目录
1
2
引脚分配。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.1 FC- PBGA球布局图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.2信号列表通过球的位置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.7
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.13
2.1最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.13
2.2推荐工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 0.14
2.3热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.14
2.4直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.15
2.5 AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.16
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.40
3.1启动序列的建议。 。 。 。 。 。 。 。 。 。 0.40
3.2电源设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 0.40
3.3连接指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.42
3.4外部SDRAM的选择。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.43
3.5散热考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.44
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.44
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.45
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.45
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.46
图9.时序图复位配置写入。 。 。 。 。 。
图10.Internal刻度标记间隔为内存控制器的信号。 。 。
图11.SIU时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图12.CLKOUT和CLKIN信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图13.DMA信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图14.Asynchronous单列和双闪灯模式读
时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图15.Asynchronous单列和双闪灯模式写
时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图16.Asynchronous广播写入时序图。 。 。 。 。 。
图17.DSI同步模式的信号时序图。 。 。 。 。
图18.TDM输入信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图19.TDM输出信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图20.UART输入时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图21.UART输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图22.Timer时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图23.MDIO时序关系到MDC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图24.MII模式信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图26.SMII模式信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图27.GPIO时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图28.EE引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图29.Test时钟输入时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图30.Boundary扫描(JTAG )时序图。 。 。 。 。 。 。 。 。 。 。 。
图31.Test访问端口时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图32.TRST时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图33.Core电源去耦。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图34.V
CCSYN
绕行。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图35.MSC8126机械信息, 431针FC- PBGA
套餐。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
21
22
25
26
27
29
30
30
31
32
32
33
33
34
34
35
36
37
37
38
38
39
39
41
41
45
3
4
5
6
7
图列表
图1 。
图2中。
网络连接gure 3 。
图4中。
图5中。
图6 。
图7 。
MSC8126框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
StarCore的SC140 DSP扩展内核框图。 。 3
MSC8126包,顶视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
MSC8126包,仰视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
过冲/下冲电压V
IH
和V
IL
. . . . . . . 16
启动顺序: V
DD
和V
DDH
共同提高。 。 17
启动顺序: V
DD
提出前V
DDH
与CLKIN
入门V
DDH
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
图8.上电顺序为V
DDH
和V
DD
/V
CCSYN
. . . . . 18
MSC8126四核数字信号处理器数据手册,第14
2
飞思卡尔半导体公司
SC140
扩展核心
MQBus
BOOT
只读存储器
SC140
扩展核心
128
SC140
扩展核心
SC140
扩展核心
128
64
IP硕士
SQBus
本地总线
32定时器
M2
内存
M2
内存
内存
调节器
UART
4 TDMS
TCOP
IP硕士
VCOP
锁相环/时钟
JTAG端口
IPBus2
32
PLL
JTAG
64
系统
接口
内部本地总线
SIU
注册
64
内部系统总线
IPBUS
GPIO
GIC
8硬件
SEMAPHORES
ETHERNET
直接
SLAVE
接口
( DSI)的
内存
调节器
MII / RMII / SMII
GPIO引脚
中断
RS-232
DSI端口
32/64
系统总线
32/64
DMA
图1. MSC8126框图
节目
SEQUENCER
SC140
CORE
JTAG
动力
管理
地址
注册
网络文件
地址
ALU
EOnCE
数据ALU
注册
网络文件
数据
ALU
SC140核心
Xa
Xb
P
64
64
128
M1
内存
指令
缓存
QBUS
128
PIC
的IRQ
LIC
的IRQ
MQBus
SQBus
本地总线
QBUS
银行1
QBUS
3银行
QBC
QBUS
接口
128
128
64
注:1 。
箭头表示数据传输的方向。
2.
该QBUS接口包括总线开关,写缓冲器,取单元,并定义了一个控制单元
4 QBUS银行。此外, QBC处理内部存储器争用。
图2. StarCore的SC140 DSP扩展内核框图
MSC8126四核数字信号处理器数据手册,第14
飞思卡尔半导体公司
3
引脚分配
1
1.1
引脚分配
FC- PBGA焊球布局图
本部分包括MSC8126封装球栅阵列布局和引脚分配表的图。
对FC - PBGA封装的顶视图和底视图中显示
科幻gure 3
图4
他们的球的位置的索引号。
MSC8126四核数字信号处理器数据手册,第14
4
飞思卡尔半导体公司
引脚分配
顶视图
2
B
3
V
DD
4
GND
5
GND
6
NMI ?
OUT
7
GND
8
V
DD
9
GND
10
V
DD
11
GND
12
V
DD
13
GND
14
V
DD
15
GND
16
V
DD
17
GND
18
V
DD
19
GPIO0
20
V
DD
21
V
DD
22
GND
C
GND
V
DD
TDO
S
GPIO28 HCID1
RESET
GND
V
DD
GND
V
DD
GND
V
DD
GND
GND
GPIO30 GPIO2
GPIO1
GPIO7
GPIO3
GPIO5
GPIO6
D
TDI
EE0
EE1
GND
V
DDH
HCID2
HCID3
GND
V
DD
GND
V
DD
GND
V
DD
V
DD
GPIO31 GPIO29
V
DDH
GPIO4
V
DDH
GND
GPIO8
E
TCK
TRST
TMS
HRESET GPIO27 HCID0
GND
V
DD
GND
V
DD
GND
V
DD
GND
GND
V
DD
GND
GND
GPIO9 GPIO13 GPIO10 GPIO12
F
PO
RESET
RST
CONF
NMI
HA29
HA22
GND
V
DD
V
DD
V
DD
GND
V
DD
GND
V
DD
ETHRX_ ETHTX_
GPIO20 GPIO18 GPIO16 GPIO11 GPIO14 GPIO19
CLK
CLK
ETHCR
S
G
HA24
HA27
HA25
HA23
HA17
PWE0
V
DD
V
DD
baddr
31
BM0
ABB
V
DD
Int_
OUT
V
DD
CS1
BCTL0 GPIO15
GND
GPIO17 GPIO22
H
HA20
HA28
V
DD
HA19
TEST
PSD
CAS
PGTA
V
DD
BM1
ARTRY
AACK
DBB
HTA
V
DD
TT4
CS4
GPIO24 GPIO21
V
DD
V
DDH
A31
J
HA18
HA26
V
DD
HA13
GND
PSDA BADDR
MUX
27
baddr
30
V
DD
CLKIN
BM2
DBG
V
DD
GND
V
DD
TT3
PSDA10 BCTL1 GPIO23
GND
GPIO25
A30
K
HA15
HA21
HA16
PWE3
PWE1
POE
水库。
GND
GND
GND
GND CLKOUT
V
DD
TT2
ALE
CS2
GND
A26
A29
A28
L
HA12
HA14
HA11
V
DDH
V
DDH
BADDR BADDR
28
29
GND
GND
GND
V
DDH
GND
GND
CS3
V
DDH
A27
A25
A22
M
81
SC
HB
RST
M
HD28
HD31
V
DDH
GND
GND
V
DDH
V
DD
V
DDH
GND
GND
V
DDH
V
DDH
V
DDH
GND
V
DDH
A24
A21
26
N
HD26
HD30
HD29
HD24
PWE2
V
DDH
HWBS
0
HBCS
GND
GND
HRDS
BG
HCS
CS0
PSDWE GPIO26
A23
A20
P
HD20
HD27
HD25
HD23
HWBS
3
HWBS
6
HWBS
7
HWBS
2
HWBS
4
HWBS
5
HWBS
HCLKIN
1
GND
GND
SYN
V
CCSYN
GND
GND
TA
BR
PSD
VAL
DP0
V
DDH
GND
A19
R
HD18
V
DDH
GND
HD22
TSZ1
TSZ3
GBL
V
DD
V
DD
V
DD
TT0
DP7
DP6
DP3
TS
DP2
A17
A18
A16
T
HD17
HD21
HD1
HD0
TSZ0
TSZ2
TBST
V
DD
D16
TT1
D21
D23
DP5
DP4
DP1
D30
GND
A15
A14
U
HD16
HD19
HD2
D2
D3
D6
D8
D9
D11
D14
D15
D17
D19
D22
D25
D26
D28
D31
V
DDH
A12
A13
V
HD3
V
DDH
GND
D0
D1
D4
D5
D7
D10
D12
D13
D18
D20
GND
D24
D27
D29
A8
A9
A10
A11
W
HD6
HD5
HD4
GND
GND
V
DDH
V
DDH
GND
HDST1 HDST0
V
DDH
GND
HD40
V
DDH
HD33
V
DDH
HD32
GND
GND
A7
A6
Y
HD7
HD15
V
DDH
HD9
V
DD
HD60
HD58
GND
V
DDH
HD51
GND
V
DDH
HD43
GND
V
DDH
GND
HD37
HD34
V
DDH
A4
A5
AA
V
DD
HD14
HD12
HD10
HD63
HD59
GND
V
DDH
HD54
HD52
V
DDH
GND
V
DDH
HD46
GND
HD42
HD38
HD35
A0
A2
A3
AB
GND
HD13
HD11
HD8
HD62
HD61
HD57
HD56
HD55
HD53
HD50
HD49
HD48
HD47
HD45
HD44
HD41
HD39
HD36
A1
V
DD
图3. MSC8126包,顶视图
MSC8126四核数字信号处理器数据手册,第14
飞思卡尔半导体公司
5
飞思卡尔半导体公司
数据表:
文档编号: MSC8126
启示录13 , 2007年12月
MSC8126
FC PBGA -431
20 mm
×
20 mm
四路数字信号
处理器
四个StarCore的SC140 DSP扩展内核,每个内核有SC140
DSP内核, 224的内部SRAM字节M1内存( 1436字节
数量) ,16路16K字节指令缓存(ICache ) ,四条目
写缓存,外部缓存的支持,可编程中断
控制器( PIC) ,局部中断控制器(LIC ) ,和低功耗
等待和停止处理模式。
475 KB的M2存储关键数据/临时数据缓冲。
4字节的引导ROM 。
M2访问的多核MQBus连接的M2记忆
所有四个内核,运行在核心频率与数据总线
高达128位的访问读取和高达64位的写操作,央
高效的循环仲裁器为核心对总线的访问,和原子
控制的核心和本地总线M2内存访问。
配置内部PLL通过配置信号值复位。
具有64位或32位数据和32位60x的对应系统总线
地址总线,用于多主机设计的支持,四拍爆
转让(八拍的32位数据模式)的64/32/16/8口尺寸
由内部存储器控制器控制比特, 。访问到
外部存储器或外围设备,由外部主机访问
内部资源,从支持直接访问内部
资源,包括M1和M2的记忆,并在机
仲裁多达四个主设备。
直接从接口( DSI)使用带有64分之32位从站接口
21-25位寻址和六十四分之三十二位数据传输,通过直接访问
外部主机对内部/外部资源,同步或
在同步突发能力异步访问
模式,双或单频闪模式下,写入和读取缓冲区
提高主机的带宽,字节使能信号为1/2/ 4/8字节
写粒度,降低使用滑动窗口模式进入
的地址引脚号,芯片ID解码,以允许一个CS信号
来控制多个DSP ,广播模式写入多个
DSP和大端/小端/被改写的支持。
三模信号复用: 64位DSI / 32位系统总线,
32位的DSI / 64位的系统总线,或32位的DSI / 32位的系统总线。
三UPMS ,一个GPCM ,一个灵活的存储控制器
页面模式的SDRAM机,无缝连接到各种
回忆和设备,字节使能的64位/ 32位总线宽度, 8
记忆银行的外部存储器,并且2内存银行
IPBus外设和内部存储器。
多通道DMA控制器, 16分时复用单
渠道,最多四个外围设备, DONE或DRACK
协议两个外围设备, 。服务多达16个内部
从每通道最多8内部FIFO的请求,生成FIFO
水印和饥饿的请求,基于优先级的
使用16个内部优先通道之间时分复用
水平或通道之间的循环时间复用,
与连接到本地总线或者灵活的信道配置
系统总线,并飞越传送支持绕过FIFO中。
多达四个独立的TDM模块与可编程字
大小( 2 , 4 ,8或16位) ,硬件基A律/ μ律转换,
高达128 Mbps的数据传输速率为所有通道,无缝连接
到E1或T1成帧器,并且可以用H - MVIP / H.110接口
设备, TSI ,和编解码器如AC -97 。
以太网控制器:支持10/100 Mbps的MII / RMII / SMII
包括全双工和半双工模式,全双工流
对照,乱序发送队列,可编程
最大帧长度,包括巨型帧和VLAN标记
和优先级,重发碰撞, CRC生成后
验证入站/出站数据包,地址识别
(包括精确匹配,广播地址,个人哈希检查,
组哈希校验和混杂模式) ,模式匹配,
插入带扩展或替代用于发送的帧,
VLAN标签插入, RMON统计,本地总线主控的DMA
描述符读取和缓存的访问,以及可选的复
与GPIO ( MII / RMII / SMII )或DSI /系统总线信号线
( MII / RMII ) 。
UART,具有全双工操作高达6.25 Mbps的。
多达32个通用输入/输出(GPIO )端口。
I
2
C接口,允许从EEPROM设备进行引导。
两个定时器模块,每个模块有16配置的16位定时器。
8个可编程的硬件信号量。
全局中断控制器( GIC)与中断巩固和
路由到INT_OUT , NMI_OUT和铁心; 32虚拟
可屏蔽中断(每核心8 )和四个NMI (每个虚拟
芯),它可以通过一个简单的写访问被生成。
引导选项:外部存储器,外部主机, UART ,TDM或
I
2
C.
VCOP与完全可编程的前馈信道解码,
前馈信道均衡和回溯会话。最多
400 3GPP 12.2 kbps的AMR的信道(信道解码,数
信道的线性的频率)。多达200个盲传输格式
根据3GPP标准检测( BTFD )信道。数
通道线性频率。
TCOP在对3GPP和CDMA2000标准的全面支持
涡轮解码;多达20个涡轮编码384kbps的通道; 8状态
PCCC与多项式的3G标准的支持;
基于最大后验迭代译码结构
概率(MAP),与在LOG执行的计算
域。
飞思卡尔半导体公司, 2004年, 2007年。保留所有权利。
目录
1
2
引脚分配。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.1 FC- PBGA球布局图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.2信号列表通过球的位置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.7
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.13
2.1最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.13
2.2推荐工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 0.14
2.3热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.14
2.4直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.15
2.5 AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.16
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.40
3.1启动序列的建议。 。 。 。 。 。 。 。 。 。 0.40
3.2电源设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 0.40
3.3连接指南。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.42
3.4外部SDRAM的选择。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.43
3.5散热考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.44
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.44
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.45
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.45
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.46
图9.时序图复位配置写入。 。 。 。 。 。
图10.Internal刻度标记间隔为内存控制器的信号。 。 。
图11.SIU时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图12.CLKOUT和CLKIN信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图13.DMA信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图14.Asynchronous单列和双闪灯模式读
时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图15.Asynchronous单列和双闪灯模式写
时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图16.Asynchronous广播写入时序图。 。 。 。 。 。
图17.DSI同步模式的信号时序图。 。 。 。 。
图18.TDM输入信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图19.TDM输出信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图20.UART输入时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图21.UART输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图22.Timer时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图23.MDIO时序关系到MDC 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图24.MII模式信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图26.SMII模式信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图27.GPIO时机。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图28.EE引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图29.Test时钟输入时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图30.Boundary扫描(JTAG )时序图。 。 。 。 。 。 。 。 。 。 。 。
图31.Test访问端口时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图32.TRST时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图33.Core电源去耦。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图34.V
CCSYN
绕行。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
图35.MSC8126机械信息, 431针FC- PBGA
套餐。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
21
22
25
26
27
29
30
30
31
32
32
33
33
34
34
35
36
37
37
38
38
39
39
41
41
45
3
4
5
6
7
图列表
图1 。
图2中。
网络连接gure 3 。
图4中。
图5中。
图6 。
图7 。
MSC8126框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
StarCore的SC140 DSP扩展内核框图。 。 3
MSC8126包,顶视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
MSC8126包,仰视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6
过冲/下冲电压V
IH
和V
IL
. . . . . . . 16
启动顺序: V
DD
和V
DDH
共同提高。 。 17
启动顺序: V
DD
提出前V
DDH
与CLKIN
入门V
DDH
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
图8.上电顺序为V
DDH
和V
DD
/V
CCSYN
. . . . . 18
MSC8126四核数字信号处理器数据手册,第13
2
飞思卡尔半导体公司
SC140
扩展核心
MQBus
BOOT
只读存储器
SC140
扩展核心
128
SC140
扩展核心
SC140
扩展核心
128
64
IP硕士
SQBus
本地总线
32定时器
M2
内存
M2
内存
内存
调节器
UART
4 TDMS
TCOP
IP硕士
VCOP
锁相环/时钟
JTAG端口
IPBus2
32
PLL
JTAG
64
系统
接口
内部本地总线
SIU
注册
64
内部系统总线
IPBUS
GPIO
GIC
8硬件
SEMAPHORES
ETHERNET
直接
SLAVE
接口
( DSI)的
内存
调节器
MII / RMII / SMII
GPIO引脚
中断
RS-232
DSI端口
32/64
系统总线
32/64
DMA
图1. MSC8126框图
节目
SEQUENCER
SC140
CORE
JTAG
动力
管理
地址
注册
网络文件
地址
ALU
EOnCE
数据ALU
注册
网络文件
数据
ALU
SC140核心
Xa
Xb
P
64
64
128
M1
内存
指令
缓存
QBUS
128
PIC
的IRQ
LIC
的IRQ
MQBus
SQBus
本地总线
QBUS
银行1
QBUS
3银行
QBC
QBUS
接口
128
128
64
注:1 。
箭头表示数据传输的方向。
2.
该QBUS接口包括总线开关,写缓冲器,取单元,并定义了一个控制单元
4 QBUS银行。此外, QBC处理内部存储器争用。
图2. StarCore的SC140 DSP扩展内核框图
MSC8126四核数字信号处理器数据手册,第13
飞思卡尔半导体公司
3
引脚分配
1
1.1
引脚分配
FC- PBGA焊球布局图
本部分包括MSC8126封装球栅阵列布局和引脚分配表的图。
对FC - PBGA封装的顶视图和底视图中显示
科幻gure 3
图4
他们的球的位置的索引号。
MSC8126四核数字信号处理器数据手册,第13
4
飞思卡尔半导体公司
引脚分配
顶视图
2
B
3
V
DD
4
GND
5
GND
6
NMI ?
OUT
7
GND
8
V
DD
9
GND
10
V
DD
11
GND
12
V
DD
13
GND
14
V
DD
15
GND
16
V
DD
17
GND
18
V
DD
19
GPIO0
20
V
DD
21
V
DD
22
GND
C
GND
V
DD
TDO
S
GPIO28 HCID1
RESET
GND
V
DD
GND
V
DD
GND
V
DD
GND
GND
GPIO30 GPIO2
GPIO1
GPIO7
GPIO3
GPIO5
GPIO6
D
TDI
EE0
EE1
GND
V
DDH
HCID2
HCID3
GND
V
DD
GND
V
DD
GND
V
DD
V
DD
GPIO31 GPIO29
V
DDH
GPIO4
V
DDH
GND
GPIO8
E
TCK
TRST
TMS
HRESET GPIO27 HCID0
GND
V
DD
GND
V
DD
GND
V
DD
GND
GND
V
DD
GND
GND
GPIO9 GPIO13 GPIO10 GPIO12
F
PO
RESET
RST
CONF
NMI
HA29
HA22
GND
V
DD
V
DD
V
DD
GND
V
DD
GND
V
DD
ETHRX_ ETHTX_
GPIO20 GPIO18 GPIO16 GPIO11 GPIO14 GPIO19
CLK
CLK
ETHCR
S
G
HA24
HA27
HA25
HA23
HA17
PWE0
V
DD
V
DD
baddr
31
BM0
ABB
V
DD
Int_
OUT
V
DD
CS1
BCTL0 GPIO15
GND
GPIO17 GPIO22
H
HA20
HA28
V
DD
HA19
TEST
PSD
CAS
PGTA
V
DD
BM1
ARTRY
AACK
DBB
HTA
V
DD
TT4
CS4
GPIO24 GPIO21
V
DD
V
DDH
A31
J
HA18
HA26
V
DD
HA13
GND
PSDA BADDR
MUX
27
baddr
30
V
DD
CLKIN
BM2
DBG
V
DD
GND
V
DD
TT3
PSDA10 BCTL1 GPIO23
GND
GPIO25
A30
K
HA15
HA21
HA16
PWE3
PWE1
POE
水库。
GND
GND
GND
GND CLKOUT
V
DD
TT2
ALE
CS2
GND
A26
A29
A28
L
HA12
HA14
HA11
V
DDH
V
DDH
BADDR BADDR
28
29
GND
GND
GND
V
DDH
GND
GND
CS3
V
DDH
A27
A25
A22
M
81
SC
HB
RST
M
HD28
HD31
V
DDH
GND
GND
V
DDH
V
DD
V
DDH
GND
GND
V
DDH
V
DDH
V
DDH
GND
V
DDH
A24
A21
26
N
HD26
HD30
HD29
HD24
PWE2
V
DDH
HWBS
0
HBCS
GND
GND
HRDS
BG
HCS
CS0
PSDWE GPIO26
A23
A20
P
HD20
HD27
HD25
HD23
HWBS
3
HWBS
6
HWBS
7
HWBS
2
HWBS
4
HWBS
5
HWBS
HCLKIN
1
GND
GND
SYN
V
CCSYN
GND
GND
TA
BR
PSD
VAL
DP0
V
DDH
GND
A19
R
HD18
V
DDH
GND
HD22
TSZ1
TSZ3
GBL
V
DD
V
DD
V
DD
TT0
DP7
DP6
DP3
TS
DP2
A17
A18
A16
T
HD17
HD21
HD1
HD0
TSZ0
TSZ2
TBST
V
DD
D16
TT1
D21
D23
DP5
DP4
DP1
D30
GND
A15
A14
U
HD16
HD19
HD2
D2
D3
D6
D8
D9
D11
D14
D15
D17
D19
D22
D25
D26
D28
D31
V
DDH
A12
A13
V
HD3
V
DDH
GND
D0
D1
D4
D5
D7
D10
D12
D13
D18
D20
GND
D24
D27
D29
A8
A9
A10
A11
W
HD6
HD5
HD4
GND
GND
V
DDH
V
DDH
GND
HDST1 HDST0
V
DDH
GND
HD40
V
DDH
HD33
V
DDH
HD32
GND
GND
A7
A6
Y
HD7
HD15
V
DDH
HD9
V
DD
HD60
HD58
GND
V
DDH
HD51
GND
V
DDH
HD43
GND
V
DDH
GND
HD37
HD34
V
DDH
A4
A5
AA
V
DD
HD14
HD12
HD10
HD63
HD59
GND
V
DDH
HD54
HD52
V
DDH
GND
V
DDH
HD46
GND
HD42
HD38
HD35
A0
A2
A3
AB
GND
HD13
HD11
HD8
HD62
HD61
HD57
HD56
HD55
HD53
HD50
HD49
HD48
HD47
HD45
HD44
HD41
HD39
HD36
A1
V
DD
图3. MSC8126包,顶视图
MSC8126四核数字信号处理器数据手册,第13
飞思卡尔半导体公司
5
查看更多MSC8126MP8000PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    MSC8126MP8000
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:97671959 复制

电话:171-4729-9698(微信同号)
联系人:周小姐,171-4729-9698微信同号,无线联通更快捷!
地址:体验愉快问购元件!帮您做大生意!!深圳市福田区3037号南光捷佳大厦2418室
MSC8126MP8000
NXP
24+
1001
431-BGA
★体验愉快问购元件!!就找我吧!《停产物料》
QQ: 点击这里给我发消息 QQ:229754250 复制

电话:0755-83254070/18680328178
联系人:李小姐
地址:深圳市福田区华强北街道荔村社区振兴路120号赛格科技工业园4栋9层9B10房
MSC8126MP8000
NXP代理
21+
32000
NXP-2017
全新原装现货,质量保证,可开税票,可出样品!
QQ: 点击这里给我发消息

电话:18926544209/18025435189
联系人:夏小姐/朱先生
地址:深圳市福田区华强北街道福强社区振华路89号恒邦时代大厦1栋1514
MSC8126MP8000
NXP代理
24+
32000
NXP-2017
百分百原装现货,价格优势,欢迎查询!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
MSC8126MP8000
FREESCALE
22+
32570
QFPBGA
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
MSC8126MP8000
NXP USA Inc.
21+
12540
SMD
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号2-1-1102
MSC8126MP8000
√ 欧美㊣品
▲10/11+
9014
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
MSC8126MP8000
√ 欧美㊣品
▲10/11+
8881
贴◆插
【dz37.com】实时报价有图&PDF
查询更多MSC8126MP8000供应信息

深圳市碧威特网络技术有限公司
 复制成功!