添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第163页 > MSC7119VM1200
飞思卡尔半导体公司
数据表
文档编号: MSC7119
启8 , 4/2008
MSC7119
低成本的16位DSP与
DDR控制器和10/100
Mbps以太网MAC
StarCore公司
SC1400 DSP内核扩展与SC1400 DSP
核心, 256的内部SRAM M1内存字节, 16路16字节
指令缓存(ICache ) ,四条目写入缓冲器,可编程
中断控制器( PIC ) ,以及低功耗等待和停止
处理方式。
192 KB的M2存储关键数据和临时数据
缓冲。
8个字节的引导ROM 。
AHB-精简版交叉开关,允许并行数据传输
4主端口和6个从端口,每个端口之间
连接到AHB-精简版巴士;固定式或循环优先级
可编程每个从端口;可编程巴士停车场
每一个从端口;低功率模式。
内部PLL产生高达300 MHz的时钟为SC1400核心
和高达150兆赫的纵横制交换机,DMA通道的M2
内存和其他外围设备。
时钟合成模块提供PLL输入时钟的predivision ;
内部定时器和DDR模块的独立时钟;
可编程操作的SC1400低功耗停止模式;
该装置的不同区域的独立的停机。
增强的16位宽的主机接口( HDI16 )提供了一个无缝
连接行业标准的微型计算机,
微处理器和DSP ,也可以用8位的主机操作
数据总线,如果与DSP56300 HI08完全兼容使
从外部主机侧。
支持字节 DDR内存控制器使长达一个
32位数据总线;无缝连接到150 MHz的14位页面模式
DDR -RAM ; 14位外部地址总线,支持高达1 GB的;
和16位或32位的外部数据总线。
具有独立的读缓冲区可编程存储器接口,
对于各缓冲器的可编程预测读取的特征,以及写
缓冲区。
系统控制单元进行软件看门狗定时器功能;
包括了AHB-精简版从可编程总线超时监测
巴士;包括总线错误检测和可编程超时
显示器上的AHB-精简版的主总线;并具有地址
出的范围的检测在每个交叉开关总线。
事件端口收集和计数重要的信号事件,包括
DMA和中断请求和触发事件,如中断,
断点, DMA传输,或唤醒事件;工作单位
独立地,按顺序,或外部触发;可以使用
独立或与OCE10 。
MAP-BGA–400
17 mm
×
17 mm
多通道DMA控制器, 32分时复用
单向信道,基于优先级的时间复
使用32个内部优先级通道,固定或间
循环优先级的操作,主要,次要环结构,
DONE或申请单位DRACK协议。
两个独立的TDM模块具有独立的接收和
传输,共享可编程帧同步和时钟,
可编程字长( 8位或16位) ,硬件的基
A律/ μ律转换,每个TDM高达50 Mbps的数据传输速率,最高可达
128通道,无缝连接E1 / T1帧和MVIP ,
中汽南方,和H.110总线。
与支持以太网控制器为10/100 Mbps的MII / RMII
设计符合IEEE标准。 802.3 , 802.3u标准 , 802.3X ,
和协议802.3ac ;与内部接收和发送FIFO和一个
FIFO控制器;通过其自身的直接访问内部存储器
DMA控制器;全双工和半双工操作;可编程
最大帧长度;虚拟局域网(VLAN)标签
并优先支持;发送FIFO之后重发
碰撞; CRC生成和验证入站和
出站数据包;和地址识别,包括
淫乱,广播,单独的地址。散列/精确匹配,
和组播哈希匹配。
UART,具有全双工操作高达5.0 Mbps的。
最多41个通用输入/输出( GPIO )端口。
I
2
C接口,允许从EEPROM器件高达1启动
兆字节。
两个四定时器模块,每个模块有16配置16位
定时器。
fieldBIST 单元检测,并提供可视化领域的可能性不大
具有高可用性的系统故障,以确保结构
完整性,该设备工作在额定速度时,不受
可靠性的缺陷,并为部分或完全报告诊断
设备的不可操作性。
标准JTAG接口,可以方便地集成到系统中
固件和内置片上仿真( OCE10 )模块。
通过通过8位或16位访问可选的引导外部主机
在HDI16 ,我
2
C或SPI的使用在引导ROM访问串行SPI
闪存/ EEPROM器件;在引导过程中不同的时钟选项
以打开或关闭使用各种输入频率范围的锁相环。
飞思卡尔半导体公司, 2004年, 2008年。保留所有权利。
目录
1
2
引脚分配。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.1 MAP- BGA焊球布局图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.2信号列表通过球的位置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.6
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.17
2.1最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.17
2.2推荐工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 0.18
2.3热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.19
2.4直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.19
2.5 AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.21
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.41
3.1散热设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.41
3.2电源设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 0.42
3.3估算电源使用计算。 。 。 。 。 。 。 。 。 。 。 。 。 0.49
3.4复位和引导。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.51
3.5 DDR内存系统的指导。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.54
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.57
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.58
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.58
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.59
网络连接gure 8 。
图9 。
网络连接gure 10 。
图11 。
图12 。
图13 。
图14 。
图15 。
图16 。
图17 。
图18 。
图19 。
图20 。
图21 。
图22 。
图23 。
图24 。
图25 。
图26 。
图27 。
图28 。
图29 。
图30 。
图31 。
图32 。
图33 。
图34 。
图35 。
图36 。
图37 。
TDM接收信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
TDM传输信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
以太网接收信号配时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
以太网接收信号配时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
异步输入信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
串行管理通道定时。 。 。 。 。 。 。 。 。 。 。 。 。
读时序图,单数据选通。 。 。 。 。 。 。 。
读时序图,双数据选通。 。 。 。 。 。 。 。
写时序图,单数据选通。 。 。 。 。 。 。 。 。
写时序图,双数据选通。 。 。 。 。 。 。 。
主机DMA读时序图, HPCR [ OAD ] = 0 。 。
主机DMA写时序图, HPCR [ OAD ] = 0 。 。
I2C时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
UART输入时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
UART输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
EE引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
EVNT引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
GPI / GPO引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
测试时钟输入时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
边界扫描( JTAG)时序图。 。 。 。 。 。 。 。 。 。
测试访问端口时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
TRST时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电压排序情况1 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电压排序案例2 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电压排序案例3 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电压排序案例4 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电压排序案例5 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
PLL电源滤波电路。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
SSTL端接技术。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
SSTL功率值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
28
29
29
30
30
31
33
33
34
34
35
35
36
37
37
37
38
38
39
40
40
40
43
44
45
46
47
48
54
55
3
4
5
6
7
图列表
图1 。
图2中。
网络连接gure 3 。
图4中。
图5中。
图6 。
图7 。
MSC7119框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
MSC7119模压阵列处理球栅阵列
( MAP- BGA ) ,顶视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4
MSC7119模压阵列处理球栅阵列
( MAP- BGA ) ,仰视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
时序图的复位配置写入。 。 。 。 25
DDR DRAM的输入时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
DDR DRAM输出时序图。 。 。 。 。 。 。 。 。 。 。 。 。 27
DDR DRAM交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 28
MSC7119数据手册,第8
2
飞思卡尔半导体公司
JTAG端口
DMA
( 32频道)
JTAG
AMDMA
ASM2
MUX
64
128
128
64
到IPBus
SC1400
CORE
OCE10
M2
SRAM
( 192 KB)
引导ROM
( 8 KB )
内存
接口
外部总线
32
跟踪
卜FF器
( 8 KB )
DSP
EXTENDED
CORE
64
128
ASEMI
64
IPBUS
中断控制
单位
指令
缓存
( 16 KB)
EXTENDED
CORE
接口
AMIC
128
中断
HDI16
PORT
TDM
AHB-精简版交叉开关
MUX
ASTH
64
主持人
接口
(HDI16)
32
2 TDMS
APB桥
锁相环/时钟
建业
AMEC
64
ASAPB
32
锁相环/时钟
I
2
C
RS-232
GPIO
I
2
C
UART
GPIO
系统CTRL
64
64
64
64
ASIB
32
IB桥
128
M1
SRAM
( 256 KB )
ASM1
P XA XB
柔夷花序
32
看门狗
事件端口
BTMS
活动
ETHERNET
苹果
注:箭头表示
转移的方向。
MII / RMII
电磁干扰
为了DMA
到/从OCE10
计时器
IPBUS
图1. MSC7119框图
MSC7119数据手册,第8
飞思卡尔半导体公司
3
引脚分配
1
1.1
引脚分配
MAP- BGA焊球布局图
顶视图
1
2
GND
本部分包括MSC7119封装球栅阵列布局和引脚分配表的图。
在MAP - BGA封装的顶部和底部视图显示在
图2
科幻gure 3
他们的球的位置的索引号。
3
DQM1
4
DQS2
5
CK
6
CK
7
HD15
8
HD12
9
HD10
10
HD7
11
HD6
12
HD4
13
HD1
14
HD0
15
GND
16
BM3
17
NC
18
NC
19
NC
20
NC
A
GND
B
V
DDM
NC
CS0
DQM2
DQS3
DQS0
CKE
WE
HD14
HD11
HD8
HD5
HD2
NC
BM2
NC
NC
NC
NC
NC
C
D24
D30
D25
CS1
DQM3
DQM0
DQS1
RAS
CAS
HD13
HD9
HD3
NC
NC
NC
NC
NC
NC
NC
NC
D
V
DDM
D28
D27
GND
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDC
NC
NC
NC
E
GND
D26
D31
V
DDM
V
DDM
V
DDC
V
DDC
V
DDC
V
DDC
V
DDM
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDC
V
DDC
NC
NC
NC
F
V
DDM
D15
D29
V
DDC
V
DDC
V
DDC
GND
GND
GND
V
DDM
V
DDM
GND
GND
GND
V
DDIO
V
DDC
V
DDC
NC
NC
NC
G
GND
D13
GND
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
NC
NC
NC
H
D14
D12
D11
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
NC
HA2
HA1
J
D10
V
DDM
D9
V
DDM
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDC
HA3
HACK
HREQ
K
D0
GND
D8
V
DDC
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
HA0
HDDS
HDS
L
D1
GND
D3
V
DDC
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDIO
V
DDC
HCS2
HCS1
HRW
M
D2
V
DDM
D5
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDC
V
DDC
SDA
UTXD
URXD
N
D4
D6
V
REF
V
DDM
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDC
V
DDC
CLKIN
SCL
V
SSPLL
P
D7
D17
D16
V
DDM
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
PORESET
TPSEL V
DDPLL
R
GND
D19
D18
V
DDM
V
DDM
V
DDM
GND
V
DDM
GND
V
DDM
GND
GND
V
DDIO
GND
V
DDIO
V
DDIO
V
DDC
TDO
EE0
TEST0
T
V
DDM
D20
D22
V
DDM
V
DDM
V
DDC
V
DDM
V
DDM
V
DDC
V
DDM
V
DDM
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDC
V
DDC
MDIO
TMS
HRESET
U
GND
D21
D23
V
DDM
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
COL
TCK
TRST
V
V
DDM
NC
A13
A11
A10
A5
A2
BA0
NC
EVNT0 EVNT4 T0TCK T1RFS
T1TD
TX_ER
RXD2
RXD0
TX_EN
CRS
TDI
W
GND
V
DDM
A12
A8
A7
A6
A3
NC
EVNT1 EVNT2 T0RFS T0TFS
T1RD
T1TFS
TXD2
RXD3
TXD1
TXCLK RX_ER
MDC
Y
V
DDM
GND
A9
A1
A0
A4
BA1
NMI
EVNT3 T0RCK
T0RD
TOTD
T1RCK T1TCK
TXD3
RXCLK
TXD0
RXD1
GND
RX_DV
图2. MSC7119成型阵列处理球栅阵列( MAP- BGA ) ,顶视图
MSC7119数据手册,第8
4
飞思卡尔半导体公司
引脚分配
底部视图
20
A
NC
19
NC
18
NC
17
NC
16
BM3
15
GND
14
HD0
13
HD1
12
HD4
11
HD6
10
HD7
9
HD10
8
HD12
7
HD15
6
CK
5
CK
4
DQS2
3
DQM1
2
GND
1
GND
B
NC
NC
NC
NC
NC
BM2
NC
HD2
HD5
HD8
HD11
HD14
WE
CKE
DQS0
DQS3
DQM2
CS0
NC
V
DDM
C
NC
NC
NC
NC
NC
NC
NC
NC
HD3
HD9
HD13
CAS
RAS
DQS1
DQM0
DQM3
CS1
D25
D30
D24
D
NC
NC
NC
V
DD
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
GND
D27
D28
V
DDM
E
NC
NC
NC
V
DD
V
DD
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDM
V
DD
V
DD
V
DD
V
DD
V
DDM
V
DDM
D31
D26
GND
F
NC
NC
NC
V
DD
V
DD
V
DDIO
GND
GND
GND
V
DDM
V
DDM
GND
GND
GND
V
DD
V
DD
V
DD
D29
D15
V
DDM
G
NC
NC
NC
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
GND
D13
GND
H
HA1
HA2
NC
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
D11
D12
D14
J
HREQ
HACK
HA3
V
DD
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
V
DDM
D9
V
DDM
D10
K
HDS
HDDS
HA0
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DD
D8
GND
D0
L
HRW
HCS1
HCS2
V
DD
V
DDIO
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DD
D3
GND
D1
M
URXD
UTXD
SDA
V
DD
V
DD
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
D5
V
DDM
D2
N
V
SSPLL
SCL
CLKIN
V
DD
V
DD
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
V
DDM
V
REF
D6
D4
P
V
DDPLL
TPSEL
PORESET
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
V
DDM
D16
D17
D7
R
TEST0
EE0
TDO
V
DD
V
DDIO
V
DDIO
GND
V
DDIO
GND
GND
V
DDM
GND
V
DDM
GND
V
DDM
V
DDM
V
DDM
D18
D19
GND
T
HRESET
TMS
MDIO
V
DD
V
DD
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDM
V
DDM
V
DD
V
DDM
V
DDM
V
DD
V
DDM
V
DDM
D22
D20
V
DDM
U
TRST
TCK
COL
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DDM
D23
D21
GND
V
TDI
CRS
TX_EN
RXD0
RXD2
TX_ER
T1TD
T1RFS T0TCK EVNT4 EVNT0
NC
BA0
A2
A5
A10
A11
A13
NC
V
DDM
W
MDC
RX_ER TXCLK
TXD1
RXD3
TXD2
T1TFS
T1RD
T0TFS T0RFS EVNT2 EVNT1
NC
A3
A6
A7
A8
A12
V
DDM
GND
Y
RX_DV
GND
RXD1
TXD0
RXCLK
TXD3
T1TCK T1RCK
TOTD
T0RD
T0RCK EVNT3
NMI
BA1
A4
A0
A1
A9
GND
V
DDM
图3. MSC7119成型阵列处理球栅阵列( MAP- BGA ) ,底视图
MSC7119数据手册,第8
飞思卡尔半导体公司
5
飞思卡尔半导体公司
数据表
文档编号: MSC7119
牧师6 , 7/2007
MSC7119
低成本的16位DSP与
DDR控制器和
10/100 Mbps以太网MAC
StarCore公司
SC1400 DSP内核扩展与SC1400 DSP
核心, 256的内部SRAM M1内存字节, 16路16字节
指令缓存(ICache ) ,四条目写入缓冲器,可编程
中断控制器( PIC ) ,以及低功耗等待和停止
处理方式。
192 KB的M2存储关键数据和临时数据
缓冲。
8个字节的引导ROM 。
AHB-精简版交叉开关,允许并行数据传输
4主端口和6个从端口,每个端口之间
连接到AHB-精简版巴士;固定式或循环优先级
可编程每个从端口;可编程巴士停车场
每一个从端口;低功率模式。
内部PLL产生高达300 MHz的时钟为SC1400核心
和高达150兆赫的纵横制交换机,DMA通道的M2
内存和其他外围设备。
时钟合成模块提供PLL输入时钟的predivision ;
内部定时器和DDR模块的独立时钟;
可编程操作的SC1400低功耗停止模式;
该装置的不同区域的独立的停机。
增强的16位宽的主机接口( HDI16 )提供了一个无缝
连接行业标准的微型计算机,
微处理器和DSP ,也可以用8位的主机操作
数据总线,如果与DSP56300 HI08完全兼容使
从外部主机侧。
支持字节 DDR内存控制器使长达一个
32位数据总线;无缝连接到150 MHz的14位页面模式
DDR -RAM ; 14位外部地址总线,支持高达1 GB的;
和16位或32位的外部数据总线。
具有独立的读缓冲区可编程存储器接口,
对于各缓冲器的可编程预测读取的特征,以及写
缓冲区。
系统控制单元进行软件看门狗定时器功能;
包括了AHB-精简版从可编程总线超时监测
巴士;包括总线错误检测和可编程超时
显示器上的AHB-精简版的主总线;并具有地址
出的范围的检测在每个交叉开关总线。
事件端口收集和计数重要的信号事件,包括
DMA和中断请求和触发事件,如中断,
断点, DMA传输,或唤醒事件;工作单位
独立地,按顺序,或外部触发;可以使用
独立或与OCE10 。
MAP-BGA–400
17 mm
×
17 mm
多通道DMA控制器, 32分时复用
单向信道,基于优先级的时间复
使用32个内部优先级通道,固定或间
循环优先级的操作,主要,次要环结构,
DONE或申请单位DRACK协议。
两个独立的TDM模块具有独立的接收和
传输,共享可编程帧同步和时钟,
可编程字长( 8位或16位) ,硬件的基
A律/ μ律转换,每个TDM高达50 Mbps的数据传输速率,最高可达
128通道,无缝连接E1 / T1帧和MVIP ,
中汽南方,和H.110总线。
与支持以太网控制器为10/100 Mbps的MII / RMII
设计符合IEEE标准。 802.3 , 802.3u标准 , 802.3X ,
和协议802.3ac ;与内部接收和发送FIFO和一个
FIFO控制器;通过其自身的直接访问内部存储器
DMA控制器;全双工和半双工操作;可编程
最大帧长度;虚拟局域网(VLAN)标签
并优先支持;发送FIFO之后重发
碰撞; CRC生成和验证入站和
出站数据包;和地址识别,包括
淫乱,广播,单独的地址。散列/精确匹配,
和组播哈希匹配。
UART,具有全双工操作高达5.0 Mbps的。
最多41个通用输入/输出( GPIO )端口。
I
2
C接口,允许从EEPROM器件高达1启动
兆字节。
两个四定时器模块,每个模块有16配置16位
定时器。
fieldBIST 单元检测,并提供可视化领域的可能性不大
具有高可用性的系统故障,以确保结构
完整性,该设备工作在额定速度时,不受
可靠性的缺陷,并为部分或完全报告诊断
设备的不可操作性。
标准JTAG接口,可以方便地集成到系统中
固件和内置片上仿真( OCE10 )模块。
通过通过8位或16位访问可选的引导外部主机
在HDI16 ,我
2
C或SPI的使用在引导ROM访问串行SPI
闪存/ EEPROM器件;在引导过程中不同的时钟选项
以打开或关闭使用各种输入频率范围的锁相环。
飞思卡尔半导体公司, 2004年, 2007年。保留所有权利。
目录
1
2
引脚分配。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.1 FC- PBGA球布局图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.4
1.2信号列表通过球的位置。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.6
电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.17
2.1最大额定值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.17
2.2推荐工作条件。 。 。 。 。 。 。 。 。 。 。 。 。 0.18
2.3热特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.19
2.4直流电气特性。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.19
2.5 AC时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.21
硬件设计考虑。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.41
3.1散热设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.41
3.2电源设计注意事项。 。 。 。 。 。 。 。 。 。 。 。 。 0.42
3.3估算电源使用计算。 。 。 。 。 。 。 。 。 。 。 。 。 0.44
3.4复位和引导。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.46
3.5 DDR内存系统的指导。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.49
订购信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.52
包装信息。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.53
产品文档。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.53
修订历史。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.54
图6 。
图7 。
网络连接gure 8 。
图9 。
网络连接gure 10 。
图11 。
图12 。
图13 。
图14 。
图15 。
图16 。
图17 。
图18 。
图19 。
图20 。
图21 。
图22 。
图23 。
图24 。
图25 。
图26 。
图27 。
图28 。
图29 。
图30 。
图31 。
图32 。
图33 。
DDR DRAM输出时序图。 。 。 。 。 。 。 。 。 。 。 。 。
DDR DRAM交流测试负载。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
TDM接收信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
TDM传输信号。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
以太网接收信号配时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
以太网接收信号配时。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
异步输入信号时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
串行管理通道定时。 。 。 。 。 。 。 。 。 。 。 。 。
读时序图,单数据选通。 。 。 。 。 。 。 。
读时序图,双数据选通。 。 。 。 。 。 。 。
写时序图,单数据选通。 。 。 。 。 。 。 。 。
写时序图,双数据选通。 。 。 。 。 。 。 。
主机DMA读时序图, HPCR [ OAD ] = 0 。 。
主机DMA写时序图, HPCR [ OAD ] = 0 。 。
I2C时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
UART输入时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
UART输出时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
EE引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
EVNT引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
GPI / GPO引脚时序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
测试时钟输入时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
边界扫描( JTAG)时序图。 。 。 。 。 。 。 。 。 。
测试访问端口时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
TRST时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
电压排序。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
PLL电源滤波电路。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
SSTL端接技术。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
SSTL功率值。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
27
28
28
29
29
30
30
31
33
33
34
34
35
35
36
37
37
37
38
38
39
40
40
40
43
43
49
50
3
4
5
6
7
图列表
图1 。
图2中。
网络连接gure 3 。
图4中。
图5中。
MSC7119框图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 3
MSC7119模压阵列处理球栅阵列
( MAP- BGA ) ,顶视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 4
MSC7119模压阵列处理球栅阵列
( MAP- BGA ) ,仰视图。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。五
时序图的复位配置写入。 。 。 。 25
DDR DRAM的输入时序图。 。 。 。 。 。 。 。 。 。 。 。 。 。 26
MSC7119 10/100 Mbps以太网MAC数据手册,第6
2
飞思卡尔半导体公司
JTAG端口
DMA
( 32频道)
JTAG
AMDMA
ASM2
MUX
64
128
128
64
到IPBus
SC1400
CORE
OCE10
M2
SRAM
( 192 KB)
引导ROM
( 8 KB )
内存
接口
外部总线
32
跟踪
卜FF器
( 8 KB )
DSP
EXTENDED
CORE
64
128
ASEMI
64
IPBUS
中断控制
单位
指令
缓存
( 16 KB)
EXTENDED
CORE
接口
AMIC
128
中断
HDI16
PORT
TDM
AHB-精简版交叉开关
MUX
ASTH
64
主持人
接口
(HDI16)
32
2 TDMS
APB桥
锁相环/时钟
建业
AMEC
64
ASAPB
32
锁相环/时钟
I
2
C
RS-232
GPIO
I
2
C
UART
GPIO
系统CTRL
64
64
64
64
ASIB
32
IB桥
128
M1
SRAM
( 256 KB )
ASM1
P XA XB
柔夷花序
32
看门狗
事件端口
BTMS
活动
ETHERNET
苹果
注:箭头表示
转移的方向。
MII / RMII
电磁干扰
为了DMA
到/从OCE10
计时器
IPBUS
图1. MSC7119框图
MSC7119 10/100 Mbps以太网MAC数据手册,第6
飞思卡尔半导体公司
3
引脚分配
1
1.1
引脚分配
FC- PBGA焊球布局图
顶视图
1
2
GND
本部分包括MSC7119封装球栅阵列布局和引脚分配表的图。
在MAP - BGA封装的顶部和底部视图显示在
图2
科幻gure 3
他们的球的位置的索引号。
3
DQM1
4
DQS2
5
CK
6
CK
7
HD15
8
HD12
9
HD10
10
HD7
11
HD6
12
HD4
13
HD1
14
HD0
15
GND
16
BM3
17
NC
18
NC
19
NC
20
NC
A
GND
B
V
DDM
NC
CS0
DQM2
DQS3
DQS0
CKE
WE
HD14
HD11
HD8
HD5
HD2
NC
BM2
NC
NC
NC
NC
NC
C
D24
D30
D25
CS1
DQM3
DQM0
DQS1
RAS
CAS
HD13
HD9
HD3
NC
NC
NC
NC
NC
NC
NC
NC
D
V
DDM
D28
D27
GND
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDC
NC
NC
NC
E
GND
D26
D31
V
DDM
V
DDM
V
DDC
V
DDC
V
DDC
V
DDC
V
DDM
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDC
V
DDC
NC
NC
NC
F
V
DDM
D15
D29
V
DDC
V
DDC
V
DDC
GND
GND
GND
V
DDM
V
DDM
GND
GND
GND
V
DDIO
V
DDC
V
DDC
NC
NC
NC
G
GND
D13
GND
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
NC
NC
NC
H
D14
D12
D11
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
NC
HA2
HA1
J
D10
V
DDM
D9
V
DDM
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDC
HA3
HACK
HREQ
K
D0
GND
D8
V
DDC
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
HA0
HDDS
HDS
L
D1
GND
D3
V
DDC
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDIO
V
DDC
HCS2
HCS1
HRW
M
D2
V
DDM
D5
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDC
V
DDC
SDA
UTXD
URXD
N
D4
D6
V
REF
V
DDM
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDC
V
DDC
CLKIN
SCL
V
SSPLL
P
D7
D17
D16
V
DDM
V
DDM
V
DDM
GND
GND
GND
GND
GND
GND
GND
GND
V
DDIO
V
DDIO
V
DDC
PORESET
TPSEL V
DDPLL
R
GND
D19
D18
V
DDM
V
DDM
V
DDM
GND
V
DDM
GND
V
DDM
GND
GND
V
DDIO
GND
V
DDIO
V
DDIO
V
DDC
TDO
EE0
TEST0
T
V
DDM
D20
D22
V
DDM
V
DDM
V
DDC
V
DDM
V
DDM
V
DDC
V
DDM
V
DDM
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDC
V
DDC
MDIO
TMS
HRESET
U
GND
D21
D23
V
DDM
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
V
DDC
COL
TCK
TRST
V
V
DDM
NC
A13
A11
A10
A5
A2
BA0
NC
EVNT0 EVNT4 T0TCK T1RFS
T1TD
TX_ER
RXD2
RXD0
TX_EN
CRS
TDI
W
GND
V
DDM
A12
A8
A7
A6
A3
NC
EVNT1 EVNT2 T0RFS T0TFS
T1RD
T1TFS
TXD2
RXD3
TXD1
TXCLK RX_ER
MDC
Y
V
DDM
GND
A9
A1
A0
A4
BA1
NMI
EVNT3 T0RCK
T0RD
TOTD
T1RCK T1TCK
TXD3
RXCLK
TXD0
RXD1
GND
RX_DV
图2. MSC7119成型阵列处理球栅阵列( MAP- BGA ) ,顶视图
MSC7119 10/100 Mbps以太网MAC数据手册,第6
4
飞思卡尔半导体公司
引脚分配
底部视图
20
A
NC
19
NC
18
NC
17
NC
16
BM3
15
GND
14
HD0
13
HD1
12
HD4
11
HD6
10
HD7
9
HD10
8
HD12
7
HD15
6
CK
5
CK
4
DQS2
3
DQM1
2
GND
1
GND
B
NC
NC
NC
NC
NC
BM2
NC
HD2
HD5
HD8
HD11
HD14
WE
CKE
DQS0
DQS3
DQM2
CS0
NC
V
DDM
C
NC
NC
NC
NC
NC
NC
NC
NC
HD3
HD9
HD13
CAS
RAS
DQS1
DQM0
DQM3
CS1
D25
D30
D24
D
NC
NC
NC
V
DD
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
V
DDM
GND
D27
D28
V
DDM
E
NC
NC
NC
V
DD
V
DD
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDM
V
DD
V
DD
V
DD
V
DD
V
DDM
V
DDM
D31
D26
GND
F
NC
NC
NC
V
DD
V
DD
V
DDIO
GND
GND
GND
V
DDM
V
DDM
GND
GND
GND
V
DD
V
DD
V
DD
D29
D15
V
DDM
G
NC
NC
NC
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
GND
D13
GND
H
HA1
HA2
NC
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
D11
D12
D14
J
HREQ
HACK
HA3
V
DD
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
V
DDM
D9
V
DDM
D10
K
HDS
HDDS
HA0
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DD
D8
GND
D0
L
HRW
HCS1
HCS2
V
DD
V
DDIO
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DD
D3
GND
D1
M
URXD
UTXD
SDA
V
DD
V
DD
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
D5
V
DDM
D2
N
V
SSPLL
SCL
CLKIN
V
DD
V
DD
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
V
DDM
V
REF
D6
D4
P
V
DDPLL
TPSEL
PORESET
V
DD
V
DDIO
V
DDIO
GND
GND
GND
GND
GND
GND
GND
GND
V
DDM
V
DDM
V
DDM
D16
D17
D7
R
TEST0
EE0
TDO
V
DD
V
DDIO
V
DDIO
GND
V
DDIO
GND
GND
V
DDM
GND
V
DDM
GND
V
DDM
V
DDM
V
DDM
D18
D19
GND
T
HRESET
TMS
MDIO
V
DD
V
DD
V
DDIO
V
DDIO
V
DDIO
V
DDIO
V
DDM
V
DDM
V
DD
V
DDM
V
DDM
V
DD
V
DDM
V
DDM
D22
D20
V
DDM
U
TRST
TCK
COL
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DD
V
DDM
D23
D21
GND
V
TDI
CRS
TX_EN
RXD0
RXD2
TX_ER
T1TD
T1RFS T0TCK EVNT4 EVNT0
NC
BA0
A2
A5
A10
A11
A13
NC
V
DDM
W
MDC
RX_ER TXCLK
TXD1
RXD3
TXD2
T1TFS
T1RD
T0TFS T0RFS EVNT2 EVNT1
NC
A3
A6
A7
A8
A12
V
DDM
GND
Y
RX_DV
GND
RXD1
TXD0
RXCLK
TXD3
T1TCK T1RCK
TOTD
T0RD
T0RCK EVNT3
NMI
BA1
A4
A0
A1
A9
GND
V
DDM
图3. MSC7119成型阵列处理球栅阵列( MAP- BGA ) ,底视图
MSC7119 10/100 Mbps以太网MAC数据手册,第6
飞思卡尔半导体公司
5
查看更多MSC7119VM1200PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    MSC7119VM1200
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:800888908 复制
电话:755-83241160(高端器件渠道商)/83950019/83950895/83950890
联系人:Sante Zhang/Mollie
地址:總部地址:UNIT D18 3/FWONG KING INDUSTRIAL BUILDINGNO.2-4 TAI YAU STREETKL
深圳地址:深圳市龍崗區坂田街道永香路創匯
MSC7119VM1200
FREESCA
19+
1368
BGA
假一罚万,全新原装库存现货,可长期订货
QQ:
电话:0755-82574045
联系人:张女士
地址:广东省深圳市福田区华强北赛格广场66楼6608B
MSC7119VM1200
FREESCALE
21+22+
27000
BGA
原装正品
QQ:
电话:0755-82574045
联系人:张女士
地址:广东省深圳市福田区华强北赛格广场66楼6608B
MSC7119VM1200
FREESCALE
1619+
92
BGA
原装正品,支持实单
QQ: 点击这里给我发消息 QQ:2885518697 复制

电话:18025408677
联系人:张先生
地址:深圳市福田区赛格广场5610B
MSC7119VM1200
NXP
22+
3585
MAP-BGA
NXP原厂窗口,华南区一级现货分销商/军用合供方,原
QQ: 点击这里给我发消息 QQ:2885518696 复制 点击这里给我发消息 QQ:3002627836 复制

电话:+86 18025419171
联系人:江小姐
地址:福田区赛格广场5610B
MSC7119VM1200
NXP
22+
3585
MAP-BGA
NXP原厂窗口,华南区一级现货分销商/军用合供方,原
QQ: 点击这里给我发消息 QQ:287673858 复制

电话:0755-82533534
联系人:欧阳
地址:深圳市福田区华强北街道上步路上步工业区201栋316室
MSC7119VM1200
FREESCALE
1619+
92
QQ: 点击这里给我发消息 QQ:729272152 复制 点击这里给我发消息 QQ:1484215649 复制

电话:021-51875986/51872153
联系人:陈小姐 张先生
地址:上海市黄浦区北京东路668号科技京城西楼
MSC7119VM1200
FREESCALE
21+
29000
BGA
全新原装,欢迎订购!
QQ: 点击这里给我发消息 QQ:229754250 复制

电话:0755-83254070/18680328178
联系人:李小姐
地址:深圳市福田区华强北街道荔村社区振兴路120号赛格科技工业园4栋9层9B10房
MSC7119VM1200
NXP代理
21+
32000
NXP-2017
全新原装现货,质量保证,可开税票,可出样品!
QQ: 点击这里给我发消息 QQ:2891128682 复制

电话:18823461028
联系人:李
地址:华强北街道荔村社区振兴路120号赛格科技园4栋西6层C6A10
MSC7119VM1200
NXP
24+
82800
原厂封装
原厂授权一级代理,专注军工、汽车、医疗、工业、新能源、电力!
QQ: 点击这里给我发消息 QQ:800118233 复制
电话:0755-83051566
联系人:李小姐
地址:深圳市宝安区河东工业区A栋313-318
MSC7119VM1200
FREESCALE
22+
32570
QFPBGA
进口原装公司现货
查询更多MSC7119VM1200供应信息

深圳市碧威特网络技术有限公司
 复制成功!