OKI半导体
ML2302
录制和播放LSI ,内置的2位ADPCM2支持FIFO
FEDL2302DIGEST-05
发行日期: 2004年12月27日
概述
所述ML2302是一种记录和再现的LSI与内置FIFO存储器,用于缓冲。它采用了全新的2位
ADPCM2算法除了常规的4位OKIADPCM和4位OKIADPCM2算法。
所述ML2302工作在2.7至3.6伏,并且支持各种应用。
特点
内置2 1024位的FIFO
(使用8kHz的采样频率和4比特ADPCM当缓冲的32毫秒时间)
支持五种压缩算法进行记录和回放:
2位OKIADPCM2 ; 4/5 /6/ 7位OKIADPCM2 ; 4位OKIADPCM ; 8位/ 16位PCM直; 8位冲电气(OKI)
非线性PCM
源振荡频率16.384兆赫
采样频率( FSAM )
4.0 12.8千赫( OKIADPCM2 )
4.0至25.6千赫(8位直接PCM )
支持8位总线接口。
内置的语音电平检测功能( VAC)
内置噪声注入功能
支持外接DAC接口。
内置音量控制电路
(0 dB到-44分贝: -2 dB步, -44 dB到-80 dB的: -4 dB步进)
内置14位A / D转换器和14位D / A转换器
内置了低通滤波器(LPF )
(记录侧:模拟滤波器,播放端:数字滤波器)
内置扬声器放大器( 100毫瓦, 8Ω )
电源电压: +2.7至+3.6 V
包
: 64引脚塑料TQFP ( TQFP64 -P - 1010-0.50 -K ) ( ML2302TB )
: 71针W - CSP
1/24
FEDL2302DIGEST-05
OKI半导体
ML2302
引脚说明
针
( WCSP )
H 2 ,G 2,
F2 ,G1
F3, F1,
E2, E1
G7
H9
J2
G3
H3
E7
F8
F7
针
( TQFP )
1到8
符号
TYPE
描述
双向数据总线。
从外部微控制器的命令和数据的输入和
存储器,以及状态和数据输出到外部
微控制器和内存。
写脉冲输入。该引脚脉冲“L”时,命令或
语音数据被输入到D7到D0引脚。
读脉冲输入。该引脚脉冲“L”时的状态或语音
数据被输出到D7到D0 。
接受把脉冲和脉冲读取时,该引脚为“L” 。
语音数据被输入或输出到与从D7到D0当该引脚
为“H” 。
该引脚在录制过程中输出“ L”电平,回放,
或暂停。
在该管脚接受命令为“H” 。
“H”,表示有在FIFO存储器中的数据。
在播放过程中,语音合成开始时EMP变为
为“L” 。活性的“H”可以改变为主动的“L” 。
“ H”电平表示有一半以上的FIFO中
内存。
“ H”电平表示FIFO存储器已满的数据。中
播放时,该引脚为“H”,并且数据不能被写入FIFO中
内存。在记录过程中,数据FIFO后不写入
内存已满的数据。
活性的“H”可以改变为主动的“L” 。
该引脚应设置为“L ”电平,通常与被设定在一个“H”的
当使用DMA水平。
当选择DMA传送, “ H”电平DREQL输出
信号以请求DMA传输。活性的“H”可以改变为
活性的“L” 。
INPUT TO
DACKL
当DMA传送是由允许一个信号
DMA控制器。当DACKL为“L” ,
IOW
和
IOR
信号
接受的。
活性的“L ”,可以通过命令输入变为活跃的“H” 。
如果不使用DMA传输,设置该引脚为“H”级。
写脉冲输入写入外部存储器数据ML2302
DMA传送期间。如果不使用DMA传输,设置该引脚为
“ H”电平。
读脉冲输入到DMA中读取ML2302数据
传输。
如果不使用DMA传输,设置该引脚为“H”级。
当外部A / D转换器被用于16位的串行数据输入管脚。
如果不使用外部A / D转换器,设置该引脚为“ L”电平。
当外部的D / A转换器被用于16位的串行数据输入管脚。
D7为0
I / O
47
48
64
63
62
41
43
44
WR
RD
CS
D / C
忙
CBUSY
EMP
MID
I
I
I
I
O
O
O
O
G9
45
FUL
O
F9
H5
42
55
CH
DREQL
I
O
J5
56
DACKL
I
G6
54
IOW
I
J6
H4
G4
53
59
60
IOR
ADSD
DASD
I
I
O
5/24