集成
电路
系统公司
MK9173-01
MK9173-15
视频同步锁相PLL
概述
该MK9173-01和MK9173-15提供模拟PLL
电路块来实现一个频率倍增器。因为
该设备被配置为使用外部分频器的PLL电路
时钟反馈路径中,一个大的除法器可以用来产生一个
大型倍频比。在使用这是非常有用
低频率的输入时钟以产生高频
输出时钟。该MK9173-01 / 15包含一个相位检测器,
电荷泵,环路滤波器,和电压控制振荡器
(VCO) 。该ICS674-01可以用作外部反馈
分频器。
在MK9173-01 / -15的一个常见的应用是
实现视频同步锁相回路。因为这,
该MK9173-01 / -15输入的负向操作
时钟边沿。
该MK9173-01 / 15引脚和功能兼容的
AV9173-01 / 15 。请参阅第4页关于业绩
不同之处。对于新的视频同步锁定的设计,请参考
ICS673-01 , ICS1522或ICS1523 。
特点
设计,以取代在大多数应用中AV9173
相位检测器/ VCO电路块
理想的同步锁相系统
参考时钟范围12 kHz至1M的赫全
输出时钟范围
输出时钟范围为1.25 75米赫兹( -01 ) ,以0.625
37.5兆赫( -15 ) ,见表1条件
片上环路滤波器
单5伏电源
低功耗CMOS技术
小型8引脚SOIC封装
框图
集成电路系统有限公司赛525街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
MDS 9173-01 / 15 B
121400
MK9173-01
MK9173-15
引脚配置
引脚说明
针
数
1
2
3
4
5
6
7
8
引脚名称
FBIN
IN
GND
FS0
OE
CLK1
VDD
CLK2
TYPE
输入
输入
—
输入
输入
产量
—
产量
描述
反馈输入
输入参考同步脉冲
地
频率选择0输入
OUTPUT ENABLE
时钟输出1
电源(+ 5V)
时钟输出2 (分频-2时钟1 )
表1 :允许输入频率输出频率(输出以MHz为单位) MK9173-01
( MK9173-15输出正好1/2 MK9173-01频率运行)
f
IN
(千赫)
12
≤
f
IN
≤
14千赫
14 < F
IN
≤
17千赫
17 < F
IN
≤
30千赫
30 < F
IN
≤
35千赫
35 < F
IN
≤
1000千赫
f
OUT
为FS = 0( MHz)的
CLK1输出
CLK2输出
44.0 75
22.0 37.5
30.0 75
15.0 37.5
25.0 75
12.5 37.5
15.0 75
7.5至37.5
10.0 75
5.0至37.5
f
OUT
为FS = 1( MHz)的
CLK1输出
CLK2输出
11.0到18.75
5.5到9.375
7.5至18.75
3.75到9.375
6.25到18.75
3.125到9.375
3.75到18.75
1.875到9.375
2.5 18.75
1.25 9.375
集成电路系统有限公司赛525街圣何塞 CA 95126 ( 408 ) 295-9800电话www.icst.com
2
MK9173-01
MK9173-15
使用在MK9173-01 / 15
同步锁相应用
大多数视频源,例如视频摄像机,是异步的,
自由运行的设备。数字化视频或同步一个
视频信号源到另一个自由运行的参考视频源,一
视频“同步锁相” (发电机锁)电路是必需的。该
MK9173-01和MK9173-15集成的模拟模块
这使任务更容易。
在完整的视频同步锁相电路,初级的功能
该MK9173-01和MK9173-15是提供模拟
需要的电路以生成内的视频点时钟
PLL 。本申请中被示于图1中的输入
对于这个电路的参考信号是在水平
同步(H- SYNC)信号。如果复合视频
正在使用的参考源,对h -sync脉冲必须
从复合信号中分离出来。视频同步分离器
电路,例如美国国家半导体LM1881 ,可以是
用于此目的。
在图1所示的时钟反馈分频器是一个数字
在PLL内使用分频器乘以基准
频率。它的分频比建立多少个视频点
时钟周期出现每股H同步脉冲。例如,如果880像素
时钟是每水平同步脉冲所需的,则分频比被设置
到880。因此,共同的H同步频率和外部
分频比建立的像点时钟频率:
AC规格( VCO频率) ,输入低至12kHz的
(如NTSC或PAL水平同步)都可以使用。
输出钩起坐MK9173-01和MK9173-15是
由所期望的像点时钟频率所决定的。主
考虑的是内部VCO其工作在
频率范围为10兆赫到75兆赫。由于该
可选VCO输出分频器和附加分压器
输出CLK2 ,四个不同的输出频率范围可以是
实现的。下表列出了这些范围和
相应的设备配置。
FS0国家
0
0
1
1
OutputUsed
CLK1
CLK2
CLK1
CLK2
FrequencyRange
MK9173-01
10-75MHz
5-37.5MHz
2.5-18.75MHz
1.25 - 9.375兆赫
FrequencyRange
MK9173-15
5-37.5MHz
2.5 - 18.75 MHz的
1.25 - 9.375兆赫
0.625-4.6875兆赫
请注意,两个输出, CLK1和CLK2 ,可在
操作,即使只有一个经由外部反馈
时钟分频器。
引脚5 , OE ,在逻辑低两个三态CLK1和CLK2
输入。此功能可用于恢复点时钟控制到
系统时钟,当不处于同步锁定模式(因此,当在
同步锁相模式下,系统点时钟必须三态) 。
当未使用,输入FS0和OE必须连接到GND
(逻辑低电平)或VDD (高电平) 。
对于VCO / PLL操作的进一步讨论,因为它适用于
该MK9173-01和MK9173-15 ,请参阅AV9170
应用笔记。该AV9170是固定的类似设备
反馈分频器的偏斜控制应用。
f
O u那样牛逼
=
f
I N
N,其中N是外部的分频比
两个输入引脚和FBIN只响应负向
输入信号的时钟边沿。该H- SYNC信号必须
在12 kHz至100万赫兹的范围和稳定的恒定频率
(低时钟抖动),用于建立一个稳定的输出时钟。
请参阅应用简介( AB01 )关于其他详细信息
使用输入频率低于25kHz的。通过以下的
在这个简短的指南,并满足在测试条件
图1: MK9173-01 / -15在一个视频同步锁定系统典型应用
集成电路系统有限公司赛525街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
3
MK9173-01
MK9173-15
使用MK9173-01 / 15
更换AV9173-01 / 15
提高我们的晶圆代工厂的交货周期在AV917x家庭
产品带领我们介绍MK917x家庭。该
MK917x已经被设计为一个0.6微米CMOS工艺制造,
而AV917x设备都在1.2微米工艺。
有旧的和新的特性的差异
产品可能导致在应用程序的问题。该
最常见的问题是增加了抖动。
设计注意事项
与旧( AV)和新的主要区别( MK )
产品是在MK系列是建立在一个更快的过程。对
弥补这个过程中的差异,我们建议
下面的设计考虑因素。
1.由于MK系列是快,好的电源
去耦是更重要的。电路板布局其中工程
以及与AV部分可能需要更好的去耦工作
与MK的部分。推荐的去耦是0.01 uF的
安装在尽可能靠近(内0.2" )到VDD端子(如果是
值越大,设备到位,比如0.1 uF的,请尝试更换
这与一个0.01微法的设备) 。要确定是否改善
脱钩将有助于性能,连接盘电容器
直接穿过VDD和接地引脚。修剪导线作为
短越好。
a)不要打开外部时钟反馈路径。在这样做时,
该MK917x将开始作为其最大频率运行,这
可能比你的反馈路径的逻辑快能
处理。
B)输入引脚上的快速转换减少抖动。卸下所有
过滤器或输入端上的不需要的负荷。
C)终止时钟输出线路正常。尝试添加33
欧姆的串联端接电阻。
2,由于该AV和MK之间的不同特性
件,所述的MK零件可能无法在一些可行的替代
应用程序。因此, ICS正在建立一个新的
源供应的AV一部分。
3.请记住下面的忠告锁相环,这可能
帮助你在迁移到MK917x解决问题
家庭:
对于新的视频同步锁相的应用,请考虑
ICS673-01 , ICS1522或ICS1523 。
集成电路系统有限公司赛525街圣何塞 CA 95126 ( 408 ) 295-9800电话www.icst.com
4
MK9173-01
MK9173-15
绝对最大额定值
V
DD
(参考GND) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 7.0 V
偏压下的工作温度。 。 。 。 。 。 。 。 0℃至
+70°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
–
65 ℃下,以
+150°C
电压参考GND I / O引脚。 。 。 。 。 GND
–
0.5V至V
DD
+
0.5V
功耗。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.5瓦特
超出上述上市
绝对最大额定值
上面可能会造成永久性损坏设备。这是一个应力
只有与设备,在这些或以上的业务部门所列出的任何其他条件的功能操作评级
规格是不是暗示。暴露在绝对最大额定值条件下工作会影响产品
可靠性。
电气特性
V
DD
=
+5V ±5%,
T
A
= 0℃至70℃ ,除非另有说明
DC特性
参数
输入低电压
输入高电压
输入低电平电流
输入高电流
输出低电压
1
输出高电压
1
输出高电压
1
输出高电压
1
电源电流
符号
VIL
VIH
IIL
IIH
VOL
VOH1
VOH2
VOH3
国际直拨电话
测试条件
VDD = 5V
VDD = 5V
VIN = 0V
VIN = VDD
IOL = 8毫安
IOH = -1mA ,
VDD = 5.0V
IOH = -4mA ,
VDD = 5.0V
IOH = -8mA
卸载, 50兆赫
民
—
2.0
-5
-5
—
VDD -0.4V
VDD -0.8V
2.4
—
典型值
—
—
—
—
—
—
—
—
20
最大
0.8
—
—
5
0.4
—
—
—
50
单位
V
V
A
A
V
V
V
V
mA
注意事项:
测量1.4V 1.占空比。
2.输入参考频率为25 kHz时,输出频率为25兆赫。相邻的垂直像素之间测量抖动。
3. CLK1频率适用于FS = 0。 FS = 1条件下,通过4因素分为允许CLK1范围。
集成电路系统有限公司赛525街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
5