MK1491-06
AMD的Geode 时钟源
描述
该MK1491-06是一种低成本,低抖动,
高性能时钟合成AMD的
晶洞的计算机和便携式设备
应用程序。采用专利的模拟相控锁
环(PLL )技术,该装置接受14.318
MHz晶体的输入,以产生多个输出时钟。它
提供可选的PCI局部总线和AC97音频
时钟, 24 MHz和48 MHz的时钟的超级I / O和
USB接口,以及多个参考输出。
该器件具有多种省电模式,减少
功耗。
特点
封装采用28引脚SOIC封装或28引脚SSOP
可在Pb(铅)免费
提供了对AMD的Geode所有关键时机
配套芯片
四个PCI时钟
选择PCIF多达2个输出
早期的PCI时钟可选择性
最多4个参考时钟
48 MHz的USB和串口的24MHz支持
AC97音频时钟
多种省电模式
低EMI使能引脚减少了对PCI EMI辐射
时钟(专利)
3.3 V± 5 %工作电压
框图
VDD
6
GND
5
PCI频率选择
低EMI启用
PCIF功能启用
早期的PCI启用
SLOW #
PCISTP #
PWRDWN #
音频选择
2
3
PCI
钟
PCI
EPCI / PCI
音频
时钟
固定
钟
16.394 MHz或
24.576 MHz或
49.152兆赫
48兆赫
MUX
14.318 MHz或
24兆赫
3
14.3M / 24M选择
XI
14.31818 MHz的
水晶
水晶
振荡器
14.318兆赫
XO
MDS 1491至1406年
集成电路系统公司
●
1
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
引脚分配
VDD
XI
XO
GND
14.3M (TS)的
14.3M
GND
14.3M ( SEL音频)
VDD
SLOW #
GND
FS
SEL24
VDD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
AC97音频( PEN )
PCI
VDD
PCI
PCI
GND
PCI ( EPCI # )
48M ( LE # )
VDD
24M/14.3M
VDD
GND
PCISTP #
PWRDWN #
PCI频率选择表
TS
0
0
M
M
1
1
FS
0
1
0
1
0
1
PCI
三态所有时钟
版权所有
30兆赫
33.3兆赫
25 MHZ
37.5兆赫
24M / 14.3M频率选择表
SEL24
0
1
24.0兆赫
24M/14.3M
14.31818 MHz的
PCIF使能控制
笔
引脚25
PCI
PCI
PCIF
引脚24
PCI
PCIF
PCIF
早期的PCI控制表
EPCI #
0
1
PCI (引脚22 )
1纳秒早
正常
0
M
1
PCIF继续在PCI STOP模式下运行。见表页
4.
EMI控制
LE #
0
1
ON
关闭
PCI低EMI
AC97音频频率选择
SEL AUDIO
0
M
1
AC97音频
16.9344 MHz的
24.576兆赫
49.152兆赫
传播方向是向下。
引脚说明
针
数
1, 9, 14
2
3
4, 7, 11,
17, 23
5
6
针
名字
VDD
XI
XO
GND
14.3M (TS)的
14.3M
针
TYPE
P
I
O
P
TI / O
O
引脚说明
连接至+3.3 V.必须在所有引脚的电压相同。
水晶连接。连接到14.31818 MHz晶振或输入时钟。
水晶连接。连接到14.31818 MHz晶振,或离开
未连接的时钟。
连接到地面。
14.318 MHz的输出。输入控制每个表中的所有时钟的上方。
14.318 MHz的缓冲参考时钟输出。
MDS 1491至1406年
集成电路系统公司
●
2
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
针
数
8
10
12
13
15
16
18, 20, 26
19
21
22
24
25
27
28
针
名字
14.3M ( SEL
AUDIO )
SLOW #
FS
SEL24
PWRDWN #
PCISTP #
VDD
24M/14.3M
48 ( LE # )
PCI ( EPCI # )
PCI
PCI
PCI
AC97音频
( PEN)的
针
TYPE
TI / O
I
I
I
I
I
P
O
I / O
I / O
O
O
O
TI / O
引脚说明
14.318 MHz的输出和音频选择上面的每个表输入。
PCI正常或低速模式选择4页每桌输入。
频率选择每桌PCI时钟的上方。
固定频率选择上面的每个表的输入。频率选择引脚
19.
掉电控制; 4页上的表中定义。
PCI停止断电控制; 4页上的表中定义。
连接至+3.3 V.必须在所有引脚的电压相同。
每桌固定频率时钟输出上面。
固定频率时钟输出和低EMI (扩频)启用
每个表中输入。
PCI时钟输出,可以早期。输入控制每桌早期PCI
以上。
PCI输出时钟。 PCI / PCIF控制了PEN设置每个表的上方。
PCI输出时钟。 PCI / PCIF控制了PEN设置每个表的上方。
PCI输出时钟。
音频时钟输出和PCIF功能每桌启用以上。
KEY:
I =输入
TI =三电平
O =输出
P =电源连接
(T ), I / O =输入上电时,就经过10 ms的输出
内部弱上拉电阻上存在SEL24 , EPCI # , FS , LE # , PCISTP #和SLOW # 。这些引脚
应连接到VDD或GND ,而不是悬空。在PEN , SEL音频和TS上拉电阻内部
到中级(M)。
MDS 1491至1406年
集成电路系统公司
●
3
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
掉电控制表
PCISTP PWRDWN # # # SLOW
X
0
0
1
X
X
模式
掉电
PCI停止
PCI
低
低
PCIF
低
ON
24/14.3
低
ON
14.3
低
ON
描述
所有输出低电平。 PLL的
和振荡器关闭。
PCI时钟
同步输入
离开低状态。
所有的时钟上。
1
1
X
ON
ON
ON
ON
ON
项: 1 =连到VDD ,0 =连接到地,则X =任何有效的逻辑电平,组合输入/输出
应通过一个10 kΩ的电阻连接到VDD或接地,如下图所示。
上电默认条件
针#
5
8
10
12
13
15
16
21
22
28
功能
TS
SEL AUDIO
SLOW #
FS
SEL 24
PWRDWN #
PCISTP #
LE #
EPCI #
笔
默认
M
M
1
1
1
1
1
1
1
M
所有输出启用。
条件
音频时钟(引脚28 )设置为24.576兆赫
PCI时钟设置为33.3兆赫。请参考掉电控制表的上方。
PCI频率= 33.3兆赫。
24M / 14.3M (引脚19 )设置为24兆赫。
所有的时钟运行。
PCI时钟运行。
低EMI功能OFF
22引脚设置为普通PCI信号(不是早期) 。
PCI (引脚25 )设置为PCI时钟( 33.33兆赫) 。 PCI (引脚24)设置为PCIF时钟
( 33.33兆赫) 。
MDS 1491至1406年
集成电路系统公司
●
4
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
外部元件
该MK1491-06需要一些廉价的外部
组件正常工作。脱钩
0.1μF的电容应连接在每个VDD
引脚接地,尽量靠近MK1491-06越好。
可用于33Ω的串联端接电阻
每个时钟输出。请参阅下面的讨论其它
需要适当的I / O操作的外部电阻器。该
14.3 MHz振荡器内部有盖的提供
适当的负载并联谐振晶体, CL = 18
pF的。对于调整用C的其他值
L
中,式
2*(C
L
-18 ),给每个电容值应
连接X1和地面和X2之间
地面上。
I / O结构
该MK1491-06提供了一个28针的更多功能
包装采用了独特的I / O技术。该装置
检查电期间,并在所有的I / O引脚的状态
退出掉电状态。此状态(拉
高,低或中等水平的),则确定该频率
选择和掉电模式(参见上表
2和4页) 。在加电后10ms时,输入
改变输出和时钟启动。在
图的右侧,在33Ω电阻器是正常的
输出端接电阻。在10kΩ电阻拉
低,产生一个逻辑零。弱内部上拉
电阻上存在SEL24 , EPCI # , FS , LE # ,
PCISTP #和SLOW # 。这些引脚应
直接连接到VDD或如果没有在积极GND
控制权。在PEN , SEL音频和TS内部电阻
拉来一个中级(M ) 。
33
对于选择
= 0(低)
I / O
10 k
不要为东西
“ 1 ”的选择
加载*
*注:请不要使用TTL负载。这将克服
10 kΩ的上拉下来,强行输入到逻辑1 。
MDS 1491至1406年
集成电路系统公司
●
5
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
描述
该MK1491-06是一种低成本,低抖动,
高性能时钟合成AMD的
晶洞的计算机和便携式设备
应用程序。采用专利的模拟相控锁
环(PLL )技术,该装置接受14.318
MHz晶体的输入,以产生多个输出时钟。它
提供可选的PCI局部总线和AC97音频
时钟, 24 MHz和48 MHz的时钟的超级I / O和
USB接口,以及多个参考输出。
该器件具有多种省电模式,减少
功耗。
特点
封装采用28引脚SOIC封装或28引脚SSOP
可在Pb(铅)免费
提供了对AMD的Geode所有关键时机
配套芯片
四个PCI时钟
选择PCIF多达2个输出
早期的PCI时钟可选择性
最多4个参考时钟
48 MHz的USB和串口的24MHz支持
AC97音频时钟
多种省电模式
低EMI使能引脚减少了对PCI EMI辐射
时钟(专利)
3.3 V± 5 %工作电压
框图
VDD
6
GND
5
PCI频率选择
低EMI启用
PCIF功能启用
早期的PCI启用
SLOW #
PCISTP #
PWRDWN #
音频选择
2
3
PCI
钟
PCI
EPCI / PCI
音频
时钟
固定
钟
16.394 MHz或
24.576 MHz或
49.152兆赫
48兆赫
MUX
14.318 MHz或
24兆赫
3
14.3M / 24M选择
XI
14.31818 MHz的
水晶
水晶
振荡器
14.318兆赫
XO
MDS 1491至1406年
集成电路系统公司
●
1
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
引脚分配
VDD
XI
XO
GND
14.3M (TS)的
14.3M
GND
14.3M ( SEL音频)
VDD
SLOW #
GND
FS
SEL24
VDD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
AC97音频( PEN )
PCI
VDD
PCI
PCI
GND
PCI ( EPCI # )
48M ( LE # )
VDD
24M/14.3M
VDD
GND
PCISTP #
PWRDWN #
PCI频率选择表
TS
0
0
M
M
1
1
FS
0
1
0
1
0
1
PCI
三态所有时钟
版权所有
30兆赫
33.3兆赫
25 MHZ
37.5兆赫
24M / 14.3M频率选择表
SEL24
0
1
24.0兆赫
24M/14.3M
14.31818 MHz的
PCIF使能控制
笔
引脚25
PCI
PCI
PCIF
引脚24
PCI
PCIF
PCIF
早期的PCI控制表
EPCI #
0
1
PCI (引脚22 )
1纳秒早
正常
0
M
1
PCIF继续在PCI STOP模式下运行。见表页
4.
EMI控制
LE #
0
1
ON
关闭
PCI低EMI
AC97音频频率选择
SEL AUDIO
0
M
1
AC97音频
16.9344 MHz的
24.576兆赫
49.152兆赫
传播方向是向下。
引脚说明
针
数
1, 9, 14
2
3
4, 7, 11,
17, 23
5
6
针
名字
VDD
XI
XO
GND
14.3M (TS)的
14.3M
针
TYPE
P
I
O
P
TI / O
O
引脚说明
连接至+3.3 V.必须在所有引脚的电压相同。
水晶连接。连接到14.31818 MHz晶振或输入时钟。
水晶连接。连接到14.31818 MHz晶振,或离开
未连接的时钟。
连接到地面。
14.318 MHz的输出。输入控制每个表中的所有时钟的上方。
14.318 MHz的缓冲参考时钟输出。
MDS 1491至1406年
集成电路系统公司
●
2
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
针
数
8
10
12
13
15
16
18, 20, 26
19
21
22
24
25
27
28
针
名字
14.3M ( SEL
AUDIO )
SLOW #
FS
SEL24
PWRDWN #
PCISTP #
VDD
24M/14.3M
48 ( LE # )
PCI ( EPCI # )
PCI
PCI
PCI
AC97音频
( PEN)的
针
TYPE
TI / O
I
I
I
I
I
P
O
I / O
I / O
O
O
O
TI / O
引脚说明
14.318 MHz的输出和音频选择上面的每个表输入。
PCI正常或低速模式选择4页每桌输入。
频率选择每桌PCI时钟的上方。
固定频率选择上面的每个表的输入。频率选择引脚
19.
掉电控制; 4页上的表中定义。
PCI停止断电控制; 4页上的表中定义。
连接至+3.3 V.必须在所有引脚的电压相同。
每桌固定频率时钟输出上面。
固定频率时钟输出和低EMI (扩频)启用
每个表中输入。
PCI时钟输出,可以早期。输入控制每桌早期PCI
以上。
PCI输出时钟。 PCI / PCIF控制了PEN设置每个表的上方。
PCI输出时钟。 PCI / PCIF控制了PEN设置每个表的上方。
PCI输出时钟。
音频时钟输出和PCIF功能每桌启用以上。
KEY:
I =输入
TI =三电平
O =输出
P =电源连接
(T ), I / O =输入上电时,就经过10 ms的输出
内部弱上拉电阻上存在SEL24 , EPCI # , FS , LE # , PCISTP #和SLOW # 。这些引脚
应连接到VDD或GND ,而不是悬空。在PEN , SEL音频和TS上拉电阻内部
到中级(M)。
MDS 1491至1406年
集成电路系统公司
●
3
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
掉电控制表
PCISTP PWRDWN # # # SLOW
X
0
0
1
X
X
模式
掉电
PCI停止
PCI
低
低
PCIF
低
ON
24/14.3
低
ON
14.3
低
ON
描述
所有输出低电平。 PLL的
和振荡器关闭。
PCI时钟
同步输入
离开低状态。
所有的时钟上。
1
1
X
ON
ON
ON
ON
ON
项: 1 =连到VDD ,0 =连接到地,则X =任何有效的逻辑电平,组合输入/输出
应通过一个10 kΩ的电阻连接到VDD或接地,如下图所示。
上电默认条件
针#
5
8
10
12
13
15
16
21
22
28
功能
TS
SEL AUDIO
SLOW #
FS
SEL 24
PWRDWN #
PCISTP #
LE #
EPCI #
笔
默认
M
M
1
1
1
1
1
1
1
M
所有输出启用。
条件
音频时钟(引脚28 )设置为24.576兆赫
PCI时钟设置为33.3兆赫。请参考掉电控制表的上方。
PCI频率= 33.3兆赫。
24M / 14.3M (引脚19 )设置为24兆赫。
所有的时钟运行。
PCI时钟运行。
低EMI功能OFF
22引脚设置为普通PCI信号(不是早期) 。
PCI (引脚25 )设置为PCI时钟( 33.33兆赫) 。 PCI (引脚24)设置为PCIF时钟
( 33.33兆赫) 。
MDS 1491至1406年
集成电路系统公司
●
4
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com
MK1491-06
AMD的Geode 时钟源
外部元件
该MK1491-06需要一些廉价的外部
组件正常工作。脱钩
0.1μF的电容应连接在每个VDD
引脚接地,尽量靠近MK1491-06越好。
可用于33Ω的串联端接电阻
每个时钟输出。请参阅下面的讨论其它
需要适当的I / O操作的外部电阻器。该
14.3 MHz振荡器内部有盖的提供
适当的负载并联谐振晶体, CL = 18
pF的。对于调整用C的其他值
L
中,式
2*(C
L
-18 ),给每个电容值应
连接X1和地面和X2之间
地面上。
I / O结构
该MK1491-06提供了一个28针的更多功能
包装采用了独特的I / O技术。该装置
检查电期间,并在所有的I / O引脚的状态
退出掉电状态。此状态(拉
高,低或中等水平的),则确定该频率
选择和掉电模式(参见上表
2和4页) 。在加电后10ms时,输入
改变输出和时钟启动。在
图的右侧,在33Ω电阻器是正常的
输出端接电阻。在10kΩ电阻拉
低,产生一个逻辑零。弱内部上拉
电阻上存在SEL24 , EPCI # , FS , LE # ,
PCISTP #和SLOW # 。这些引脚应
直接连接到VDD或如果没有在积极GND
控制权。在PEN , SEL音频和TS内部电阻
拉来一个中级(M ) 。
33
对于选择
= 0(低)
I / O
10 k
不要为东西
“ 1 ”的选择
加载*
*注:请不要使用TTL负载。这将克服
10 kΩ的上拉下来,强行输入到逻辑1 。
MDS 1491至1406年
集成电路系统公司
●
5
525马街,圣何塞,加利福尼亚95126
●
修订版110204
电话:( 408 ) 297-1201
●
www.icst.com