产品型号
威世半导体
电气特性 - LM317
V
i
-V
o
= 5V ,我
o
= 0.5A ,T
J
= T
低
T
高
(见注1 ) ,我
最大
和P
最大
每注2 ,除非另有说明。
参数
线路调整
(图1)的
(3)
3.0V
≤
V
I
– V
o
≤
40V
负载调整率
(图2)
(3)
T
J
= 25 ° C, 10毫安
≤
I
o
≤
1.5A
负载调整率
(图2)
(3)
10mA
≤
I
o
≤
1.5A
热调节
调节引脚电流
(图3)的
调节引脚电流变化
参考电压
(图3)的
(4)
温度稳定性
(图3)的
分钟。负载电流保持稳压
(图3)的
最大输出电流
(图3)的
RMS噪声, %V的
o
纹波抑制
(图4)的
长期稳定性(1000小时后)
图。 3
符号
REG
LINE
条件
T
A
= 25°C
T
J
= 0 ℃,直通125°C
V
o
≤
5.0
V
o
≥
5.0
V
o
≤
5.0
V
o
≥
5.0
T
J
= 25 ° C, 20毫秒的脉冲
10mA
≤
I
L
≤
1.5A
2.5V
≤
V
I
– V
o
≤
40V
10mA
≤
I
o
≤
1.5A
3V
≤
V
I
– V
o
≤
40V
T
低
≤
T
J
≤
T
高
V
I
– V
o
= 40V
V
I
– V
o
≤
15V
V
I
– V
o
≤ 40V ,T
J
= 25°C
T
J
= 25 ° C, 10H
Z
≤
f
≤
10KH
Z
V
o
= 10V , F = 120H
Z
(5)
C
ADJ
= 10F
T
J
= 125°C
(6)
,
T
J
= 25 ℃下进行
终点测量
T
低
≤
T
J
≤
T
高
分钟。
–
–
–
–
–
–
–
–
–
1.225
–
–
1.5
0.15
—
—
66
–
–
典型值。
0.01
0.02
5
0.1
20
0.3
0.03
50
0.2
1.25
1
3.5
2.2
0.4
0.003
65
80
0.3
5.0
马克斯。
0.04
0.07
25
0.5
70
1.5
0.07
100
5
1.275
–
10
–
–
–
–
–
1.0
–
单位
%V
o
/V
mV
%V
o
mV
%V
o
%V
o
/W
A
A
V
%V
o
mA
A
%V
o
dB
%
° C / W
REG
负载
REG
负载
REG
THERM
I
ADJ
I
ADJ
V
REF
T
S
I
LMIN
I
最大
N
RR
S
R
θJC
热阻结到外壳
注意事项:
(1) T
低
= 0 ° (C T)
高
= 125°C
(2) I
最大
= 1.5A P
最大
: TO- 220 = 2W , TO- 263 = 2W
( 3 )负载和线路调整的结温恒定指定。改变V
o
由于加热效果,必须单独考虑。
低占空比脉冲测试使用。
( 4 )选择具有紧公差参考电压可用设备。
(5) C
ADJ
在使用时,连接之间的addjustment引脚和接地。
( 6 )由于长期稳定性无法在发货前在每台设备上进行测量,该规范是平均稳定存在很大的工程估算。
www.vishay.com
2
文档编号74809
29-Nov-01
产品型号
威世半导体
图。 1 - 线路调整测试电路
V
V
线路调整率( % / V) =
OH
--
OL
x100
V
OL
V
IH
V
IL
V
OH
V
OL
图。 2 - 负载调整率和
I
ADJ
/负载测试电路
负载调节(MV )= VO(最小负载) - 武(最大负载)。
VO (最小负载) - 武(最大负载)
负载调节( % VO) =
x100
VO (最小负载)
V
OH (最小负载)
V
OL (最大负载)
I
L
240
1%
C
o
R2
1%
1F
V
in
LM317
V
OUT
240
1%
V
I
V
in
LM317
V
OUT
I
ADJ
C
in
0.1F
调整R1
C
o
RL
1F
I
ADJ
C
in
0.1F
调整R1
RL
(闵。
负载)
R2
1%
脉冲测试要求:
1 %占空比建议
脉冲测试要求:
1 %占空比建议
图。 3 - 标准测试电路
24V
14V
F = 120H
Z
图。 4 - 纹波抑制测试电路
V
in
LM317
V
OUT
I
L
240
1%
V
REF
C
o
1F
I
SET
R2
1%
RL
V
o
V
in
LM317
V
OUT
240
1%
V
o
= 10V
*
D1
I
ADJ
C
in
V
I
0.1F
调整R1
R1
调整
C
in
0.1F
R2
1%
1N4002
C
o
RL
V
o
C
ADJ
10F
1F
脉冲测试要求:
1 %占空比建议
计算R2 :
VO = I
SET
R2 + 1.250V
假设我
SET
= 5.25毫安
*
D1排放
ADJ
if
输出对地短路
文档编号74809
29-Nov-01
www.vishay.com
3