订购数量: ENN * 6685
CMOS IC
LC7454A/M
CMOS数据分割
初步
概观
该LC7454A / M是一个数据限幅器IC,用于索引加上+信号。该LC7454A / M提取标题和索引PLUS +
数据构成了电视信号的垂直消隐周期,并将它发送出去,以在解码器集成电路(一般微机) 。
该LC7454A / M可以被用于提取闭路字幕信号中,XDS信号和索引加上+信号。
特点
采用CMOS工艺( 1 )低功耗dessipation
( 2)集成峰值保持电路和数字电路的稳定的信号提取。
(3)工作电压范围
: 5V ± 10%
(4)包
LC7454A : DIP18
LC7454M : MFP20
Ver.1.03
90699
91400 RM ( IM )大田No.6685-1 / 16
LC7454A/M
引脚分配
DIP18
1 VSS1
2测试
3 LN26
4 O / E / CFOUT
5 HS / CFIN
6个数据
7 SCKIN
8 CE
9 IOC
CP 18
VSS2 17
VDD2 16
MOD1 15
VCOR 14
6个数据
CVIN 13
MOD0 12
VDD1 11
10片
7 SCKIN
8 CE
9 IOC
10 NC
CVIN 15
MOD0 14
VDD1 13
12片
NC 11
1 VSS1
2测试
3 LN26
4 O / E / CFOUT
5 HS / CFIN
MFP20
CP 20
VSS2 19
VDD2 18
MOD1 17
VCOR 16
LC7454A
LC7454M
* VDD1and VSS1are电源端子用于数字电路。 VDD2和VSS2是电源端子模拟
电路。连接有终端,如下图所示,以减少两个大国之间的噪音干扰。
LC7454A/M
动力
供应
VDD1
VSS1
VDD2
VSS2
No.6685-2/16
LC7454A/M
操作在每个模式
该LC7454具有三种工作模式。的操作模式由MOD0和MOD1端子的状态来选择。的功能
三种模式是相同的。仅是用来产生操作时钟的PLL参考频率是不同的。使用模式1或模式3
仅在其使用2倍数据的应用程序。任何模式( Mode1,2或3)所用的1个数据仅应用中使用。
终奌站
MOD1
开放
开放
VDD
MOD0
开放
VDD1
开放
模式
Mode1
Mode2
Mode3
应用
NTSC -VCR
NTSC -VCR
NTSC电视
PLL参考
使用它从C -视频信号中分离水平同步信号。
使用1/32划分由外部产生的信号503千赫
陶瓷谐振器。
从飞回使用水平同步信号。
终端功能
终奌站#
(DIP18)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
*1
*2
*3
*4
终奌站
名字
VSS1
TEST
LN26
地
测试终端,打开正常运行
32μs脉冲输出线在两个领域的26时间
*1
输出端子陶瓷
谐振器
输入端子陶瓷
谐振器
*2
*3
*4
脉冲输出现场
判断
*1
功能说明
模式1
模式2
模式3
O / E / CFOUT脉冲输出现场
判断
HS
/ CFIN
同步分离
HS
脉冲
产量
外
HS
脉冲输入
数据
SCKIN
CE
行选择数据输入和切片数据输出
数据传输时钟输入
片选输入
数据方向控制信号输入
在选定的切片线脉冲输出
电源端子
开放
Conposit视频输入
连接到VDD
国际奥林匹克委员会
切片
VDD1
MOD0
CVIN
VCOR
MOD1
VDD2
VSS2
CP
开放
连接电阻内部VCO振荡频率控制
开放
电源端子
地
内部锁相环滤波器终端
开放
连接到VDD
在奇数场, “L”电平“H”电平中的偶数场。
N沟道开漏输出模式。
订阅“L”电平,只有当数据传输是有效的。如果CE =“H” ,数据终端将成为
输入/输出禁止, SCKIN终端将成为输入无效。
“H”电平:输出模式
“L”电平:输入模式
No.6685-5/16
订购数量: ENN * 6685
CMOS IC
LC7454A/M
CMOS数据分割
初步
概观
该LC7454A / M是一个数据限幅器IC,用于索引加上+信号。该LC7454A / M提取标题和索引PLUS +
数据构成了电视信号的垂直消隐周期,并将它发送出去,以在解码器集成电路(一般微机) 。
该LC7454A / M可以被用于提取闭路字幕信号中,XDS信号和索引加上+信号。
特点
采用CMOS工艺( 1 )低功耗dessipation
( 2)集成峰值保持电路和数字电路的稳定的信号提取。
(3)工作电压范围
: 5V ± 10%
(4)包
LC7454A : DIP18
LC7454M : MFP20
Ver.1.03
90699
91400 RM ( IM )大田No.6685-1 / 16
LC7454A/M
引脚分配
DIP18
1 VSS1
2测试
3 LN26
4 O / E / CFOUT
5 HS / CFIN
6个数据
7 SCKIN
8 CE
9 IOC
CP 18
VSS2 17
VDD2 16
MOD1 15
VCOR 14
6个数据
CVIN 13
MOD0 12
VDD1 11
10片
7 SCKIN
8 CE
9 IOC
10 NC
CVIN 15
MOD0 14
VDD1 13
12片
NC 11
1 VSS1
2测试
3 LN26
4 O / E / CFOUT
5 HS / CFIN
MFP20
CP 20
VSS2 19
VDD2 18
MOD1 17
VCOR 16
LC7454A
LC7454M
* VDD1and VSS1are电源端子用于数字电路。 VDD2和VSS2是电源端子模拟
电路。连接有终端,如下图所示,以减少两个大国之间的噪音干扰。
LC7454A/M
动力
供应
VDD1
VSS1
VDD2
VSS2
No.6685-2/16
LC7454A/M
操作在每个模式
该LC7454具有三种工作模式。的操作模式由MOD0和MOD1端子的状态来选择。的功能
三种模式是相同的。仅是用来产生操作时钟的PLL参考频率是不同的。使用模式1或模式3
仅在其使用2倍数据的应用程序。任何模式( Mode1,2或3)所用的1个数据仅应用中使用。
终奌站
MOD1
开放
开放
VDD
MOD0
开放
VDD1
开放
模式
Mode1
Mode2
Mode3
应用
NTSC -VCR
NTSC -VCR
NTSC电视
PLL参考
使用它从C -视频信号中分离水平同步信号。
使用1/32划分由外部产生的信号503千赫
陶瓷谐振器。
从飞回使用水平同步信号。
终端功能
终奌站#
(DIP18)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
*1
*2
*3
*4
终奌站
名字
VSS1
TEST
LN26
地
测试终端,打开正常运行
32μs脉冲输出线在两个领域的26时间
*1
输出端子陶瓷
谐振器
输入端子陶瓷
谐振器
*2
*3
*4
脉冲输出现场
判断
*1
功能说明
模式1
模式2
模式3
O / E / CFOUT脉冲输出现场
判断
HS
/ CFIN
同步分离
HS
脉冲
产量
外
HS
脉冲输入
数据
SCKIN
CE
行选择数据输入和切片数据输出
数据传输时钟输入
片选输入
数据方向控制信号输入
在选定的切片线脉冲输出
电源端子
开放
Conposit视频输入
连接到VDD
国际奥林匹克委员会
切片
VDD1
MOD0
CVIN
VCOR
MOD1
VDD2
VSS2
CP
开放
连接电阻内部VCO振荡频率控制
开放
电源端子
地
内部锁相环滤波器终端
开放
连接到VDD
在奇数场, “L”电平“H”电平中的偶数场。
N沟道开漏输出模式。
订阅“L”电平,只有当数据传输是有效的。如果CE =“H” ,数据终端将成为
输入/输出禁止, SCKIN终端将成为输入无效。
“H”电平:输出模式
“L”电平:输入模式
No.6685-5/16
订购数量: ENN * 6685
CMOS IC
LC7454A/M
CMOS数据分割
初步
概观
该LC7454A / M是一个数据限幅器IC,用于索引加上+信号。该LC7454A / M提取标题和索引PLUS +
数据构成了电视信号的垂直消隐周期,并将它发送出去,以在解码器集成电路(一般微机) 。
该LC7454A / M可以被用于提取闭路字幕信号中,XDS信号和索引加上+信号。
特点
采用CMOS工艺( 1 )低功耗dessipation
( 2)集成峰值保持电路和数字电路的稳定的信号提取。
(3)工作电压范围
: 5V ± 10%
(4)包
LC7454A : DIP18
LC7454M : MFP20
Ver.1.03
90699
91400 RM ( IM )大田No.6685-1 / 16
LC7454A/M
引脚分配
DIP18
1 VSS1
2测试
3 LN26
4 O / E / CFOUT
5 HS / CFIN
6个数据
7 SCKIN
8 CE
9 IOC
CP 18
VSS2 17
VDD2 16
MOD1 15
VCOR 14
6个数据
CVIN 13
MOD0 12
VDD1 11
10片
7 SCKIN
8 CE
9 IOC
10 NC
CVIN 15
MOD0 14
VDD1 13
12片
NC 11
1 VSS1
2测试
3 LN26
4 O / E / CFOUT
5 HS / CFIN
MFP20
CP 20
VSS2 19
VDD2 18
MOD1 17
VCOR 16
LC7454A
LC7454M
* VDD1and VSS1are电源端子用于数字电路。 VDD2和VSS2是电源端子模拟
电路。连接有终端,如下图所示,以减少两个大国之间的噪音干扰。
LC7454A/M
动力
供应
VDD1
VSS1
VDD2
VSS2
No.6685-2/16
LC7454A/M
操作在每个模式
该LC7454具有三种工作模式。的操作模式由MOD0和MOD1端子的状态来选择。的功能
三种模式是相同的。仅是用来产生操作时钟的PLL参考频率是不同的。使用模式1或模式3
仅在其使用2倍数据的应用程序。任何模式( Mode1,2或3)所用的1个数据仅应用中使用。
终奌站
MOD1
开放
开放
VDD
MOD0
开放
VDD1
开放
模式
Mode1
Mode2
Mode3
应用
NTSC -VCR
NTSC -VCR
NTSC电视
PLL参考
使用它从C -视频信号中分离水平同步信号。
使用1/32划分由外部产生的信号503千赫
陶瓷谐振器。
从飞回使用水平同步信号。
终端功能
终奌站#
(DIP18)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
*1
*2
*3
*4
终奌站
名字
VSS1
TEST
LN26
地
测试终端,打开正常运行
32μs脉冲输出线在两个领域的26时间
*1
输出端子陶瓷
谐振器
输入端子陶瓷
谐振器
*2
*3
*4
脉冲输出现场
判断
*1
功能说明
模式1
模式2
模式3
O / E / CFOUT脉冲输出现场
判断
HS
/ CFIN
同步分离
HS
脉冲
产量
外
HS
脉冲输入
数据
SCKIN
CE
行选择数据输入和切片数据输出
数据传输时钟输入
片选输入
数据方向控制信号输入
在选定的切片线脉冲输出
电源端子
开放
Conposit视频输入
连接到VDD
国际奥林匹克委员会
切片
VDD1
MOD0
CVIN
VCOR
MOD1
VDD2
VSS2
CP
开放
连接电阻内部VCO振荡频率控制
开放
电源端子
地
内部锁相环滤波器终端
开放
连接到VDD
在奇数场, “L”电平“H”电平中的偶数场。
N沟道开漏输出模式。
订阅“L”电平,只有当数据传输是有效的。如果CE =“H” ,数据终端将成为
输入/输出禁止, SCKIN终端将成为输入无效。
“H”电平:输出模式
“L”电平:输入模式
No.6685-5/16