LC73815M
引脚功能
PIN号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
针
IN
+
–
I / O
I
I
O
O
差动运算放大器的同相输入端
差动运算放大器的反相输入端
差动运算放大器的输出
IC内部的模拟输出地
功能
IN
GS
AGND
NC
FSKOUT
AGCO
FSKIN
NC
AGND
NC
TESTI
B / V
NC
OSCIN
OSCOUT
NC
V
SS
V
DD
NC
S / R
F / D
NC
数据
确认
O
O
I
频移键控信号的输出。这是一个npn晶体管发射极跟随器输出。
连接到引脚8通过一个电容。不作任何其它连接到该引脚。
连接到引脚7通过一个电容器。不作任何其它连接到该引脚。
I
IC内部的模拟输入地
I
I
IC测试输入。该引脚必须在正常运行期间连接低电平。
传输FSK频率切换输入(贝尔202 , V.23 )
高:贝尔202 ,最低: V.23
I
O
连接这些引脚之间一个3.579545 MHz振荡器元素。外部3.579545 MHz的,也可以提供。
(请参考关于其产品与该IC的组合振荡器元件制造商。 )
地
I
电源。连接该引脚与GND之间至少有0.1 μF的电容。
I
I
FSK发送/接收模式切换输入。高:发送低:接收。
FSK调制解调器/ DTMF接收器的工作模式切换输入。
高: FSK调制解调器,低DTMF接收器。
I / O
I
将FSK或DTMF的串行输出同步于所述ACK输入引脚接收数据。
也用于FSK传送数据的串行输入。
同步时钟输入串行数据读出和写入。
在DTMF收号器模式(东部标准时间) ,一个高电平表示一个有效的DTMF信号的存在。监视此引脚(或STD
销) ,和,之后适当的等待时间段已经过去,通过将四个脉冲至ACK针读出的数据。注意
收到的DTMF数据被内部地锁存到IC上的该引脚的上升沿。
在FSK接收模式(DR)的电位时,输出高电平,当所接收的数据是有效的,并且所接收到的后变为低电平
数据被读出通过施加脉冲输入到该ACK销。
在FSK传输模式( DR ) ,该引脚指示输入就绪状态的传输数据。高级别表示
该IC是准备接受发送数据的输入。
在DTMF收号器模式(STD) ,一个高电平表示一个有效的DTMF信号的存在。这种信号的上升时
晚于EST信号。然而,该信号是不敏感的突发波形。
在FSK模式下,此引脚功能相同的引脚26 。
FSK解调后的信号输出
复位输入。应用水平低到这个引脚,当电源第一次应用后低功耗模式。至少1微秒的低电平
输入所需的复位动作。
该输入控制DR在FSK接收。 DR是无效的,如果这个输入是高FSK接收模式。如果该引脚为低电平
(请注意,它被拉下内部)的DR被启用。该引脚也可以选择连续的标记信号的产生
在传输模式中的FSK传输模式的开始。
低:如果S / R引脚为高电平,连续标记信号是自动生成的。 FSK数据将被输出继
连续标记信号产生的CPU输入另一个FSK数据,该引脚后。
高: FSK不输出直到CPU输入的下一个FSK数据,即使在S / R引脚被设置为高。
IC测试输出引脚
26
EST / DR
O
27
28
29
STD / DR
RDO
水库
O
O
I
30
DRCNT
I
31
32, 33
34
35, 36
TEST01
NC
TEST02
NC
O
O
IC测试输出引脚
第6124-4 / 17