可编程逻辑器件1016E
在系统可编程高密度PLD
特点
高密度可编程逻辑
- 2000 PLD门
- 32个I / O引脚,四个专用输入
- 96寄存器
- 高速全球互联
- 宽输入选通高速计数器,国家
机,地址解码器等
- 小逻辑块大小为随机逻辑
高性能é
2
CMOS
技术
—
f
最大
= 125 MHz的最高工作频率
—
t
pd
= 7.5 ns的传播延迟
TTL兼容的输入和输出
- 电可擦除和可重复编程
- 非易失性
- 100%测试在制造时
- 未使用的产品长期关机节省电源
在系统可编程
- 在系统可编程( ISP )只有5V
- 提高生产良率,减少时间用于─
市场和提高产品质量
- 重新编程锡焊设备的快速原型
提供使用和快速的系统的易用性
可编程逻辑器件速度与密度和灵活性
现场可编程门阵列
- 完整的可编程器件可以结合胶
逻辑和结构化设计
- 增强的引脚锁定功能
- 三个专用时钟输入引脚
- 同步和异步时钟
- 可编程的输出压摆率控制,以
最大限度地降低开关噪声
- 灵活的引脚布局
- 优化的全球路由池提供全球
互联
功能框图
输出路由池
A2
A3
A4
A5
A6
A7
ARRAY
D
全球路由池( GRP )
EW
ES
IG
Q
逻辑
Q
B5
B4
B3
B2
B1
B0
GLB
Q
CLK
10
所述可编程逻辑器件1016E是一个高密度可编程逻辑
含96寄存器, 32通用I / O引脚器件,
四个专用输入引脚,三个专用时钟输入
引脚,一个全球OE输入引脚和一个全球路由池
( GRP ) 。玻璃钢提供完整的互连互通
与所有这些元素。在系统可编程逻辑器件1016E报价
5V非易失在系统可编程逻辑的,因为
以及互连,以提供真正的可重构
系统。在系统可编程逻辑器件1016的功能扩展集
架构,系统可编程逻辑器件1016E装置增加了一个新的全球
输出使能引脚。
逻辑的可编程逻辑器件1016E设备上的基本单位是
通用逻辑块( GLB ) 。该GLBs被标记为A0 ,
A 1 ... B7 (参照图1)。共有16 GLBs中是
可编程逻辑器件1016E设备。每个GLB有18个输入,
可编程与/或/异或阵列,和四
可配置的输出是任一组合
或注册。输入到GLB来自GRP和
专用输入。所有的GLB的输出被带回
入的GRP使得它们可以连接到输入端
的任何其他GLB设备上。
U
2002莱迪思半导体公司的所有品牌或产品名称均为其各自所有者的注册商标。此处的规格和信息如有
更改,恕不另行通知。
SE
is
pL
SI
16
EA
FO
R
N
描述
莱迪思半导体股份有限公司, 5555东北摩尔的Ct 。 ,俄勒冈州希尔斯伯勒97124 , USA
电话: ( 503 ) 268-8000 ; 1-800- LATTICE ;传真( 503 ) 268-8556 ; http://www.latticesemi.com
2002年1月
1016e_08
1
输出路由池
N
0139C1-isp
A1
Q
B6
S
A0
B7
特定网络阳离子
可编程逻辑器件1016E
功能框图
图1.系统可编程逻辑器件1016E功能框图
GOE 0 / IN 3
MODE / IN 2
B7
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
I / O 8
I / O 9
I / O 10
I / O 11
I / O 12
I / O 13
I / O 14
I / O 15
SDI / IN 0
SDO / IN 1
输出布线区( ORP )
A0
A1
A2
A3
A4
A5
A6
A7
B6
B5
B4
B3
B2
B1
B0
输出布线区( ORP )
输入总线
N
EW
全球
路由
池
( GRP )
lnput巴士
FO
R
时钟
分配
网
Megablock
ISPEN
6E
A
I1
01
*注: Y1和
RESET
复用相同的引脚
八GLBs , 16个I / O单元,两个专用输入和一个
ORP被连接在一起,使一个Megablock (见
图1)。八个GLBs的输出端被连接
由ORP的一组16个通用I / O单元的。每一个可编程逻辑器件
1016E装置包含两个Megablocks 。
U
SE
该器件还具有32个I / O单元,其每一个是直接
连接到I / O引脚。每个I / O单元可单独
编程为组合输入,登记IN-
放,锁存输入,输出或双向
I / O引脚具有三态控制。信号电平为TTL
兼容电压和输出驱动器可以源
4毫安或下沉8毫安。每个输出可被编程
独立的快或慢的输出压摆率,以迷你
迈兹整体输出开关噪声。
is
p
玻璃钢具有作为它的输入,从所有的输出
GLBs和所有的来自双向I / O单元的输入端。
所有这些信号被提供给的所述输入端
GLBs 。通过GRP有所延误扳平
尽量减少时序偏差。
在系统可编程逻辑器件1016E设备的时钟都使用选定
时钟分配网络。三个专用时钟引脚
(Y0, Y1和Y2 )被带入分配网络,
和5个时钟输出( CLK 0 , CLK 1 , CLK 2 , IOCLK 0
和IOCLK 1)被提供给路由时钟的GLBs
和I / O单元。时钟分配网络,也可以
从一个特殊的时钟GLB ( B0驱动在系统可编程逻辑器件1016E
装置) 。本GLB的逻辑允许用户创建一个
从内部信号的组合的内部时钟
内的设备。
LS
2
Y0
Y1/RESET*
SCLK/Y2
D
ES
IG
I / O 31
I / O 30
I / O 29
I / O 28
I / O 27
I / O 26
I / O 25
I / O 24
I / O 23
I / O 22
I / O 21
I / O 20
I / O 19
I / O 18
I / O 17
I / O 16
CLK 0
CLK 1
CLK 2
IOCLK 0
IOCLK 1
0139B(1a)-isp
N
通用
逻辑块
( GLBs )
S
特定网络阳离子
可编程逻辑器件1016E
绝对最大额定值
1
电源电压V
CC
................................ -0.5至+ 7.0V
输入电压应用........................ -2.5到V
CC
+1.0V
断态输出电压的应用..... -2.5到V
CC
+1.0V
存储温度................................ -65 ℃150℃
1.条件超过了上述“绝对最大额定值”,可能对器件造成永久性损坏。实用
该器件在这些或高于任何其他条件本规范的业务部门所标明的操作
是不是暗示(编程时,遵循编程规范) 。
DC推荐工作条件
符号
参数
电源电压
输入低电压
输入高电压
广告
产业
N
EW
D
ES
IG
分钟。
4.75
4.5
0
2.0
马克斯。
5.25
5.5
0.8
V
cc
+1
马克斯。结温。 (T
J
)与电源应用... 150℃
N
单位
V
V
V
V
表2-0005 / 1016E
情况下的温度。与电源应用.............. -55 125°C
V
CC
V
IL
V
IH
T
A
= 0 ° C至+ 70°C
T
A
= -40 ° C至+ 85°C
电容(T
A
=25
o
C,F = 1.0兆赫)
符号
参数
6E
A
FO
R
典型
8
12
单位
pf
pf
测试条件
V
CC
= 5.0V, V
针
= 2.0V
V
CC
= 5.0V, V
针
= 2.0V
表2-0006 / 1016E
C
1
C
2
专用输入, I / O, Y1 , Y2 , Y3 ,时钟电容
(商业/工业)
LS
参数
数据保留
擦除/重写数
I1
数据保留规格
01
Y0时钟电容
最低
20
10000
最大
–
–
单位
岁月
周期
表2-0008 / 1016E
U
SE
is
p
3
S
特定网络阳离子
可编程逻辑器件1016E
开关测试条件
输入脉冲电平
输入上升和下降时间
10 %至90%
输入定时基准水平
输出时序参考电平
输出负载
三态水平的测量0.5V
稳态有效电平。
GND到3.0V
-125
-100, -80
1.5V
1.5V
见图2
表2-0003 / 1016E
图2.测试负载
≤
2纳秒
≤
3纳秒
+ 5V
R1
输出负载条件下(见图2)
测试条件
A
B
高电平有效
低电平有效
高电平到Z
at
V
OH
-0.5V
低电平到Z
at
V
OL
+0.5V
R1
470
∞
470
∞
470
R2
390
390
390
390
390
CL
35pF
35pF
35pF
5pF
5pF
*
CL包括测试夹具和探头电容。
0213a
C
DC电气特性
符号
参数
输出低电压
输出高电压
在推荐工作条件
FO
R
表2-0004 / 1016E
N
EW
LS
V
OL
V
OH
I
IL
I
IH
I
IL - ISP
I
IL - PU
I
OS
1
I
CC
2, 4
6E
A
条件
I
OL
= 8毫安
I
OH
= -4毫安
3.5V
≤
V
IN
≤
V
CC
D
ES
IG
R2
CL
*
分钟。
–
2.4
–
–
–
–
–
典型值。
–
–
–
–
–
–
–
90
90
3
N
0.4
–
-10
10
-150
-150
-200
–
–
广告
产业
–
–
设备
产量
MAX 。单位
V
V
A
A
A
A
mA
mA
mA
输入或I / O的高漏电
I / O主动上拉电流
I1
ISPEN输入低漏电流
输出短路电流
01
输入或I / O低漏电流
0V
≤
V
IN
≤
V
IL
( MAX 。 )
0V
≤
V
IN
≤
V
IL
0V
≤
V
IN
≤
V
IL
V
CC
= 5V, V
OUT
= 0.5V
V
IL
= 0.5V, V
IH
= 3.0V
f
时钟
= 1兆赫
工作电源电流
is
p
表2-0007 / 1016E
U
1.一个输出的时间为一秒的最大持续时间。 V
OUT
= 0.5V选择,以避免测试问题
通过测试地面下降。特征值,未经100 %测试。
2.用4个16位的计数器测定。
3.典型值是在V
CC
= 5V和T
A
= 25°C.
4.我最大
CC
广泛地使用特定的设备配置和操作频率而变化。请参阅功耗
莱迪思半导体公司数据手册的这个数据表和热管理部分或CD -ROM的部分估计
我最大
CC
.
SE
4
S
TEST
点
特定网络阳离子
可编程逻辑器件1016E
外部时序参数
在推荐工作条件
TEST
#
2
参数
电导率。
4
描述
1
-125
–
–
125
1
-100
–
–
100
77.0
125
7.0
–
0.0
8.0
–
0.0
–
6.5
–
–
–
–
4.0
4.0
3.5
0.0
10.0
13.0
–
–
–
–
–
–
-80
单位
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
15.0
18.5
–
–
–
–
–
–
17.0
–
20.0
20.0
10.5
10.5
–
–
–
–
–
分钟。马克斯。分钟。马克斯。分钟。马克斯。
7.5
10.0
–
–
–
–
4.5
–
–
5.5
–
–
6E
A
t
pd1
t
pd2
f
最大
f
MAX(分机)
f
MAX( TOG )。
t
su1
t
co1
t
h1
t
su2
t
co2
t
h2
t
r1
t
rw1
t
ptoeen
t
ptoedis
t
goeen
t
goedis
t
wh
t
wl
t
su3
t
h3
1.
2.
3.
4.
A
A
A
–
–
–
A
–
–
–
–
A
–
B
C
B
C
–
–
–
–
1数据按比例延迟, 4PT绕道, ORP绕道
2数据按比例延迟,最坏情况路径
3 Clk时。频率与诠释。反馈
3
4 Clk时。频率分机。反馈
(
tsu2 + tco1
)
5 Clk时。频率最高。切换
(
1
亿千瓦时+ TW1
84.0
57.0
100
8.5
–
100
167
5.0
–
0.0
5.5
–
0.0
–
6 GLB注册。之前的Clk建立时间,4 PT绕道
7 GLB注册。 CLK 。到输出延迟, ORP绕道
8 GLB注册。 Clk时后的保持时间。 , 4 PT绕道
9 GLB注册。之前的Clk建立时间。
10 GLB注册。 CLK 。到输出延迟
11 GLB注册。 Clk时后保持时间。
12分机。复位引脚输出延迟
13分机。复位脉冲持续时间
14输入到输出使能
15输入到输出禁止
16全球OE输出使能
17全球OE输出禁止
N
EW
10.0
12.0
12.0
7.0
7.0
–
–
–
–
5.0
–
–
–
–
R
FO
18分机。同步。 CLK 。脉冲持续时间,高
19分机。同步。 CLK 。脉冲持续时间,低
3.0
3.0
0.0
20 I / O寄存器。内线前设置时间。同步。 CLK 。 ( Y2,Y3 )3.0
21 I / O寄存器。内线后的保持时间。同步。 CLK 。 ( Y2,Y3 )
U
SE
is
p
LS
I1
除非另有说明,所有参数均采用玻璃钢, 20 PTXOR路径, ORP和Y0时钟。
请参阅时序模型在此数据表的进一步细节。
标准的16位计数器使用GRP反馈。
参考切换测试条件部分。
01
5
D
ES
IG
5.0
–
–
0.0
–
9.5
6.0
–
13.5
–
0.0
–
10.0
–
15.0
15.0
9.0
9.0
–
–
–
–
–
–
–
5.0
5.0
4.5
0.0
)
表2-0030-16 / 125100 80
N
8.0
9.5
S
可编程逻辑器件1016E
在系统可编程高密度PLD
特点
高密度可编程逻辑
- 2000 PLD门
- 32个I / O引脚,四个专用输入
- 96寄存器
- 高速全球互联
- 宽输入选通高速计数器,国家
机,地址解码器等
- 小逻辑块大小为随机逻辑
高性能é
2
CMOS
技术
—
f
最大
= 125 MHz的最高工作频率
—
t
pd
= 7.5 ns的传播延迟
TTL兼容的输入和输出
- 电可擦除和可重复编程
- 非易失性
- 100%测试在制造时
- 未使用的产品长期关机节省电源
在系统可编程
- 在系统可编程( ISP )只有5V
- 提高生产良率,减少时间用于─
市场和提高产品质量
- 重新编程锡焊设备的快速原型
提供使用和快速的系统的易用性
可编程逻辑器件速度与密度和灵活性
现场可编程门阵列
- 完整的可编程器件可以结合胶
逻辑和结构化设计
- 增强的引脚锁定功能
- 三个专用时钟输入引脚
- 同步和异步时钟
- 可编程的输出压摆率控制,以
最大限度地降低开关噪声
- 灵活的引脚布局
- 优化的全球路由池提供全球
互联
ispDesignEXPERT - 逻辑编译器和COM-
完整的ISP器件设计系统免受高密度脂蛋白
合成THROUGH在系统编程
- 业绩卓越的品质
- 紧密集成了领先的CAE供应商工具
- 提高生产率的时序分析,探索
工具,时序仿真和ispANALYZER
- PC和UNIX平台
功能框图
A0
B7
B5
GLB
B4
B3
Q
输出路由池
A2
A3
A4
A5
A6
A7
逻辑
ARRAY
Q
Q
B2
B1
全球路由池( GRP )
B0
CLK
描述
所述可编程逻辑器件1016E是一个高密度可编程逻辑
含96寄存器, 32通用I / O引脚器件,
四个专用输入引脚,三个专用时钟输入
引脚,一个全球OE输入引脚和一个全球路由池
( GRP ) 。玻璃钢提供完整的互连互通
与所有这些元素。在系统可编程逻辑器件1016E特点
5V在系统编程和在系统诊断
的能力。在系统可编程逻辑器件1016E提供非易失性
逻辑的可重编程,以及互连
提供真正的可重构系统。功能性
在系统可编程逻辑器件1016架构的超集,在系统可编程逻辑器件
1016E装置增加了一个新的全球输出使能引脚。
逻辑的可编程逻辑器件1016E设备上的基本单位是
通用逻辑块( GLB ) 。该GLBs被标记为A0 ,
A 1 ... B7 (参照图1)。共有16 GLBs中是
可编程逻辑器件1016E设备。每个GLB有18个输入,
可编程与/或/异或阵列,和四
可配置的输出是任一组合
或注册。输入到GLB来自GRP和
专用输入。所有的GLB的输出被带回
入的GRP使得它们可以连接到输入端
的任何其他GLB设备上。
版权所有1998莱迪思半导体公司的所有品牌或产品名称均为其各自所有者的注册商标。此处的规格和信息如有
更改,恕不另行通知。
莱迪思半导体股份有限公司, 5555东北摩尔的Ct 。 ,俄勒冈州希尔斯伯勒97124 , USA
电话: ( 503 ) 268-8000 ; 1-800- LATTICE ;传真( 503 ) 268-8556 ; http://www.latticesemi.com
1998年10月
1016e_06
1
输出路由池
0139C1-isp
A1
Q
B6
特定网络阳离子
可编程逻辑器件1016E
功能框图
图1.系统可编程逻辑器件1016E功能框图
通用
逻辑块
( GLBs )
GOE 0 / IN 3
MODE / IN 2
B7
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
I / O 8
I / O 9
I / O 10
I / O 11
I / O 12
I / O 13
I / O 14
I / O 15
SDI / IN 0
SDO / IN 1
A0
A1
B6
I / O 31
I / O 30
I / O 29
I / O 28
输出布线区( ORP )
B5
B4
B3
B2
B1
B0
输出布线区( ORP )
输入总线
A3
A4
A5
A6
A7
全球
路由
池
( GRP )
lnput巴士
A2
I / O 27
I / O 26
I / O 25
I / O 24
I / O 23
I / O 22
I / O 21
I / O 20
I / O 19
I / O 18
I / O 17
I / O 16
时钟
分配
网
CLK 0
CLK 1
CLK 2
IOCLK 0
IOCLK 1
Megablock
ISPEN
*注: Y1和
RESET
复用相同的引脚
该器件还具有32个I / O单元,其每一个是直接
连接到I / O引脚。每个I / O单元可单独
编程为组合输入,登记IN-
放,锁存输入,输出或双向
I / O引脚具有三态控制。信号电平为TTL
兼容电压和输出驱动器可以源
4毫安或下沉8毫安。每个输出可被编程
独立的快或慢的输出压摆率,以迷你
迈兹整体输出开关噪声。
八GLBs , 16个I / O单元,两个专用输入和一个
ORP被连接在一起,使一个Megablock (见
图1)。八个GLBs的输出端被连接
由ORP的一组16个通用I / O单元的。每一个可编程逻辑器件
1016E装置包含两个Megablocks 。
玻璃钢具有作为它的输入,从所有的输出
GLBs和所有的来自双向I / O单元的输入端。
所有这些信号被提供给的所述输入端
GLBs 。通过GRP有所延误扳平
尽量减少时序偏差。
在系统可编程逻辑器件1016E设备的时钟都使用选定
时钟分配网络。三个专用时钟引脚
(Y0, Y1和Y2 )被带入分配网络,
和5个时钟输出( CLK 0 , CLK 1 , CLK 2 , IOCLK 0
和IOCLK 1)被提供给路由时钟的GLBs
和I / O单元。时钟分配网络,也可以
从一个特殊的时钟GLB ( B0驱动在系统可编程逻辑器件1016E
装置) 。本GLB的逻辑允许用户创建一个
从内部信号的组合的内部时钟
内的设备。
2
Y0
Y1/RESET*
SCLK/Y2
0139B(1a)-isp
特定网络阳离子
可编程逻辑器件1016E
绝对最大额定值
1
电源电压V
CC
................................ -0.5至+ 7.0V
输入电压应用........................ -2.5到V
CC
+1.0V
断态输出电压的应用..... -2.5到V
CC
+1.0V
存储温度................................ -65 ℃150℃
情况下的温度。与电源应用.............. -55 125°C
马克斯。结温。 (T
J
)与电源应用... 150℃
1.条件超过了上述“绝对最大额定值”,可能对器件造成永久性损坏。实用
该器件在这些或高于任何其他条件本规范的业务部门所标明的操作
是不是暗示(编程时,遵循编程规范) 。
DC推荐工作条件
符号
参数
电源电压
输入低电压
输入高电压
广告
产业
T
A
= 0 ° C至+ 70°C
T
A
= -40 ° C至+ 85°C
分钟。
4.75
4.5
0
2.0
马克斯。
5.25
5.5
0.8
V
cc
+1
单位
V
V
V
V
表2-0005 / 1016E
V
CC
V
IL
V
IH
电容(T
A
=25
o
C,F = 1.0兆赫)
符号
参数
专用输入, I / O, Y1 , Y2 , Y3 ,时钟电容
(商业/工业)
Y0时钟电容
典型
8
12
单位
pf
pf
测试条件
V
CC
= 5.0V, V
针
= 2.0V
V
CC
= 5.0V, V
针
= 2.0V
表2-0006 / 1016E
C
1
C
2
数据保留规格
参数
数据保留
擦除/重写数
最低
20
10000
最大
–
–
单位
岁月
周期
表2-0008 / 1016E
3
特定网络阳离子
可编程逻辑器件1016E
开关测试条件
输入脉冲电平
输入上升和下降时间
10 %至90%
输入定时基准水平
输出时序参考电平
输出负载
三态水平的测量0.5V
稳态有效电平。
GND到3.0V
-125
-100, -80
1.5V
1.5V
见图2
表2-0003 / 1016E
图2.测试负载
≤
2纳秒
≤
3纳秒
+ 5V
R1
设备
产量
R2
CL
*
TEST
点
输出负载条件下(见图2)
测试条件
A
B
高电平有效
低电平有效
高电平到Z
at
V
OH
-0.5V
低电平到Z
at
V
OL
+0.5V
R1
470
∞
470
∞
470
R2
390
390
390
390
390
CL
35pF
35pF
35pF
5pF
5pF
*
CL包括测试夹具和探头电容。
0213a
C
表2-0004 / 1016E
DC电气特性
在推荐工作条件
符号
参数
输出低电压
输出高电压
输入或I / O低漏电流
输入或I / O的高漏电
ISPEN输入低漏电流
I / O主动上拉电流
输出短路电流
工作电源电流
I
OL
= 8毫安
I
OH
= -4毫安
0V
≤
V
IN
≤
V
IL
( MAX 。 )
3.5V
≤
V
IN
≤
V
CC
0V
≤
V
IN
≤
V
IL
0V
≤
V
IN
≤
V
IL
V
CC
= 5V, V
OUT
= 0.5V
V
IL
= 0.5V, V
IH
= 3.0V
f
时钟
= 1兆赫
广告
产业
条件
分钟。
–
2.4
–
–
–
–
–
–
–
典型值。
–
–
–
–
–
–
–
90
90
3
MAX 。单位
0.4
–
-10
10
-150
-150
-200
–
–
V
V
A
A
A
A
mA
mA
mA
V
OL
V
OH
I
IL
I
IH
I
IL - ISP
I
IL - PU
I
OS
1
I
CC
2, 4
表2-0007 / 1016E
1.一个输出的时间为一秒的最大持续时间。 V
OUT
= 0.5V选择,以避免测试问题
通过测试地面下降。特征值,未经100 %测试。
2.用4个16位的计数器测定。
3.典型值是在V
CC
= 5V和T
A
= 25°C.
4.我最大
CC
广泛地使用特定的设备配置和操作频率而变化。请参阅功耗
莱迪思半导体公司数据手册的这个数据表和热管理部分或CD -ROM的部分估计
我最大
CC
.
4
特定网络阳离子
可编程逻辑器件1016E
外部时序参数
在推荐工作条件
TEST
#
2
参数
电导率。
4
描述
1
-125
–
–
125
1
-100
–
–
100
77.0
125
7.0
–
0.0
8.0
–
0.0
–
6.5
–
–
–
–
4.0
4.0
3.5
0.0
10.0
13.0
–
–
–
–
5.0
–
–
6.0
–
13.5
–
–
–
-80
单位
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
15.0
18.5
–
–
–
–
8.0
–
–
9.5
–
17.0
–
20.0
20.0
10.5
10.5
–
–
–
–
分钟。马克斯。分钟。马克斯。分钟。马克斯。
7.5
10.0
–
–
–
–
4.5
–
–
5.5
–
10.0
–
12.0
12.0
7.0
7.0
–
–
–
–
t
pd1
t
pd2
f
最大
f
MAX(分机)
f
MAX( TOG )。
t
su1
t
co1
t
h1
t
su2
t
co2
t
h2
t
r1
t
rw1
t
ptoeen
t
ptoedis
t
goeen
t
goedis
t
wh
t
wl
t
su3
t
h3
1.
2.
3.
4.
A
A
A
–
–
–
A
–
–
–
–
A
–
B
C
B
C
–
–
–
–
1数据按比例延迟, 4PT绕道, ORP绕道
2数据按比例延迟,最坏情况路径
3 Clk时。频率与诠释。反馈
3
4 Clk时。频率分机。反馈
(
tsu2 + tco1
)
5 Clk时。频率最高。切换
(
1
亿千瓦时+ TW1
84.0
57.0
100
8.5
–
0.0
9.5
–
0.0
–
100
167
5.0
–
0.0
5.5
–
0.0
–
5.0
–
–
–
–
3.0
3.0
0.0
)
6 GLB注册。之前的Clk建立时间,4 PT绕道
7 GLB注册。 CLK 。到输出延迟, ORP绕道
8 GLB注册。 Clk时后的保持时间。 , 4 PT绕道
9 GLB注册。之前的Clk建立时间。
10 GLB注册。 CLK 。到输出延迟
11 GLB注册。 Clk时后保持时间。
12分机。复位引脚输出延迟
13分机。复位脉冲持续时间
14输入到输出使能
15输入到输出禁止
16全球OE输出使能
17全球OE输出禁止
18分机。同步。 CLK 。脉冲持续时间,高
19分机。同步。 CLK 。脉冲持续时间,低
21 I / O寄存器。内线后的保持时间。同步。 CLK 。 ( Y2,Y3 )
10.0
–
15.0
15.0
9.0
9.0
–
–
–
–
–
–
–
5.0
5.0
4.5
0.0
20 I / O寄存器。内线前设置时间。同步。 CLK 。 ( Y2,Y3 )3.0
除非另有说明,所有参数均采用玻璃钢, 20 PTXOR路径, ORP和Y0时钟。
请参阅时序模型在此数据表的进一步细节。
标准的16位计数器使用GRP反馈。
参考切换测试条件部分。
表2-0030-16 / 125100 80
5
可编程逻辑器件1016E
在系统可编程高密度PLD
特点
高密度可编程逻辑
- 2000 PLD门
- 32个I / O引脚,四个专用输入
- 96寄存器
- 高速全球互联
- 宽输入选通高速计数器,国家
机,地址解码器等
- 小逻辑块大小为随机逻辑
高性能é
2
CMOS
技术
—
f
最大
= 125 MHz的最高工作频率
—
t
pd
= 7.5 ns的传播延迟
TTL兼容的输入和输出
- 电可擦除和可重复编程
- 非易失性
- 100%测试在制造时
- 未使用的产品长期关机节省电源
在系统可编程
- 在系统可编程( ISP )只有5V
- 提高生产良率,减少时间用于─
市场和提高产品质量
- 重新编程锡焊设备的快速原型
提供使用和快速的系统的易用性
可编程逻辑器件速度与密度和灵活性
现场可编程门阵列
- 完整的可编程器件可以结合胶
逻辑和结构化设计
- 增强的引脚锁定功能
- 三个专用时钟输入引脚
- 同步和异步时钟
- 可编程的输出压摆率控制,以
最大限度地降低开关噪声
- 灵活的引脚布局
- 优化的全球路由池提供全球
互联
ispDesignEXPERT - 逻辑编译器和COM-
完整的ISP器件设计系统免受高密度脂蛋白
合成THROUGH在系统编程
- 业绩卓越的品质
- 紧密集成了领先的CAE供应商工具
- 提高生产率的时序分析,探索
工具,时序仿真和ispANALYZER
- PC和UNIX平台
功能框图
A0
B7
B5
GLB
B4
B3
Q
输出路由池
A2
A3
A4
A5
A6
A7
逻辑
ARRAY
Q
Q
B2
B1
全球路由池( GRP )
B0
CLK
描述
所述可编程逻辑器件1016E是一个高密度可编程逻辑
含96寄存器, 32通用I / O引脚器件,
四个专用输入引脚,三个专用时钟输入
引脚,一个全球OE输入引脚和一个全球路由池
( GRP ) 。玻璃钢提供完整的互连互通
与所有这些元素。在系统可编程逻辑器件1016E特点
5V在系统编程和在系统诊断
的能力。在系统可编程逻辑器件1016E提供非易失性
逻辑的可重编程,以及互连
提供真正的可重构系统。功能性
在系统可编程逻辑器件1016架构的超集,在系统可编程逻辑器件
1016E装置增加了一个新的全球输出使能引脚。
逻辑的可编程逻辑器件1016E设备上的基本单位是
通用逻辑块( GLB ) 。该GLBs被标记为A0 ,
A 1 ... B7 (参照图1)。共有16 GLBs中是
可编程逻辑器件1016E设备。每个GLB有18个输入,
可编程与/或/异或阵列,和四
可配置的输出是任一组合
或注册。输入到GLB来自GRP和
专用输入。所有的GLB的输出被带回
入的GRP使得它们可以连接到输入端
的任何其他GLB设备上。
版权所有1998莱迪思半导体公司的所有品牌或产品名称均为其各自所有者的注册商标。此处的规格和信息如有
更改,恕不另行通知。
莱迪思半导体股份有限公司, 5555东北摩尔的Ct 。 ,俄勒冈州希尔斯伯勒97124 , USA
电话: ( 503 ) 268-8000 ; 1-800- LATTICE ;传真( 503 ) 268-8556 ; http://www.latticesemi.com
1998年10月
1016e_06
1
输出路由池
0139C1-isp
A1
Q
B6
特定网络阳离子
可编程逻辑器件1016E
功能框图
图1.系统可编程逻辑器件1016E功能框图
通用
逻辑块
( GLBs )
GOE 0 / IN 3
MODE / IN 2
B7
I / O 0
I / O 1
I / O 2
I / O 3
I / O 4
I / O 5
I / O 6
I / O 7
I / O 8
I / O 9
I / O 10
I / O 11
I / O 12
I / O 13
I / O 14
I / O 15
SDI / IN 0
SDO / IN 1
A0
A1
B6
I / O 31
I / O 30
I / O 29
I / O 28
输出布线区( ORP )
B5
B4
B3
B2
B1
B0
输出布线区( ORP )
输入总线
A3
A4
A5
A6
A7
全球
路由
池
( GRP )
lnput巴士
A2
I / O 27
I / O 26
I / O 25
I / O 24
I / O 23
I / O 22
I / O 21
I / O 20
I / O 19
I / O 18
I / O 17
I / O 16
时钟
分配
网
CLK 0
CLK 1
CLK 2
IOCLK 0
IOCLK 1
Megablock
ISPEN
*注: Y1和
RESET
复用相同的引脚
该器件还具有32个I / O单元,其每一个是直接
连接到I / O引脚。每个I / O单元可单独
编程为组合输入,登记IN-
放,锁存输入,输出或双向
I / O引脚具有三态控制。信号电平为TTL
兼容电压和输出驱动器可以源
4毫安或下沉8毫安。每个输出可被编程
独立的快或慢的输出压摆率,以迷你
迈兹整体输出开关噪声。
八GLBs , 16个I / O单元,两个专用输入和一个
ORP被连接在一起,使一个Megablock (见
图1)。八个GLBs的输出端被连接
由ORP的一组16个通用I / O单元的。每一个可编程逻辑器件
1016E装置包含两个Megablocks 。
玻璃钢具有作为它的输入,从所有的输出
GLBs和所有的来自双向I / O单元的输入端。
所有这些信号被提供给的所述输入端
GLBs 。通过GRP有所延误扳平
尽量减少时序偏差。
在系统可编程逻辑器件1016E设备的时钟都使用选定
时钟分配网络。三个专用时钟引脚
(Y0, Y1和Y2 )被带入分配网络,
和5个时钟输出( CLK 0 , CLK 1 , CLK 2 , IOCLK 0
和IOCLK 1)被提供给路由时钟的GLBs
和I / O单元。时钟分配网络,也可以
从一个特殊的时钟GLB ( B0驱动在系统可编程逻辑器件1016E
装置) 。本GLB的逻辑允许用户创建一个
从内部信号的组合的内部时钟
内的设备。
2
Y0
Y1/RESET*
SCLK/Y2
0139B(1a)-isp
特定网络阳离子
可编程逻辑器件1016E
绝对最大额定值
1
电源电压V
CC
................................ -0.5至+ 7.0V
输入电压应用........................ -2.5到V
CC
+1.0V
断态输出电压的应用..... -2.5到V
CC
+1.0V
存储温度................................ -65 ℃150℃
情况下的温度。与电源应用.............. -55 125°C
马克斯。结温。 (T
J
)与电源应用... 150℃
1.条件超过了上述“绝对最大额定值”,可能对器件造成永久性损坏。实用
该器件在这些或高于任何其他条件本规范的业务部门所标明的操作
是不是暗示(编程时,遵循编程规范) 。
DC推荐工作条件
符号
参数
电源电压
输入低电压
输入高电压
广告
产业
T
A
= 0 ° C至+ 70°C
T
A
= -40 ° C至+ 85°C
分钟。
4.75
4.5
0
2.0
马克斯。
5.25
5.5
0.8
V
cc
+1
单位
V
V
V
V
表2-0005 / 1016E
V
CC
V
IL
V
IH
电容(T
A
=25
o
C,F = 1.0兆赫)
符号
参数
专用输入, I / O, Y1 , Y2 , Y3 ,时钟电容
(商业/工业)
Y0时钟电容
典型
8
12
单位
pf
pf
测试条件
V
CC
= 5.0V, V
针
= 2.0V
V
CC
= 5.0V, V
针
= 2.0V
表2-0006 / 1016E
C
1
C
2
数据保留规格
参数
数据保留
擦除/重写数
最低
20
10000
最大
–
–
单位
岁月
周期
表2-0008 / 1016E
3
特定网络阳离子
可编程逻辑器件1016E
开关测试条件
输入脉冲电平
输入上升和下降时间
10 %至90%
输入定时基准水平
输出时序参考电平
输出负载
三态水平的测量0.5V
稳态有效电平。
GND到3.0V
-125
-100, -80
1.5V
1.5V
见图2
表2-0003 / 1016E
图2.测试负载
≤
2纳秒
≤
3纳秒
+ 5V
R1
设备
产量
R2
CL
*
TEST
点
输出负载条件下(见图2)
测试条件
A
B
高电平有效
低电平有效
高电平到Z
at
V
OH
-0.5V
低电平到Z
at
V
OL
+0.5V
R1
470
∞
470
∞
470
R2
390
390
390
390
390
CL
35pF
35pF
35pF
5pF
5pF
*
CL包括测试夹具和探头电容。
0213a
C
表2-0004 / 1016E
DC电气特性
在推荐工作条件
符号
参数
输出低电压
输出高电压
输入或I / O低漏电流
输入或I / O的高漏电
ISPEN输入低漏电流
I / O主动上拉电流
输出短路电流
工作电源电流
I
OL
= 8毫安
I
OH
= -4毫安
0V
≤
V
IN
≤
V
IL
( MAX 。 )
3.5V
≤
V
IN
≤
V
CC
0V
≤
V
IN
≤
V
IL
0V
≤
V
IN
≤
V
IL
V
CC
= 5V, V
OUT
= 0.5V
V
IL
= 0.5V, V
IH
= 3.0V
f
时钟
= 1兆赫
广告
产业
条件
分钟。
–
2.4
–
–
–
–
–
–
–
典型值。
–
–
–
–
–
–
–
90
90
3
MAX 。单位
0.4
–
-10
10
-150
-150
-200
–
–
V
V
A
A
A
A
mA
mA
mA
V
OL
V
OH
I
IL
I
IH
I
IL - ISP
I
IL - PU
I
OS
1
I
CC
2, 4
表2-0007 / 1016E
1.一个输出的时间为一秒的最大持续时间。 V
OUT
= 0.5V选择,以避免测试问题
通过测试地面下降。特征值,未经100 %测试。
2.用4个16位的计数器测定。
3.典型值是在V
CC
= 5V和T
A
= 25°C.
4.我最大
CC
广泛地使用特定的设备配置和操作频率而变化。请参阅功耗
莱迪思半导体公司数据手册的这个数据表和热管理部分或CD -ROM的部分估计
我最大
CC
.
4
特定网络阳离子
可编程逻辑器件1016E
外部时序参数
在推荐工作条件
TEST
#
2
参数
电导率。
4
描述
1
-125
–
–
125
1
-100
–
–
100
77.0
125
7.0
–
0.0
8.0
–
0.0
–
6.5
–
–
–
–
4.0
4.0
3.5
0.0
10.0
13.0
–
–
–
–
5.0
–
–
6.0
–
13.5
–
–
–
-80
单位
ns
ns
兆赫
兆赫
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
15.0
18.5
–
–
–
–
8.0
–
–
9.5
–
17.0
–
20.0
20.0
10.5
10.5
–
–
–
–
分钟。马克斯。分钟。马克斯。分钟。马克斯。
7.5
10.0
–
–
–
–
4.5
–
–
5.5
–
10.0
–
12.0
12.0
7.0
7.0
–
–
–
–
t
pd1
t
pd2
f
最大
f
MAX(分机)
f
MAX( TOG )。
t
su1
t
co1
t
h1
t
su2
t
co2
t
h2
t
r1
t
rw1
t
ptoeen
t
ptoedis
t
goeen
t
goedis
t
wh
t
wl
t
su3
t
h3
1.
2.
3.
4.
A
A
A
–
–
–
A
–
–
–
–
A
–
B
C
B
C
–
–
–
–
1数据按比例延迟, 4PT绕道, ORP绕道
2数据按比例延迟,最坏情况路径
3 Clk时。频率与诠释。反馈
3
4 Clk时。频率分机。反馈
(
tsu2 + tco1
)
5 Clk时。频率最高。切换
(
1
亿千瓦时+ TW1
84.0
57.0
100
8.5
–
0.0
9.5
–
0.0
–
100
167
5.0
–
0.0
5.5
–
0.0
–
5.0
–
–
–
–
3.0
3.0
0.0
)
6 GLB注册。之前的Clk建立时间,4 PT绕道
7 GLB注册。 CLK 。到输出延迟, ORP绕道
8 GLB注册。 Clk时后的保持时间。 , 4 PT绕道
9 GLB注册。之前的Clk建立时间。
10 GLB注册。 CLK 。到输出延迟
11 GLB注册。 Clk时后保持时间。
12分机。复位引脚输出延迟
13分机。复位脉冲持续时间
14输入到输出使能
15输入到输出禁止
16全球OE输出使能
17全球OE输出禁止
18分机。同步。 CLK 。脉冲持续时间,高
19分机。同步。 CLK 。脉冲持续时间,低
21 I / O寄存器。内线后的保持时间。同步。 CLK 。 ( Y2,Y3 )
10.0
–
15.0
15.0
9.0
9.0
–
–
–
–
–
–
–
5.0
5.0
4.5
0.0
20 I / O寄存器。内线前设置时间。同步。 CLK 。 ( Y2,Y3 )3.0
除非另有说明,所有参数均采用玻璃钢, 20 PTXOR路径, ORP和Y0时钟。
请参阅时序模型在此数据表的进一步细节。
标准的16位计数器使用GRP反馈。
参考切换测试条件部分。
表2-0030-16 / 125100 80
5