ISL45041
数据表
2006年8月29日
FN6189.2
TFT -LCD我
2
C可编程VCOM
校准器
在V
COM
液晶面板的电压需要进行调整,以
删除闪烁。此部分提供了一个数字接口,以控制
信宿电流输出,可连接到外部电压
分频器。在输出灌电流的增加降低了
电压上的外部分频器,其被施加到一个
外部V
COM
缓冲放大器。所需的V
COM
设置
通过标准的2线,我从外部源加载
2
C
串行接口。上电时器件会自动出现
在最后的EEPROM编程设置。
外部电阻连接到SET引脚,并且将
满量程吸收电流,其确定的最低电压
外部分压器。
该ISL45041可在8 Ld的3mmx3mm TDFN
封装,最大厚度仅为0.8mm的超薄
液晶面板设计。
评估板完整的软件来控制DCP
从计算机可用。参考应用笔记
AN1207和订购信息。
特点
128级可调灌电流输出
2.25V至3.3V逻辑电源电压工作范围
( 2.25V最小编程电压)
模拟电源电压范围4.5V至18V的VDD从
2.6V至3.6V ; 4.5V至13V的VDD从2.25V至2.6V
I
2
C接口(从站和发射器) - 地址: 1001111
板载7位EEPROM
输出调节SET引脚
输出保证单调过热
薄8 Ld的3mmx3mm DFN ( 0.8毫米最大)
无铅可(符合RoHS )
应用
液晶面板
引脚
ISL45041
( 8 LD TDFN )
顶视图
出1
AVDD 2
WP 3
GND 4
8
7
6
5
SET
SCL
SDA
VDD
订购信息
产品型号
(注)
ISL45041IRZ
ISL45041IRZ-T*
温度。
范围
部分
标记( ° C)
041Z
041Z
包
(无铅)
PKG 。
DWG 。 #
0至+85 8 Ld的3×3 TDFN L8.3x3A
0至+85 8 Ld的3×3 TDFN L8.3x3A
磁带和卷轴
ISL45041EVAL1Z评估板
*请参阅TB347对卷筒规格的详细信息。
注意:这些Intersil无铅产品采用塑料包装
特殊的无铅材料制成,模塑料/晶片的附属
材料和100 %雾锡板加退火 - E3终止
完成,这是符合RoHS标准,既锡铅和兼容
无铅焊接操作。 Intersil无铅产品MSL
分类,可达到或超过无铅峰值回流温度
IPC / JEDEC J STD- 020对无铅要求。
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2005年, 2006年, 2007年版权所有
提及的所有其他商标均为其各自所有者的财产。
ISL45041
引脚说明
针
OUT
TYPE
产量
PULL U / D
功能
可调灌电流输出引脚。电流吸收器到OUT引脚等于DAC的设定次
最大可调灌电流通过128见SET引脚功能描述为最大可调分
灌电流设置。
高电压模拟电源。旁路至GND与0.1μF电容。
下拉
写保护。低电平有效。要启用程序,连接到0.7 * VDD电源或更大。
接地连接。
系统电源输入。旁路至GND与0.1μF电容。
I
2
串行数据输入
I
2
时钟输入
最大吸电流调节点。从SET连接一个电阻到GND设定最大可调
沉OUT引脚的电流。最大可调灌电流等于( AVDD / 20 )通过RSET分。
AVDD
WP
GND
VDD
SDA
SCL
SET
供应
输入
供应
供应
IN / OUT
输入
类似物
框图
ISL45041
AVDD
SCL
D<7 : 0>
SDA
I
2
C接口
数据寄存器
128
模拟DCP和
电流输出
块
IOUT
SET
WP
7位EEPROM
GND
VDD
2
FN6189.2
2006年8月29日
ISL45041
绝对最大额定值
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 4V
输入电压GND
SET 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 4V
AVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 20V
输出电压至GND
OUT 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 20V
ESD额定值
HBM的设备。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .2kV
HBM的输入引脚( SCL , SDA ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .4kV
热信息
热电阻(典型值,注1 )
θ
JA
( ° C / W)
8 Ld的TDFN封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
170
湿气敏感度(见技术简介TB363 )
全部包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2级
最高结温(塑料封装) 。 。 。 。 。 。 + 150°C
最大存储温度范围。 。 。 。 。 。 。 。 。 。 - 65 ° C至+ 150°C
无铅回流焊曲线。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。下面。见链接
http://www.intersil.com/pbfree/Pb-FreeReflow.asp
工作条件
温度范围
ISL45041IR 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 85°C
注意:不要达到或接近上市较长时间的最高收视率运行。暴露于这样的条件可能不利地影响了产品的可靠性和
导致不在保修范围内的故障。
注意:
1.
θ
JA
测定用安装在一个高的有效热导率测试板在自由空气中的分量。参见技术简介TB379了解详细信息。
电气规格
测试条件: V
DD
= 3V , AV
DD
= 10V , OUT = 5V ,R
SET
= 24.9kΩ ;除非另有规定。
标准被定在T
A
= +25°C
符号
测试条件
TEMP (℃)
民
(注7 )
典型值
最大
(注7 )单位
参数
DC特性
V
DD
电源范围 - 工作
V
DD
电源范围 - EEPROM
程序设计
V
DD
电源电流
AVDD电源电压范围
V
DD
V
DD
I
DD
AVDD
(注4 )
V
DD
范围2.6V至3.6V
V
DD
范围2.25V至2.6V
满
满
满
满
满
满
满
单调超温
满
满
满
通过研究
SET
(注5 )
到GND , AV
DD
= 20V
到GND , AV
DD
= 4.5V
满
满
满
满
满
满
(注3)
25至55
满
满
(注3)
满
满
@ 3毫安
@ 3毫安
满
满
2.25
2.25
-
4.5
4.5
-
7
-
-
-
-
10
2.25
-
-
VSET + 0.5V
-
0.7*VDD
-
-
15
0.4
-
-
-
-
-
-
-
7
-
-
-
20
-
-
1:20
8
-
<10
-
-
0.22*VDD
25
-
-
3.6
3.6
50
18
13
25
7
±1
±2
±8
-
200
45
-
-
13
-
-
0.3*VDD
-
35
-
0.4
V
V
A
V
V
A
位
最低位
最低位
最低位
A
kΩ
kΩ
V/V
s
V
mV
V
V
V
A
V
V
AVDD电源电流
SET电压分辨率
SET微分非线性
SET零刻度误差
集满量程误差
设定电流
设置外部电阻
IAVDD
SET
VR
SET
DN
SET
ZSE
SET
FSE
ISET
SET
ER
(注2 )
AVDD可以设置电压衰减
输出稳定时间
输出电压范围
设定电压漂移
SDA , SCL , WP输入逻辑高电平
SDA , SCL , WP输入逻辑高电平
SDA,SCL WP滞后
WP IL
SDA , SCL输出逻辑高电平
SDA , SCL输出逻辑低
为AVDD
SET
OUT
ST
V
OUT
SET
VD
VIH
VIL
(注3)
±0.5 LSB误差带(注3 )
IL
WPN
VOH
S
VOL
S
3
FN6189.2
2006年8月29日
ISL45041
电气规格
测试条件: V
DD
= 3V , AV
DD
= 10V , OUT = 5V ,R
SET
= 24.9kΩ ;除非另有规定。
标准被定在T
A
= +25°C
(续)
符号
测试条件
TEMP (℃)
民
(注7 )
典型值
最大
(注7 )单位
参数
I
2
C
SCL时钟频率
I
2
C频率的时候
I
2
时钟低电平时间
I
2
穗抑制滤波器脉冲宽度
I
2
C数据建立时间
I
2
C数据保持时间
I
2
SDA , SCL输入上升时间
I
2
SDA , SCL输入下降时间
I
2
C总线自由时间之间的停止和
开始
I
2
重复启动条件的建立
I
2
重复启动条件保持
I
2
停止条件的建立
I
2
C总线电容负载
电容上的SDA
电容上的SCL
F
SCL
t
SCH
t
SCL
t
DSP
t
SDS
t
SDH
t
ICR
t
ICF
t
BUF
t
STS
t
某事
t
SPS
Cb
C
SDA
C
S
WP = 0
WP = 1
取决于负载(注6 )
(注6 )
满
满
满
满
满
满
满
满
满
满
满
满
满
满
满
0
0.6
1.3
0
100
0
-
-
1.3
0.6
0.6
0.6
-
-
-
-
-
-
-
-
-
-
20 + 0.1 * Cb的
20 + 0.1 * Cb的
-
-
-
-
-
-
-
-
-
400
-
-
50
-
900
1000
300
-
-
-
-
400
10
10
22
100
千赫
s
s
ns
ns
ns
ns
ns
s
s
s
s
pF
pF
pF
pF
ms
写周期时间
注意事项:
2.在测试AV
DD
= 20V.
t
W
满
-
3.模拟,并通过设计来确定,而不是直接测试。
4.模拟的最大电流在设计电源时,编程EEPROM是23毫安,应予以考虑。
20μA 5.典型电流是使用AVDD = 10V和RSET = 24.9kΩ计算。参考“ RSET电阻”第5页。
6.模拟和设计根据我
2
C规格。
7.零件都100 %在+ 25°C的测试。超温限制设立的特性,不生产测试。
4
FN6189.2
2006年8月29日
ISL45041
应用信息
该器件提供了降低LCD的忽悠能力
面板通过调整V的
COM
在生产过程中的电压
测试和校准。 128级的分辨率下提供
数字控制,调节所述输出的灌电流。
的输出被连接到一个外部电压分压器,以便
该装置将具有降低的电压的能力
输出增加输出吸收电流。
AVDD
ISL45041
OUT
R
SET
I
SET
R
2
AVDD
R
1
-
+
R
SET
电阻器
在外部R
SET
电阻设置满量程汇电流
确定外部分压器R的最低电压
1
和R
2
(图1) 。在V之间的电压差
OUT
引脚和我
SET
销(图2 )必须大于1.75V 。这
将保持输出MOS晶体管工作在饱和区。
预计当前设置和7位精度时发生
输出MOS晶体管工作在饱和区。
图2示出了用于输出的MOS内部连接
晶体管。该AV的值
DD
供应集处的电压
源输出晶体管。此电压等于
(设定/ 128 )× ( AV
DD
/ 20 ) 。在我
SET
电流是相等的,因此
到(设定/ 128 )× ( AV
DD
/ 20个R
SET
) 。该排水管的价值
电压使用公式2 R的值发现
1
和R
2
(式2)应确定(设定等于128 ),以使
Ⅴ的最小值
OUT
大于1.75V + AV
DD
/20.
AV
环境
DD
----------------------------x -----------------
-
128
20
VOUT引脚
AV
DD
= 15V
R1
R2
SET
图1.输出连接电路实例
输出的调节是通过2线我提供
2
C
串行接口。
期望的输出电压
该ISL45041提供了一个输出灌电流,从而降低
上的外部分压器的电压( V COM的输出
电压)。公式1和公式2可被用来计算
的输出电流(I
OUT )
和输出电压(V
OUT
)的值。
AV
DD
环境
-
-
I
OUT
= --------------------
x
--------------------------
20
(
R
SET
)
128
R
1
R
2
环境
-
-
-
V
OUT
=
--------------------
AV
DD
1
– --------------------
x
--------------------------
20
(
R
SET
)
128
R
1
+
R
2
注意:当设置为1到128之间的整数。
(当量1)
AVDD
VSAT
0.5V
RSET
ISET引脚
图2.输出连接电路实例
斜升的VDD电源
它是必需的,该斜坡上升10% VDD至90%的VDD
电平来实现在小于或等于10毫秒,以确保
该EEPROM和上电复位电路
同步并且正确的值被从读
EEPROM存储器。
(当量2)
表1给出了V的计算值
OUT
用于评价
使用的机载电阻值板:v
SET
= 24.9k,
R
1
= 200K ,R
2
= 243K ,和AV
DD
= 10V.
表1中。
设定值
1
10
20
30
40
50
60
70
80
90
100
110
128
VOUT
5.468
5.313
5.141
4.969
4.797
4.625
4.453
4.281
4.109
3.936
3.764
3.592
3.282
5
FN6189.2
2006年8月29日
ISL45041
数据表
2010年8月12日
FN6189.3
TFT -LCD我
2
C可编程VCOM
校准器
在V
COM
液晶面板的电压需要进行调整,以
删除闪烁。此部分提供了一个数字接口,以控制
信宿电流输出,可连接到外部电压
分频器。在输出灌电流的增加降低了
电压上的外部分频器,其被施加到一个
外部V
COM
缓冲放大器。所需的V
COM
设置
通过标准的2线,我从外部源加载
2
C
串行接口。上电时,器件自动出现
在末日EEPROM编程设置。
外部电阻连接到SET引脚,并设置
满量程吸收电流,其确定的最低电压
外部分压器。
该ISL45041可在8 Ld的3mmx3mm TDFN
封装,最大厚度仅为0.8mm的超薄
液晶面板设计。
评估板完整的软件来控制DCP
从计算机可用。参考应用笔记
AN1275
和“订购信息” 。
特点
128级可调灌电流输出
2.25V至3.6V逻辑电源电压工作范围
( 2.25V最小编程电压)
模拟电源电压范围4.5V至18V的VDD从
2.6V至3.6V ; 4.5V至13V的VDD从2.25V至2.6V
I
2
C接口(从站和发射器) - 地址: 1001111
板载7位EEPROM
输出调节SET引脚
输出保证单调过热
薄8 Ld的3mmx3mm DFN ( 0.8毫米最大)
无铅(符合RoHS )
应用
液晶面板
引脚
ISL45041
( 8 LD TDFN )
顶视图
出1
AVDD 2
WP 3
GND 4
8
7
6
5
SET
SCL
SDA
VDD
订购信息
产品型号
(注)
ISL45041IRZ
ISL45041IRZ-T*
温度。
范围
部分
标记( ° C)
041Z
041Z
包
(无铅)
PKG 。
DWG 。 #
0至+85 8 Ld的3×3 TDFN L8.3x3A
0至+85 8 Ld的3×3 TDFN L8.3x3A
磁带和卷轴
ISL45041EVAL1Z评估板
*请参阅TB347对卷筒规格的详细信息。
注意:这些Intersil无铅产品采用塑料包装
特殊的无铅材料套,模塑料/晶片的附属
材料和100 %雾锡板加退火( E3终止
完成,这是符合RoHS标准,既锡铅和兼容
无铅焊接操作) 。 Intersil无铅产品MSL
分类,可达到或超过无铅峰值回流温度
IPC / JEDEC J STD- 020对无铅要求。
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774
|
Intersil公司(和设计)是Intersil Americas Inc.公司的注册商标。
版权所有Intersil公司美洲2005年, 2006年, 2007年, 2010年版权所有
提及的所有其他商标均为其各自所有者的财产。
ISL45041
引脚说明
针
OUT
TYPE
产量
PULL U / D
功能
可调灌电流输出引脚。电流吸收器到OUT引脚等于DAC的设定次
最大可调灌电流通过128见SET引脚功能描述为最大可调分
灌电流设置。
高电压模拟电源。旁路至GND与0.1μF电容。
下拉
写保护。低电平有效。要启用程序,连接到0.7 * VDD电源或更大。 WP引脚
专为静态控制。它有一个内部下拉150K电阻。为了避免可能过度写
EEPROM中的内容,上述1Hz的频率不存在时,应适用于该输入端。应当小心,以避免任何
故障输入。当删除或施加机械跳线,始终确保VDD电源关闭。一
高在WP引脚结果寄存器内容的低转换正在加载EEPROM中的数据。
接地连接。
系统电源输入。旁路至GND与0.1μF电容。
I
2
串行数据输入和输出。
I
2
时钟输入
最大吸电流调节点。从SET连接一个电阻到GND设定最大可调
沉OUT引脚的电流。最大可调灌电流等于( AVDD / 20 )通过RSET分。
AVDD
WP
供应
输入
GND
VDD
SDA
SCL
SET
供应
供应
IN / OUT
输入
类似物
框图
ISL45041
AVDD
SCL
D<7 : 0>
SDA
I
2
C接口
数据寄存器
128
模拟DCP和
电流输出
块
OUT
SET
WP
7位EEPROM
GND
VDD
2
FN6189.3
2010年8月12日
ISL45041
绝对最大额定值
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 4V
输入电压GND
SET 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 4V
AVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 20V
输出电压至GND
OUT 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 20V
ESD额定值
HBM的设备。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .2kV
HBM的输入引脚( SCL , SDA ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 .4kV
热信息
热电阻(典型值,注1 )
θ
JA
( ° C / W)
8 Ld的TDFN封装。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
170
湿气敏感度(见技术简介TB363 )
全部包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2级
最高结温(塑料封装) 。 。 。 。 。 。 + 150°C
最大存储温度范围。 。 。 。 。 。 。 。 。 。 - 65 ° C至+ 150°C
无铅回流焊曲线。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。下面。见链接
http://www.intersil.com/pbfree/Pb-FreeReflow.asp
工作条件
温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 85°C
注意:不要达到或接近上市较长时间的最高收视率运行。暴露于这样的条件可能不利地影响了产品的可靠性和
导致不在保修范围内的故障。
注意:
1.
θ
JA
测定用安装在一个高的有效热导率测试板在自由空气中的分量。参见技术简介TB379了解详细信息。
电气规格
测试条件: V
DD
= 3V , AV
DD
= 10V , OUT = 5V ,R
SET
= 24.9kΩ ;除非另有规定。
标准被定在T
A
= +25°C
符号
测试条件
温度
(°C)
民
(注7 )
典型值
最大
(注7 )单位
参数
DC特性
V
DD
电源范围 - 工作
V
DD
电源范围 - EEPROM
程序设计
V
DD
电源电流
AVDD电源电压范围
V
DD
V
DD
I
DD
AVDD
(注4 )
V
DD
范围2.6V至3.6V
V
DD
范围2.25V至2.6V
满
满
满
满
满
满
满
单调超温
满
满
满
通过研究
SET
(注5 )
到GND , AV
DD
= 20V
到GND , AV
DD
= 4.5V
满
满
满
满
满
满
(注3)
25至55
满
满
(注3)
满
满
@ 3毫安
@ 3毫安
满
满
2.25
2.25
-
4.5
4.5
-
7
-
-
-
-
10
2.25
-
-
VSET + 0.5V
-
0.7*VDD
-
-
15
0.4
-
-
-
-
-
-
-
7
-
-
-
20
-
-
1:20
8
-
<10
-
-
0.22*VDD
25
-
-
3.6
3.6
50
18
13
25
7
±1
±2
±8
-
200
45
-
-
13
-
-
0.3*VDD
-
35
-
0.4
V
V
A
V
V
A
位
最低位
最低位
最低位
A
kΩ
kΩ
V/V
s
V
mV
V
V
V
A
V
V
AVDD电源电流
SET电压分辨率
SET微分非线性
SET零刻度误差
集满量程误差
设定电流
设置外部电阻
IAVDD
SET
VR
SET
DN
SET
ZSE
SET
FSE
ISET
SET
ER
(注2 )
AVDD可以设置电压衰减
输出稳定时间
输出电压范围
设定电压漂移
SDA , SCL , WP输入逻辑高电平
SDA , SCL , WP输入逻辑低
SDA,SCL WP滞后
WP输入电流
SDA , SCL逻辑高
SDA , SCL逻辑低
为AVDD
SET
OUT
ST
V
OUT
SET
VD
VIH
VIL
(注3)
±0.5 LSB误差带(注3 )
IL
WPN
VOH
S
VOL
S
3
FN6189.3
2010年8月12日
ISL45041
电气规格
测试条件: V
DD
= 3V , AV
DD
= 10V , OUT = 5V ,R
SET
= 24.9kΩ ;除非另有规定。
标准被定在T
A
= +25°C
(续)
符号
测试条件
温度
(°C)
民
(注7 )
典型值
最大
(注7 )单位
参数
I
2
C
SCL时钟频率
I
2
C频率的时候
I
2
时钟低电平时间
I
2
穗抑制滤波器脉冲宽度
I
2
C数据建立时间
I
2
C数据保持时间
I
2
SDA , SCL输入上升时间
I
2
SDA , SCL输入下降时间
I
2
C总线自由时间之间的停止和
开始
I
2
重复启动条件的建立
I
2
重复启动条件保持
I
2
停止条件的建立
I
2
C总线电容负载
电容上的SDA
电容上的SCL
F
SCL
t
SCH
t
SCL
t
DSP
t
SDS
t
SDH
t
ICR
t
ICF
t
BUF
t
STS
t
某事
t
SPS
Cb
C
SDA
C
S
WP = 0
WP = 1
取决于负载(注6 )
(注6 )
满
满
满
满
满
满
满
满
满
满
满
满
满
满
满
0
0.6
1.3
0
100
0
-
-
1.3
0.6
0.6
0.6
-
-
-
-
-
-
-
-
-
-
20 + 0.1 * Cb的
20 + 0.1 * Cb的
-
-
-
-
-
-
-
-
-
400
-
-
50
-
900
1000
300
-
-
-
-
400
10
10
22
100
千赫
s
s
ns
ns
ns
ns
ns
s
s
s
s
pF
pF
pF
pF
ms
写周期时间
注意事项:
2.在测试AV
DD
= 20V.
t
W
满
-
3.模拟,并通过设计来确定,而不是直接测试。
4.模拟的最大电流在设计电源时,编程EEPROM是23毫安,应予以考虑。
20μA 5.典型电流是使用AVDD = 10V和RSET = 24.9kΩ计算。参考“ RSET电阻”第5页。
6.模拟和设计根据我
2
C规格。
7.参数与MIN和/或最大极限100%经过测试,在+ 25 ° C,除非另有规定。温度限制设立的表征
而不是生产测试。
4
FN6189.3
2010年8月12日
ISL45041
应用信息
该器件提供了降低LCD的忽悠能力
面板通过调整V的
COM
在生产过程中的电压
测试和校准。 128级的分辨率下提供
数字控制,调节所述输出的灌电流。
的输出被连接到一个外部电压分压器,以便
该装置将具有降低的电压的能力
输出增加输出吸收电流。
AVDD
ISL45041
OUT
R
SET
I
OUT
R
2
AVDD
R
1
-
+
表1 (续)
设定值
60
70
80
90
100
110
128
V
OUT
4.453
4.281
4.109
3.936
3.764
3.592
3.282
SET
R
SET
电阻器
在外部R
SET
电阻设置满量程汇电流
确定外部分压器R的最低电压
1
和R
2
(图1) 。之间的OUT引脚的电压差
和SET引脚(图2)具有大于1.75V 。这将
保持在饱和区域中的输出的MOS晶体管。
预计当前设置和7位精度时发生
输出MOS晶体管工作在饱和区。
图2示出了用于输出的MOS内部连接
晶体管。该AV的值
DD
供应集处的电压
源输出晶体管。此电压等于
(设定/ 128 )× ( AV
DD
/ 20 ) 。在我
SET
电流是相等的,因此
到(设定/ 128 )× ( AV
DD
/ 20个R
SET
) 。该排水管的价值
电压使用公式2 R的值发现
1
和R
2
(式2)应确定(设定等于128 ),以使
Ⅴ的最小值
OUT
大于1.75V + AV
DD
/20.
设定AV DD
----------------------------x -----------------
-
128
20
OUT引脚
AV
DD
= 15V
R1
R2
图1.输出连接电路实例
输出的调节是通过2线我提供
2
C
串行接口。
期望的输出电压
该ISL45041提供了一个输出灌电流,从而降低
上的外部分压器的电压( V COM的输出
电压)。公式1和公式2可被用来计算
的输出电流(I
OUT )
和输出电压(V
OUT
)的值。
AV
DD
环境
-
-
I
OUT
= --------------------
x
--------------------------
20
(
R
SET
)
128
(当量1)
R
1
R
2
环境
-
-
-
V
OUT
=
--------------------
AV
DD
1
– --------------------
x
--------------------------
20
(
R
SET
)
128
R
1
+
R
2
注意:当设置为1到128之间的整数。
(当量2)
表1给出了V的计算值
OUT
用于评价
使用的机载电阻值板:v
SET
= 24.9k,
R
1
= 200K ,R
2
= 243K ,和AV
DD
= 10V.
表1中。
设定值
1
10
20
30
40
50
V
OUT
5.468
5.313
5.141
4.969
4.797
4.625
AVDD
VSAT
0.5V
RSET
SET引脚
图2.输出连接电路实例
斜升的VDD电源
它是必需的,该斜坡上升10% VDD至90%的VDD
电平来实现在小于或等于10毫秒,以确保
该EEPROM和上电复位电路
同步并且正确的值被从读
EEPROM存储器。
Intersil公司所有产品的制造,组装和测试都采用ISO9000质量体系标准。
Intersil公司的质量CERTI网络阳离子可在www.intersil.com/design/quality观看
Intersil的产品仅出售描述。 Intersil公司保留随时修改电路设计,软件和/或特定网络连接的阳离子在任何时候没有合适的
通知。因此,告诫读者,以验证数据表之前订货电流。 Intersil提供的信息被认为是准确和
可靠的。然而,承担任何责任由Intersil或其子公司供其使用;也不对第三方专利或其他权利的任何侵犯,可能导致
从它的使用。没有获发牌照以暗示或以其他方式Intersil公司或其子公司的任何专利或专利权。
关于Intersil公司及其产品的信息,请参阅www.intersil.com
5
FN6189.3
2010年8月12日
ISL45041
数据表
2010年12月17日
FN6189.4
TFT -LCD我
2
C可编程VCOM
校准器
在V
COM
液晶面板的电压需要进行调整,以
删除闪烁。此部分提供了一个数字接口,以控制
信宿电流输出,可连接到外部电压
分频器。在输出灌电流的增加降低了
电压上的外部分频器,其被施加到一个
外部V
COM
缓冲放大器。所需的V
COM
设置
通过标准的2线,我从外部源加载
2
C
串行接口。上电时,器件自动出现
在末日EEPROM编程设置。
外部电阻连接到SET引脚,并设置
满量程吸收电流,其确定的最低电压
外部分压器。
该ISL45041可在8 Ld的采用3mm x 3mm TDFN封装
封装,最大厚度仅为0.8mm的超薄
液晶面板设计。
评估板完整的软件来控制DCP
从计算机可用。参考应用笔记
AN1275
和“订购信息” 。
特点
128级可调灌电流输出
2.25V至3.6V逻辑电源电压工作范围
( 2.6V最低电压编程)
4.5V至18V模拟电源电压工作范围
( 10.8V最小编程电压)
I
2
C接口,地址100111x和100110x
片7位EEPROM
输出调节SET引脚
输出保证单调过热
薄8 Ld的采用3mm x 3mm DFN ( 0.8毫米最大)
无铅(符合RoHS )
应用
液晶面板
引脚
ISL45041
( 8 LD TDFN )
顶视图
OUT
AVDD
WP
GND
1
2
3
4
PAD
8
7
6
5
SET
SCL
SDA
VDD
订购信息
产品型号
(注1 ,2,3 )
ISL45041IRZ
温度。
范围
部分
标记( ° C)
041Z
包
(无铅)
PKG 。
DWG 。 #
0至+85 8 Ld的3×3 TDFN L8.3x3A
ISL45041EVAL1Z评估板
注意:
1.新增“ * -T ”后缀磁带和卷轴。请参阅
TB347
详细信息
卷筒规格。
2.这些Intersil无铅产品采用塑料包装特殊
无铅材料套,模塑料/晶片的附属材料,
和100 %雾锡板加退火( E3终止完成,
这是符合RoHS标准,既锡铅和兼容
无铅焊接操作) 。 Intersil无铅产品MSL
分类,可达到或无铅峰值回流温度
超过IPC / JEDEC J STD- 020对无铅要求。
3.潮湿敏感度等级(MSL ) ,请参阅设备
信息页
ISL45041.
有关MSL的更多信息,
请参见技术简介
TB363.
1
注意:这些器件对静电放电敏感;遵循正确的IC处理程序。
1-888- INTERSIL或1-888-468-3774 |版权Intersil公司美洲2005-2007年, 2010年版权所有
Intersil公司(设计)是Intersil公司或其子公司所拥有的商标。
提及的所有其他商标均为其各自所有者的财产。
ISL45041
引脚说明
针
OUT
TYPE
产量
PULL U / D
功能
可调灌电流输出引脚。即沉入OUT引脚的电流等于DAC设置的时间
最大可调灌电流通过128见SET引脚功能描述为最大可调分
灌电流设置。
高电压模拟电源。旁路至GND与0.1μF电容。
下拉
写保护。低电平有效。要启用程序,连接到0.7 * V
DD
供应或更大。 WP引脚
专为静态控制。它有一个内部下拉电流吸收器。为了避免可能过度写
EEPROM中的内容,上述1Hz的频率不存在时,应适用于该输入端。应当小心,以避免任何
故障输入。当删除或施加机械跳线,始终确保在V
DD
电源关闭。一
高在WP引脚结果寄存器内容的低转换正在加载EEPROM中的数据。
接地连接。
数字电源输入。旁路至GND与0.1μF电容。
I
2
串行数据输入和输出。
I
2
时钟输入
最大吸电流调节点。从SET连接一个电阻到GND设定最大可调
沉OUT引脚的电流。最大可调灌电流等于( AV
DD
/ 20 )除以RSET 。
AV
DD
WP
供应
输入
GND
V
DD
SDA
SCL
SET
供应
供应
IN / OUT
输入
类似物
框图
V
DD
5
A
VDD
2
SDA
SCL
6
7
I
2
C
接口
DAC
注册
模拟DCP
和
灌电流
Q1
1
OUT
WP
3
7位EEPROM
灌电流
ISL45041
4
GND
A1
8
SET
2
FN6189.4
2010年12月17日
ISL45041
绝对最大额定值
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 + 4V
输入电压GND
SET 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 4V
AVDD 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V至+ 20V
输出电压至GND
OUT 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -0.3V到+ A
VDD
ESD额定值
人体模型
装置(每JESD22 - A114E测试) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2kV的
输入引脚( SCL , SDA ) (每JESD22 - A114E测试) 。 。 。 。 。 。 。为4kV
热信息
热电阻(典型值)
θ
JA
( ° C / W)
θ
JC
( ° C / W)
8 Ld的TDFN封装(注4,5) 。 。 。 。 。
53
11
湿气敏感度(见技术简介TB363 )
全部包。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 2级
最高结温(塑料封装) 。 。 。 。 。 。 + 150°C
最大存储温度范围。 。 。 。 。 。 。 。 。 。 - 65 ° C至+ 150°C
无铅回流焊曲线。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。下面。见链接
http://www.intersil.com/pbfree/Pb-FreeReflow.asp
工作条件
温度范围。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0 ° C至+ 85°C
注意:不要达到或接近上市较长时间的最高收视率运行。暴露于这样的条件可能不利地影响了产品的可靠性和
导致不在保修范围内的故障。
注意事项:
4.
θ
JA
测量在自由空气与装在一个高有效热导率测试板用“直接连接”的功能的组件。看
技术简介TB379 。
5.对于
θ
JC
的“外壳温度”的位置是在封装底部的裸露金属焊盘的中心。
电气规格
测试条件: V
DD
= 3.3V , AV
DD
= 18V ,R
SET
= 5kΩ的,R 1 = 10kΩ的,R 2 = 10kΩ的; (参见图1 )除非
另有规定。标准被定在T
A
= +25°C.
黑体字限额适用于工作温度范围0 ° C至+ 85°C 。
参数
电源特性
V
DD
电源电压范围支持EEPROM编程
AV
DD
电源电压范围支持EEPROM
程序设计
V
DD
电源电压范围宽电源工作
(不支持EEPROM编程)
AV
DD
电源电压范围宽电源工作
(不支持EEPROM编程)
V
DD
电源电流
AV
DD
电源电流
DC特性
SET电压分辨率
SET微分非线性
SET零刻度误差
集满量程误差
设定电流(R
SET
= 24.9KΩ和AV
DD
= 10V)
设置外部电阻
SET
VR
SET
DN
SET
ZSE
SET
FSE
ISET
SET
ER
通过研究
SET
(注11 )
到GND , AV
DD
= 18V
到GND , AV
DD
= 4.5V
到GND , AV
DD
= 15V, V
DD
= 3V
V
OUT
> 2.5V (注12 )
AV
DD
可以设置电压衰减
输出稳定时间
输出电压范围
设定电压漂移
AVDD为(注9 )
SET
OUT
ST
V
OUT
SET
VD
25C <牛逼
A
< 55 ° C(注9 )
To
±0.5
LSB误差带
(注9 )
V
SET
+0.5V
<10
5
2.25
1.0
1:20
8
13
20
200
45
200
单调超温
7
7
7
±1
±3
±8
位
最低位
最低位
最低位
A
kΩ
kΩ
kΩ
V/V
s
V
mV
V
DD
AV
DD
V
DD
AV
DD
2.6V < V
DD
& LT ; 3.6V
2.25V < V
DD
& LT ; 2.6V
I
DD
I
AVDD
(注7 )
(注8)
2.6
10.8
2.25
4.5
4.5
3.6
18
3.6
18
13
65
38
V
V
V
V
V
A
A
符号
测试条件
民
(注6 )
典型值
最大
(注6 )单位
3
FN6189.4
2010年12月17日
ISL45041
电气规格
测试条件: V
DD
= 3.3V , AV
DD
= 18V ,R
SET
= 5kΩ的,R 1 = 10kΩ的,R 2 = 10kΩ的; (参见图1 )除非
另有规定。标准被定在T
A
= +25°C.
黑体字限额适用于工作温度范围0 ° C至+ 85°C 。 (续)
参数
SDA , SCL输入逻辑高电平
SDA , SCL输入逻辑低
SDA,SCL滞后
SDA输出逻辑高电平
SDA输出逻辑低
WP输入逻辑高电平
WP输入逻辑低
WP滞后
WP输入电流
I
2
C定时等
SCL时钟频率
I
2
C频率的时候
I
2
时钟低电平时间
I
2
穗抑制滤波器脉冲宽度
I
2
C数据建立时间
I
2
C数据保持时间
I
2
SDA , SCL输入上升时间
I
2
SDA , SCL输入下降时间
I
2
停止和启动的C总线空闲时间
I
2
重复启动条件的建立
I
2
重复启动条件保持
I
2
停止条件的建立
I
2
C总线电容负载
SDA引脚电容
SCL引脚电容
EEPROM写周期时间
注意事项:
6.遵守以数据表的限制是有保证的一种或多种方法:生产测试,表征和/或设计。
7. I
DD
电流中的每一个的EEPROM编写操作期间增加至2mA为45ms或更小。
8. I
AVDD
目前可能每个EEPROM编程操作期间增加至1mA为30毫秒或更少。
9.模拟,并通过设计来确定,而不是直接测试。
10.仿真和设计根据我
2
C规格。
11. 20μA的典型电流通过AV计算
DD
= 10V和R
SET
= 24.9kΩ 。参考“R
SET
在图2中电阻器“ 。
的R 12,最小值
SET
电阻保证在: AV
DD
= 15V, V
DD
= 3.0V ,当电压VOUT引脚大于2.5V 。参考
式(2)第5页上设置= 128 。
f
SCL
t
SCH
t
SCL
t
DSP
t
SDS
t
SDH
t
ICR
t
ICF
t
BUF
t
STS
t
某事
t
SPS
Cb
C
SDA
C
S
t
W
取决于负载(注10 )
(注10 )
200
0.6
0.6
0.6
400
10
10
100
0
0.6
1.3
0
100
900
20 + 0.1 * Cb的
20 + 0.1 * Cb的
1000
300
50
400
千赫
s
s
ns
ns
ns
ns
ns
s
s
s
s
pF
pF
pF
ms
IL
WPN
VOH
S
VOL
S
V
IH
V
IL
(注9 )
0.20
0.14V
DD
35
@ 3毫安
0.7*V
DD
0.3*V
DD
符号
I
2
CV
IH
I
2
CV
IL
(注9 )
V
DD
- 0.4
0.4
260
测试条件
民
(注6 )
0.7*V
DD
0.55
典型值
最大
(注6 )单位
V
V
mV
V
V
V
V
V
A
Intersil公司所有产品的制造,组装和测试都采用ISO9000质量体系标准。
Intersil公司的质量CERTI网络阳离子可在www.intersil.com/design/quality观看
Intersil的产品仅出售描述。 Intersil公司保留随时修改电路设计,软件和/或特定网络连接的阳离子在任何时候没有合适的
通知。因此,告诫读者,以验证数据表之前订货电流。 Intersil提供的信息被认为是准确和
可靠的。然而,承担任何责任由Intersil或其子公司供其使用;也不对第三方专利或其他权利的任何侵犯,可能导致
从它的使用。没有获发牌照以暗示或以其他方式Intersil公司或其子公司的任何专利或专利权。
关于Intersil公司及其产品的信息,请参阅www.intersil.com
4
FN6189.4
2010年12月17日
ISL45041
应用信息
该器件提供了降低LCD的忽悠能力
面板通过调整V的
COM
在生产过程中的电压
测试和校准。 128级的分辨率下提供
数字控制,调节所述输出的灌电流。
的输出被连接到一个外部电压分压器,以便
该装置将具有降低的电压的能力
输出增加输出吸收电流。
AVDD
ISL45041
OUT
R
SET
I
OUT
R
2
AVDD
R
1
-
+
R
SET
电阻器
在外部R
SET
电阻设置满量程电流下沉,我
SET
最大值,即判断外部的最低电压
分压器
1
和R
2
(图1) 。的电压差
之间OUT引脚和SET引脚(图2) ,这也是
的漏极和输出晶体管的源极,必须大
超过1.75V 。这将保持输出晶体管在其饱和
地区保持线性工作在整个范围内寄存器
值。预期当前设置和7位的精度发生
当输出MOS晶体管工作在饱和工作
区。图2示出了用于输出的内部连接
MOS晶体管。该AV的值
DD
供给设置电压
在输出晶体管的源极。此电压等于
(设定/ 128 )× ( AV
DD
/ 20 ) 。在我
SET
电流是相等的,因此
到(设定/ 128 )× ( AV
DD
/ 20个R
SET
) 。漏极电压是
使用公式2, R的值来计算
1
和R
2
(式2)应该使用I来确定
OUT
最大
(设定等于128 ),所以V的最小值
OUT
较大
超过1.75V + AV
DD
/20.
设定AV DD
----------------------------x -----------------
-
128
20
OUT引脚
AV
DD
= 15V
R1
R2
SET
图1.输出连接电路实例
输出的调节是通过2线我提供
2
C
串行接口。
期望的输出电压
该ISL45041提供了一个输出灌电流,从而降低
上的外部分压器的电压(V
COM
产量
电压)。公式1和公式2可被用来计算
的输出电流(I
OUT )
和输出电压(V
OUT
)的值。
该设置是寄存器的值+1与1之间的值。
和128 。
AV
DD
环境
-
-
I
OUT
= --------------------
x
--------------------------
20
(
R
SET
)
128
R
1
R
2
环境
-
-
-
V
OUT
=
--------------------
AV
DD
1
– --------------------
x
--------------------------
20
(
R
SET
)
128
R
1
+
R
2
(当量1)
AVDD
VSAT
0.5V
R
SET
SET引脚
图2.输出连接电路实例
斜升的VDD电源
(当量2)
表1给出了V的计算值
OUT
采用电阻
R:值
SET
= 24.9kω ,R
1
= 200kΩ的,R
2
= 243kΩ ,并且
AV
DD
= 10V.
表1中。
设定值
1
10
20
30
40
50
60
70
80
90
100
110
128
V
OUT
5.486
5.313
5.141
4.969
4.797
4.625
4.453
4.281
4.109
3.936
3.764
3.592
3.282
斜坡上升为10 %的V
DD
到90 %的V
DD
电平必须是
实现在10ms以下,以确保EEPROM和
上电复位电路被同步并且正确
值从EEPROM存储器读。
电源时序
推荐的电源定序显示在
图3.当接通电源时,VDD应适用
之前或同时为AVDD 。的最小时间
t
VS
是0μs 。当断电时,VDD的顺序和
AVDD并不重要。
V
DD
A
VDD
t
VS
图3.电源时序
不要内的启动为100ms删除或VDD AVDD
EEPROM编程周期。断电前的
EEPROM编程周期结束,可能会导致
在EEPROM中的受损的数据。
5
FN6189.4
2010年12月17日