添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第684页 > IDT77V1264L200
四端口PHY (物理层)
25.6 , 51.2和204.8 Mbps的
ATM网络和背板
应用
IDT77V1264L200
功能列表
!
描述
该IDT77V1264L200是IDT的产品家族中的一员
支持异步传输模式(ATM)数据通信
和网络。该IDT77V1264L200实现对物理层
25.6 Mbps的ATM ,连接四个串行铜缆链路( UTP 3类
和5)的一个ATM层装置如特区或开关ASIC中。该
IDT77V1264L200也运行在51.2 Mbps和204.8 Mbps的,并且是
非常适合背板驱动应用。
该77V1264L200 , ATM层接口可选择为: 16位
UTOPIA第2级,第8位的UTOPIA第1级的多物理层,或四联的4位
DPI (数据路径接口) 。
该IDT77V1264L200采用IDT的先进设备,最先进的制造
CMOS工艺,提供了最高的集成水平, perfor-
曼斯和可靠性,具有低功耗特性
CMOS 。
!
!
!
!
!
!
!
!
!
!
!
!
执行PHY ,传输汇聚( TC)和
物理媒体相关( PMD)子层功能
4 204.8 Mbps的ATM渠道
符合ATM论坛( AF- PHY - 040.000 )和ITU -T I.432.5
规格为25.6 Mbps的物理接口
工作在25.6 , 51.2 , 102.4 , 204.8 Mbps的数据传输速率
端口数据传输速率个体选择
向后兼容77V1254L25
UTOPIA 1级, UTOPIA 2级,或DPI - 4接口
3 ,细胞发送和接收FIFO
对于状态信号指示灯接口
支持UTP 3类和5个物理介质
低功耗CMOS
3.3V供电, 5V容限输入
144引脚PQFP封装( 28 ×28 MM)
工业温度范围
框图
TXREF
TXCLK
TXDATA [15 :0]的
TXPARITY
TxSOC
TXEN
TxClav
TXADDR [4 :0]的
模式[1:0 ]
PHY -ATM
接口
( UTOPIA或DPI )
司机
P / S和S / P
NRZI
时钟恢复
+
TX 1
-
+
RX 1
-
TX / RX ATM
细胞FIFO
SCRAMBLER /
解密器
5B/4B
编码/
解码
司机
P / S和S / P
NRZI
时钟恢复
+
TX 0
-
+
RX 0
-
RXADDR [4 :0]的
RXCLK
RXDATA [15 :0]的
RXPARITY
RxSOC
RXEN
RxClav
TX / RX ATM
细胞FIFO
SCRAMBLER /
解密器
5B/4B
编码/
解码
INT
RST
TX / RX ATM
细胞FIFO
微处理器
接口
SCRAMBLER /
解密器
5B/4B
编码/
解码
司机
P / S和S / P
NRZI
时钟恢复
+
- TX 2
+
- RX 2
RD
WR
CS
AD [ 7:0]
ALE
TX / RX ATM
细胞FIFO
OSC
SCRAMBLER /
解密器
4
4
5B/4B
编码/
解码
P / S和S / P
NRZI
司机
时钟恢复
+
- TX 3
+
- RX 3
RXREF
RXLED [3 :0]的
TXLED [3 :0]的
3505 DRW 01
.
IDT和IDT标识是注册为Integrated Device Technology , Inc.的商标。
1 49
2004年为Integrated Device Technology , Inc.保留所有权利。改变产品规格,恕不另行通知。
十二月2004
DSC一分之六千零二十九
IDT77V1264L200
应用
!
!
!
高达204.8Mbps背板传输
机架到机架的短链接
ATM交换机
77V1264L200概述
该77V1264L200是一个四端口的实现物理层的
标准为25.6Mbps的ATM网络的通信通过定义
ATM论坛的文档AF- PHY - 040.000和ITU -T I.432.5 。物理
层被划分成物理媒体相关子层(PMD)和
传输会聚( TC)子层。 PMD子层包括
用于发射器,接收器和时钟恢复操作的功能
在100米的第3类和5类非屏蔽双绞线化
( UTP )电缆。这被称为线路侧接口。在TC子
层定义了线路编码,扰码,数据成帧和的同步
化。
在另一侧,所述77V1264L200接口的ATM层
设备(如交换机核心或特区) 。这种细胞级接口被配置
urable如任一个8位的乌托邦1级的多物理层, 16位的乌托邦级别2 ,
或4个4位的DPI接口,如由两个模式引脚来确定。这是
称为物理层, ATM接口。其引脚排列和头版块
图是基于在Utopia 2配置。表3示出了
相应的引脚功能与其它两种模式,图2和
图3示出的功能框图。
该77V1264L200是基于77105 ,并保持显著
注册兼容它。该77V1264L200 ,但是,有更多的
注册功能,同时还复制它的大部分寄存器提供
四个端口之间显著的独立性。
获得这些状态和控制寄存器是通过公用总线。
这是一个8位的复用功能的地址和数据总线,通过一个conven-控制
tional异步读/写握手。
额外的引脚允许插入的8kHz的时间和提取
标记,并提供接收和发射状态的LED指示。
自动同步和良好信号指示灯
该77V1264L200采用了全新的接收机同步算法
允许其达到图4b / 5b的符号帧上的任何有效数据流。
这是早期的产品可能只帧上的改进
逃逸符号,这仅发生在或8kHz的起始小区的( X8)定时
标记符号对。
ATM25收发器总是发送有效的4B / 5B码元,使
在77V1264L200接收部分实现符号取景和prop-
erly表示接收信号的状态,即使在没有ATM信元或
为8kHz ( X8)的定时标志物的接收数据流中。状态机
监测接收到的符号并置“好信号”状态位
当正在接收有效信号。 “好信号” ,并拉高
当信号丢失接收FIFO被禁用。这有时
称为信号(LOS)丢失。
运行速度超过25 Mbps的
除了运行在25.6 Mbps的标准速度,
77V1264L200可以在一个范围内的数据速率进行操作,可达204.8
Mbps的,如表3所示。对于204.8Mbps数据速率应用中,
从脉冲工程ST6200T磁性元件都可以使用。这些
磁性元件已经过测试,在工作超过10米UTP 5类线的
204.8Mbps 。该速率由OSC时钟的频率来决定,
乘以内部PLL时钟倍频系数( 1X,2X或者4X)为
在增强控制2寄存器决定。虽然OSC
时钟频率是常见到PHY的所有端口,时钟乘法器
因子可以单独设置每个端口。作为一个例子,具有64
MHz振荡器,这使得某些端口以51.2 Mbps的同时运行
其他端口同时工作在204.8 Mbps的。
当在高于1倍,使用RXREF其他时钟的倍数操作
引脚需要,在LED驱动器的RXREF脉冲宽度选择现场
和HEC状态/控制寄存器进行编程,以更大的值
大于1个周期的默认值。
此外,没有时钟恢复( 10 )在物理层环回模式
诊断控制寄存器仅在时钟倍频为1x 。
对于更高的倍数,物理层环回模式( 01 )与时钟恢复
必须使用。
除了如上所指出的,这些较高的速度配置操作
完全一样的基本25.6 Mbps的配置。扰
和编码不变。
表1显示了一些不同的数据速率的物理层可以操作
在一个32MHz的或64MHz的振荡器。需要注意的是任何振荡器频率
32MHz的64MHz的之间可以使用。例如,如果一个48MHz的
振荡器的使用量和乘数设定为4倍时,数据速率将是
153.6Mbps.
时钟乘法器
控制位
(增强型控制2
寄存器)
00 (1x)
01 (2x)
10 (4x)
64兆赫
00 (1x)
01 (2x)
10 (4x)
参考
时钟( OSC)的
32兆赫
线位
(兆赫)
32
64
128
64
128
256
数据
( Mbps)的
25.6
51.2
102.4
51.2
102.4
204.8
表1 200速度等级选项
2 49
十二月2004
IDT77V1264L200
VDD
GND
TX0-
TX0+
VDD
MM
MODE1
MODE0
RXREF
TXREF
GND
TXLED3
TXLED2
TXLED1
TXLED0
VDD
TXDATA0
TXDATA1
TXDATA2
TXDATA3
TXDATA4
TXDATA5
TXDATA6
TXDATA7
TXDATA8
TXDATA9
TXDATA10
TXDATA11
TXDATA12
TXDATA13
TXDATA14
TXDATA15
TXPARITY
TXEN
TxSOC
TXADDR4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
TX1+
TX1-
GND
AGND
AVDD
RX0+
RX0-
AVDD
AGND
AGND
AVDD
RX1+
RX1-
AVDD
AGND
AGND
AVDD
AGND
OSC
AVDD
AGND
AGND
AVDD
RX2+
RX2-
AVDD
AGND
AGND
AVDD
RX3+
RX3-
AVDD
AGND
GND
TX2+
TX2-
77V1264L200
77V1254
144-PQFP
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
VDD
GND
TX3+
TX3-
VDD
DA
SE
AD7
AD6
AD5
AD4
GND
AD3
AD2
AD1
AD0
VDD
ALE
CS
RD
WR
RST
GND
INT
VDD
GND
RXLED3
RXLED2
RXLED1
RXLED0
VDD
GND
RXDATA0
RXDATA1
RXDATA2
RXDATA3
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
.
3505 DRW 02
TXADDR3
VDD
TXADDR2
TXADDR1
TXADDR0
TxClav
TXCLK
GND
VDD
RXCLK
RXEN
RXADDR0
RXADDR1
GND
RXADDR2
RXADDR3
RXADDR4
RxClav
RxSOC
GND
VDD
RXPARITY
RXDATA15
RXDATA14
RXDATA13
RXDATA12
RXDATA11
RXDATA10
RXDATA9
RXDATA8
GND
VDD
RXDATA7
RXDATA6
RXDATA5
RXDATA4
图1引脚分配
3 49
十二月2004
IDT77V1264L200
信号说明
线路侧信号
信号名称
RX0+,-
RX1+,-
RX2+,-
RX3+,-
TX0+,-
TX1+,-
TX2+,-
TX3+,-
引脚数
139, 138
133, 132
121, 120
115, 114
4, 3
144, 143
110, 109
106, 105
I / O
In
In
In
In
OUT
OUT
OUT
OUT
信号说明
P0口正面和负面的接收差分输入对。
端口1正,负接收差分输入对。
端口2阳性和阴性接收差分输入对。
端口3正面和负面的接收差分输入对。
P0口正面和负面的发送差分输出对。
端口1阳性和阴性发送差分输出对。
端口2阳性和阴性发送差分输出对。
端口3阳性和阴性发送差分输出对。
实用工具总线信号
信号名称
AD [ 7:0]
ALE
CS
RD
WR
引脚数
I / O
信号说明
101 , 100 , 99 , 98 , 96 , 95 , 94 ,输入/输出工具总线地址/数据总线。地址输入被采样在ALE的下降沿。数据被输出在此
当执行总线读出。输入数据进行采样,在完成写操作。
93
91
90
89
88
In
In
In
公用总线地址锁存使能。异步输入。在AD总线上的地址进行采样,在下降
ALE的边缘。 ALE必须为低时, AD总线被用于数据。
公用总线异步芯片选择。 CS必须置读取或写入内部寄存器。它可以保持
置在任何时候,如果需要的
公用总线读使能。低电平有效的异步输入。锁存的地址后,读出被执行
拉高WR和RD断言和CS 。
公用总线写使能。低电平有效的异步输入。锁存的地址后,写入是通过执行
拉高RD ,将数据放置在AD总线,并声称WR和CS 。数据采样时, WR和CS是
拉高。
其他信号
信号名称
DA
INT
引脚数
103
85
I / O
In
OUT
信号说明
保留信号。这个输入必须连接到逻辑低。
中断。 INT为开漏输出,驱动为低电平,表示中断。一旦低, INT保持为低电平,直到
在适当的中断状态寄存器的中断状态被读取。中断源是可编程的,通过
中断屏蔽寄存器。
保留信号。这个输入必须连接到逻辑低。
模式选择。他们确定PHY / ATM接口的配置。 00 = UTOPIA 2级01 = UTO-
PIA 1级= 10 DPI 。 11是保留的。
TTL线速率时钟源,由100ppm的振荡器驱动。 32 MHz或64 MHz的。
复位。低电平有效的异步输入复位所有控制逻辑,计数器和FIFO 。复位必须执行
上电后前部的正常运作而形成的。
接收LED驱动器。驱动为低电平OSC的223个周期,开始与RXSOC当该端口接收到一个
良好的(非空和非差错)的细胞。驱动8毫安高和低。每一个端口。
接收参考。低电平有效,同步OSC 。 RXREF脉冲低电平的可编程数字
在收到x_8命令字节时,时钟周期。寄存器的0x40被编程,以指示哪个端口是
引用。需要注意的是操作77V1264L200以2倍或4倍多OSC时(见增强控制
2寄存器)的RXREF脉冲宽度(见LED驱动器和HEC状态/控制寄存器)必须亲
编程为大于默认为RXREF的适当操作的任意值。
表2信号说明(第3第1部分)
MM
模式[1:0 ]
OSC
RST
RXLED [3 :0]的
RXREF
6
7, 8
126
87
82, 81, 80, 79
9
In
In
In
In
OUT
OUT
4 49
十二月2004
IDT77V1264L200
SE
TXLED [3 :0]的
TXREF
102
12, 13, 14, 15
10
In
OUT
In
保留信号。这个输入必须连接到逻辑低。
端口3到0发送LED驱动器。拉低OSC的223个周期,开始与TXSOC当这
接收单元用于传输的端口。 8毫安驱动电流高,低。每一个端口。
发送参考。同步到OSC 。的下降沿,一个X_8命令字节被插入
传输数据流。逻辑对这种信号进行编程寄存器的0x40 。典型的应用是WAN时机。
电源信号
信号名称
AGND
AVDD
GND
VDD
引脚数
I / O
信号说明
模拟地。 AGND提供一接地基准,以该船舶的模拟部分,其源更
恒定电流比的数字部分。
模拟电源3.3 ±0.3V AVDD电源的电源芯片的模拟部分,其绘制一个多
恒定电流比的数字部分。
数字地。
数字电源。 3.3 ± 0.3V 。
112, 117, 118, 123, 124,
____
127, 129, 130, 135, 136, 141
113, 116, 119, 122, 125,
128, 131, 134, 137, 140
____
2, 11, 44, 50, 56, 67, 77, 83, ____
86, 97, 107, 111, 142
1, 5, 16, 38, 45, 57, 68, 78,
84, 92, 104, 108
____
16位UTOPIA 2信号( MODE [ 1: 0] = 00)
信号名称
RXADDR [4 :0]的
RxClav
引脚数
53, 52, 51, 49, 48
54
I / O
In
OUT
信号说明
乌托邦2接收地址总线。这个总线是用来在轮询和选择的接收端口。端口地址
在比特被定义在[ 4:0]的增强控制寄存器的。
乌托邦2接收小区可用。指示处理端口的电池可用状态。有人断言,当
一个完整的细胞可用于从接收FIFO检索。当四个端口的非被编址。 RXCLAV是
高阻抗。
乌托邦2接收时钟。这是一个自由运行的时钟输入。
乌托邦2接收数据。当被选择的四个端口中的一个,所述77V1264L200传输接收单元,以
在ATM设备在整个这个总线。另请参阅RXPARITY 。
乌托邦2接收使能。驱动由ATM设备,以表明其在整个的RXDATA接收数据的能力
总线。
乌托邦2接收数据奇偶校验。奇校验过RXDATA [ 15 : 0 ] 。
乌托邦2接收小区的开始。置一致的数据为上RXDATA每个小区的第一个字。
乌托邦2发送地址总线。这个总线是用来在轮询和选择的发送端口。端口
在增强型控制寄存器:地址以位[ 0 4 ]中定义。
乌托邦2发送单元提供。表示空间的可用性的解决端口的发送FIFO
对于一个完整的单元。当没有一个四个端口进行寻址, TXCLAV为高阻抗。
乌托邦发送时钟。这是一个自由运行的时钟输入。
乌托邦2发送数据。跨越这条总线的ATM设备转移细胞的77V1264L200进行传输。
另请参阅TXPARITY 。
乌托邦2发送使能。驱动由ATM设备,以表明它是整个TXDATA传输数据
总线。
乌托邦2发送数据奇偶校验。跨TXDATA奇校验[ 15 : 0 ] 。奇偶校验检查和错误指示在
中断状态寄存器,在主控制寄存器使能。没有采取其他操作中的
事件中的错误。配合高或低,如果不使用。
乌托邦2发送启动细胞。置一致的数据为上TXDATA每个小区的第一个字。
表2信号说明( 3之2部分)
RXCLK
46
In
OUT
RXDATA [ 15 : 0 ] 59 , 60 , 61 , 62 , 63 , 64 , 65 ,
66, 69, 70, 71, 72, 73, 74,
75, 76
RXEN
RXPARITY
RxSOC
TXADDR [4 :0]的
TxClav
TXCLK
47
58
55
36, 37, 39, 40, 41
42
43
In
OUT
OUT
In
OUT
In
In
TXDATA [ 15 : 0 ] 32 , 31 , 30 , 29 , 28 , 27 , 26 ,
25, 24, 23, 22, 21, 20, 19,
18, 17
TXEN
TXPARITY
34
33
In
In
TxSOC
35
In
5 49
十二月2004
查看更多IDT77V1264L200PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    IDT77V1264L200
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
IDT77V1264L200
√ 欧美㊣品
▲10/11+
10358
贴◆插
【dz37.com】实时报价有图&PDF
查询更多IDT77V1264L200供应信息

深圳市碧威特网络技术有限公司
 复制成功!