单一的ATM PHY为25.6和
51.2 Mbps的乌托邦2级
IDT77V107
功能列表
!
!
!
!
!
!
!
!
!
!
!
!
执行PHY ,传输汇聚( TC)和
的物理媒体相关( PMD )子层的功能
实体层
符合ATM论坛( AF- PHY - 040.000 )和ITU -T I.432.5
规格为25.6 Mbps的物理接口
也工作在51.2Mbps
8位的乌托邦2级接口
3芯发送&接收FIFO
接收器自动同步和良好的信号指示
支持UTP 3类物理介质
接口标准的磁性
低功耗CMOS
3.3V供电, 5V容限输入
100引脚TQFP封装( 14 ×14 MM)
商用和工业温度范围
层装置如特区或开关ASIC中。该IDT77V107还
工作在51.2 Mbps的,非常适合背板驱动应用
系统蒸发散。在77V107具有细胞上的8位的UTOPIA第2级接口
SIDE 。
该IDT77V107采用国家最先进的IDT的CMOS制造技
术,提供了集成度,性能和可靠性的最高水平
能力,与CMOS电路的低功耗特性。
77V107概述
在77V107是一个物理层接口芯片为25.6Mbps的ATM
通过ATM论坛的文档自动对焦phy-定义的网络通信
040.000和ITU -T I.432.5 。物理层被划分成物理
媒体相关子层( PMD)和传输会聚( TC )
子层。它是基于77V106 。
PMD子层包括用于所述发送器,接收器的功能
和时钟恢复在100米的第3类的操作
非屏蔽双绞线( UTP )电缆。这被称为线路侧
界面。
在TC子层定义了线路编码,扰码,数据成帧
和同步。传递细胞首先加密,然后通过
通过4B5B编码器,并最终NRZI编码。在4B5B
编码器, 4位的半字节都经由查表转换成5位码元。
除了16个有效数据码元,一个17符号被用于
特殊的转义( X)的象征。这个符号有被物业
描述
该IDT77V107是IDT的产品家族中的一员支持
异步传输模式(ATM )的数据通信,并
联网。该IDT77V107实现为25.6物理层
Mbps的ATM ,连接串行链路铜( UTP 3类)到ATM
功能框图
TXLED
TXREF
TXADDR [4 :0]的
TXCLK
TXDATA 9
TxSOC
TXEN
TxClav
ALE
WR
RD
CS
AD [ 7:0]
INT
RESET
RXADDR [4 :0]的
RXCLK
RXDATA
RxSOC
RXEN
RxClav
RXREF
M1, M0
模式选择
LINE
司机
3细胞FIFO
SCRAMBLER
4B/5B
编码器
P / S
NRZI
的TxD +
TXD-
PRNG
8
效用
公共汽车
调节器
RESET
环回
LINE
RXVR
9
3细胞FIFO
解密器
5B/4B
解码器
S / P
DNRZI
CLK
REC
RXD +
RXD-
77V107
OSC
RXLED
5362 DRW 01
1 24
2001年集成设备技术有限公司
2001年7月3日
DSC 2分之5362
IDT77V107
唯一地确定,使得该位序列不能被复制
串联任意两个其他有效的符号。转义符号使用
incombination与第二符号以形成命令符号对。
两个命令符号对被定义为启动细胞的指标,并
1用作8kHz的定时标记。
在不存在的小区发送的,在TC将继续产生
有效码元所组成,然后通过线路发送。当一个
完整的细胞可用于传输时,TC发送了合
细胞 - 开始 - priate命令符号对紧接的随后
加扰和编码的53字节单元中。在TxREF引脚的下降沿
结果是,在发送流8kHz的定时标记的插入。
接收器PMD进行时钟和数据恢复。在TC
实现码元成帧(如下文所述) 。启动单元的指令
符号对和8kHz的时间符号对得到妥善处理,
与接收单元被放入接收FIFO 。
在电池侧,所述77V107连接到ATM层装置(诸如
如通过一个8位的乌托邦2级接口交换机核心或特区) 。
一个8位的复用功能的地址和数据总线,通过一个常规的控制
异步读/写信号交换,提供软件访问
众多的内部控制和状态寄存器。
额外的引脚允许插入的8kHz的时间和提取
标记,并提供接收和发射状态的LED指示。
自动同步和好
信号指示
该77V107采用了全新的接收机同步算法
使其能够达到4B5B符号帧上的任何有效数据流。这
是早期产品的改进可能上唯一的帧
逃逸符号,这仅发生在或8kHz的起始小区的( X8)定时
标记符号对。
ATM25收发器的传输总是有效4B5B符号,使
在77V107接收部分实现符号取景和正确indi-
美食接收信号状态,即使在没有ATM信元或为8kHz的
( X8)的定时标志物的接收数据流中。状态机MONI-
器接收到的符号并置"Good Signal"状态位时,
正在接收有效信号。 "Good Signal"为无效的
接收FIFO被禁用时,信号丢失。这有时
称为信号(LOS)丢失。
工作在51.2 Mbps的
除了运行在25.6 Mbps的标准速度,
77V107还规定,在51.2 Mbps运行。除
加倍比特率,操作的所有其他方面是相同的25.6
Mbps模式。 ATM论坛小区宽带等方面
不支持标准( AF- RBB- PHY - 0101.000 )为51.2 Mbps的。
率的选择由参考时钟的组合确定
频率( OSC引脚)和软件控制位。 OSC是32兆赫的
25.6 Mbps的线路速率,以及32或64 MHz的为51.2 Mbps的连接速率。
参见图15推荐线路磁性。磁为51.2
Mbps的操作有更高的带宽比磁性优化
25.6 Mbps的。
M1
VDD
NC
NC
NC
VDD
的TxD +
TXD-
GND
NC
NC
NC
AGND
AVDD
RXD +
RXD-
AVDD
AGND
AVDD
AGND
OSC
AVDD
AGND
M0
GND
RXREF
TXREF
TXLED
NC
VDD
TXDATA0
TXDATA1
TXDATA2
TXDATA3
TXDATA4
TXDATA5
TXDATA6
TXDATA7
TXADDR0
TXADDR1
TXADDR2
TXADDR3
TXADDR4
TXPARITY
TXEN
TxSOC
VDD
TxClav
GND
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
1
75
2
74
3
73
PIN 1 INDEX
4
72
5
71
6
70
7
69
8
68
9
67
10
66
11
65
12
IDT77V107
64
13
63
14
62
15
61
16
60
17
59
18
58
19
57
20
56
21
55
22
54
23
53
24
52
25
51
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
SE
DA
NC
NC
NC
NC
NC
RCO
VDD
AD7
AD6
AD5
AD4
GND
AD3
AD2
AD1
AD0
ALE
CS
RD
WR
RST
INT
NC
RXLED
GND
TXCLK
RXCLK
RXEN
RxClav
RxSOC
GND
RXADDR0
RXADDR1
RXADDR2
RXADDR3
RXADDR4
RXPARITY
RXDATA7
RXDATA6
RXDATA5
RXDATA4
VDD
RXDATA3
RXDATA2
RXDATA1
RXDATA0
RPLI
NC
GND
5362 DRW 02
图1引脚分配
2 24
2001年7月3日
IDT77V107
线路侧信号
信号名称
RXD + , RXD-
TXD + , TXD-
引脚数
85, 84
93, 92
I / O
In
OUT
信号说明
正和负接收差分输入对。
正负发射差分输出端对。
实用工具总线信号
信号名称
AD [ 7:0]
ALE
CS
RD
WR
引脚数
67, 66, 65, 64,
62, 61, 60, 59
58
57
56
55
I / O
信号说明
输入/输出工具总线地址/数据总线。地址输入被采样在ALE的下降沿。数据是这样的,当总线上输出
一个读被执行。输入数据进行采样,在完成写操作。
In
In
In
In
公用总线地址锁存使能。异步输入。在AD总线的地址被采样在ALE的下降沿。
ALE必须为低时, AD总线被用于数据。
公用总线异步芯片选择。 CS必须置读取或写入内部寄存器。它可以保持有效
在任何时候,如果需要的。
公用总线读使能。低电平有效的异步输入。锁存的地址后,读出被拉高执行
WR和RD断言和CS 。
公用总线写使能。低电平有效的异步输入。锁存地址后,写被拉高进行
RD ,将在AD总线上的数据,并声称WR和CS 。当WR或CS置为无效数据进行采样。
乌托邦总线信号
信号名称
RXADDR [4 :0]的
RxClav
引脚数
37, 36, 35, 34,
33
30
I / O
In
OUT
信号说明
乌托邦接收地址。地址轮询和选择一个乌托邦端口/ PHY 。
乌托邦接收小区可用。 “ 1”表示接收FIFO包含一个完整的接收单元。 “ 0”表示
它没有。 RXCLAV是高阻抗时RXADDR [ 4 : 0 ]不匹配的内部编程乌托邦
地址。
乌托邦接收时钟。这是一个自由运行的时钟输入。
乌托邦接收数据。当被选择的四个端口中的一个,所述77V107传输接收的信元到ATM装置
跨越这条总线。另请参阅RXPARITY 。
乌托邦接收使能。驱动由ATM设备,以表明其在整个的RXDATA总线接收数据的能力。
乌托邦接收数据奇偶校验。奇校验过RXDATA [ 7 : 0 ] 。
乌托邦接收小区的开始。置一致的数据为上RXDATA每个小区的第一个字。
乌托邦发送地址。地址轮询和选择一个乌托邦端口/ PHY 。
乌托邦发送单元提供。 “ 1”表示发送FIFO中有空间可用的至少一个完整的单元。
“ 0”表示没有。 TXCLAV为高阻抗时TXADDR [ 4:0]不匹配的内部亲
编程乌托邦地址。
乌托邦发送时钟。这是一个自由运行的时钟输入。
乌托邦发送数据。跨越这条总线的ATM设备转移细胞的77V107进行传输。另请参阅TXPAR-
性。
乌托邦发送使能。驱动由ATM设备,以表明它是整个TXDATA总线发送数据。
表1信号说明(第2第1部分)
RXCLK
RXDATA [7 :0]的
RXEN
RXPARITY
RxSOC
TXADDR [4 :0]的
TxClav
28
39, 40, 41, 42,
44, 45, 46, 47
29
38
31
19, 18, 17, 16,
15
24
In
OUT
In
OUT
OUT
In
OUT
TXCLK
TXDATA [7 :0]的
TXEN
27
In
14 ,13, 12 ,11,在
10, 9, 8, 7
21
In
3 24
2001年7月3日
IDT77V107
TXPARITY
20
In
乌托邦发送数据奇偶校验。跨TXDATA奇校验[ 7 : 0 ] 。奇偶校验检查和错误指示在中断
状态寄存器,在主控制寄存器使能。没有采取其他操作中的错误的情况下。配合高
或低,如果不使用。
乌托邦发送启动细胞。置一致的数据为上TXDATA每个小区的第一个字。
保留信号。这个输入必须连接到逻辑低。
中断。 INT为开漏输出,驱动为低电平,表示中断。一旦低, INT保持为低电平,直到中断
在适当的中断状态寄存器的状态被读取。中断源是通过中断屏蔽可编程
寄存器。
模式选择信号。这些输入端必须连接到逻辑低。
TTL线速率时钟源,由100ppm的振荡器驱动。 32 MHz时为25.6 Mbps的; 64兆赫为51.2 Mbps的。
恢复时钟输出。这是从接收部分中的比特时钟。
保留信号。此输出应该被允许自由浮动(未连接) 。
复位。低电平有效的异步输入复位所有控制逻辑,计数器和FIFO 。复位后必须进行
前部的正常操作电。
接收的LED驱动器。驱动为低电平OSC的223周期, RXSOC刚开始的时候一个很好的(非空和非误码)
接收单元。驱动8毫安高和低。
接收参考。低电平有效。 RXREF脉冲为低电平的时钟周期的一个可编程数时x_8命令
字节被接收。
保留信号。这个输入必须连接到逻辑低。
传输LED驱动器。变低了223次OSC ,用TXSOC开始的时候接收到传输的小区。
8毫安驱动电流高,低
发送参考。在TXREF的下降沿,一个X_8命令字节被插入到发送数据流。
典型的应用是WAN时机。
电源信号
信号名称
AGND
AVDD
GND
VDD
引脚数
77, 80, 82, 87
78, 81, 83, 86
1, 25, 26, 32,
50, 63, 91
6, 23, 43, 68,
94, 98
I / O
____
____
____
____
信号说明
模拟地。 AGND是接地船的模拟部分,其源更恒定的电流比数字
部分。
模拟电源。 AVDD电力提供给芯片的模拟部分,其绘制更加恒定电流
比的数字部分。 3.3 ± 0.3V
数字地。
数字电源。 3.3 ± 0.3V 。
TxSOC
DA
INT
22
75
53
In
In
OUT
M1, M0
OSC
RCO
RPLI
RST
RXLED
RXREF
SE
TXLED
TXREF
99, 100
79
69
48
54
51
2
76
4
3
In
In
OUT
OUT
In
OUT
OUT
In
OUT
In
表1信号说明( 2/2 )
4 24
2001年7月3日
IDT77V107
功能说明
传输会聚( TC )子层
介绍
在TC子层定义了线路编码,扰码,数据成帧
和同步。下一个交换机接口或Segmenta-控制
化和重组(SAR )单位, 25.6Mbps ATM PHY接受53-
字节ATM信元,加扰的数据,附加一个命令字节到第
始细胞的,和前transmis-编码整个53字节
锡永。这些数据转换确保信号是均匀地通过分布
整个频谱喊出。此外,串行化的位
流NRZI编码。 8kHz的定时同步脉冲可以被用于
同步通讯。
数据结构和框架
每个53字节的ATM信元的前面有一个命令字节。该字节
由逃逸符号后面是一个17编码的区别
符号。总之,这个字节构成的17可能的命令1
字节。三个命令字节被定义为:
1.
X_X
(读: “逃离”符号紧接着又是“逃离” ) :开始 -
的细胞与扰码器/解扰器复位。
X_4
( “逃离”其次是“ 4 ” ) :开始小区外无扰频器/
解扰器复位。
3.
X_8
( “逃离”后' 8' ) : 8kHz的时间标记。这
当8kHz的同步脉冲是命令字节,产生
检测,并具有优先于所有在线活动(数据或命令
个字节)。它被立即传送,当同步脉冲是
检测到。当这种情况发生的细胞在传输过程中,数据
转移被暂时中断的一个八位位组的边界,并且
X_8命令字节插入。这个条件是只允许
中断的,否则连续的转移。
下面是该细胞的结构和命令字节的使用的一个例子:
{ X_X } { 53字节的ATM信元} { X_4 } { 53字节的ATM信{ X_8 }细胞} ...
在上面的例子中,第一个ATM信元被冠以X_X起动
这同时重置发射机加扰器和电池指令字节
接收器 - 解密器的伪随机半字节发生器( PRNG)到其
初始状态。以下细胞示出的起动 - 的细胞的插入
命令而不加扰/解扰器复位。在该小区的变压器
使命,一个8kHz的定时同步脉冲触发插入X_8为8kHz的
定时标记命令字节。
2.
启动细胞
TxRef ( 8kHz的)
3细胞
4
SCRAMBLER
4
命令
字节
插入
乌托邦
接口
PHY -ATM
接口
控制,
HEC将军&
插入
RESET
4
SCRAMBLE
轻咬
PRNG
4
NEXT
4b/5b
编码
1
线路速率
时钟
NRZI
编码
TX +
TX -
5362 DRW 05
.
图2
TC发送原理框图
5 24
2001年7月3日
单一的ATM PHY为25.6和
51.2 Mbps的乌托邦2级
IDT77V107
功能列表
!
!
!
!
!
!
!
!
!
!
!
!
执行PHY ,传输汇聚( TC)和
的物理媒体相关( PMD )子层的功能
实体层
符合ATM论坛( AF- PHY - 040.000 )和ITU -T I.432.5
规格为25.6 Mbps的物理接口
也工作在51.2Mbps
8位的乌托邦2级接口
3芯发送&接收FIFO
接收器自动同步和良好的信号指示
支持UTP 3类物理介质
接口标准的磁性
低功耗CMOS
3.3V供电, 5V容限输入
100引脚TQFP封装( 14 ×14 MM)
商用和工业温度范围
层装置如特区或开关ASIC中。该IDT77V107还
工作在51.2 Mbps的,非常适合背板驱动应用
系统蒸发散。在77V107具有细胞上的8位的UTOPIA第2级接口
SIDE 。
该IDT77V107采用国家最先进的IDT的CMOS制造技
术,提供了集成度,性能和可靠性的最高水平
能力,与CMOS电路的低功耗特性。
77V107概述
在77V107是一个物理层接口芯片为25.6Mbps的ATM
通过ATM论坛的文档自动对焦phy-定义的网络通信
040.000和ITU -T I.432.5 。物理层被划分成物理
媒体相关子层( PMD)和传输会聚( TC )
子层。它是基于77V106 。
PMD子层包括用于所述发送器,接收器的功能
和时钟恢复在100米的第3类的操作
非屏蔽双绞线( UTP )电缆。这被称为线路侧
界面。
在TC子层定义了线路编码,扰码,数据成帧
和同步。传递细胞首先加密,然后通过
通过4B5B编码器,并最终NRZI编码。在4B5B
编码器, 4位的半字节都经由查表转换成5位码元。
除了16个有效数据码元,一个17符号被用于
特殊的转义( X)的象征。这个符号有被物业
描述
该IDT77V107是IDT的产品家族中的一员支持
异步传输模式(ATM )的数据通信,并
联网。该IDT77V107实现为25.6物理层
Mbps的ATM ,连接串行链路铜( UTP 3类)到ATM
功能框图
TXLED
TXREF
TXADDR [4 :0]的
TXCLK
TXDATA 9
TxSOC
TXEN
TxClav
ALE
WR
RD
CS
AD [ 7:0]
INT
RESET
RXADDR [4 :0]的
RXCLK
RXDATA
RxSOC
RXEN
RxClav
RXREF
M1, M0
模式选择
LINE
司机
3细胞FIFO
SCRAMBLER
4B/5B
编码器
P / S
NRZI
的TxD +
TXD-
PRNG
8
效用
公共汽车
调节器
RESET
环回
LINE
RXVR
9
3细胞FIFO
解密器
5B/4B
解码器
S / P
DNRZI
CLK
REC
RXD +
RXD-
77V107
OSC
RXLED
5362 DRW 01
1 24
2001年集成设备技术有限公司
2001年7月3日
DSC 2分之5362
IDT77V107
唯一地确定,使得该位序列不能被复制
串联任意两个其他有效的符号。转义符号使用
incombination与第二符号以形成命令符号对。
两个命令符号对被定义为启动细胞的指标,并
1用作8kHz的定时标记。
在不存在的小区发送的,在TC将继续产生
有效码元所组成,然后通过线路发送。当一个
完整的细胞可用于传输时,TC发送了合
细胞 - 开始 - priate命令符号对紧接的随后
加扰和编码的53字节单元中。在TxREF引脚的下降沿
结果是,在发送流8kHz的定时标记的插入。
接收器PMD进行时钟和数据恢复。在TC
实现码元成帧(如下文所述) 。启动单元的指令
符号对和8kHz的时间符号对得到妥善处理,
与接收单元被放入接收FIFO 。
在电池侧,所述77V107连接到ATM层装置(诸如
如通过一个8位的乌托邦2级接口交换机核心或特区) 。
一个8位的复用功能的地址和数据总线,通过一个常规的控制
异步读/写信号交换,提供软件访问
众多的内部控制和状态寄存器。
额外的引脚允许插入的8kHz的时间和提取
标记,并提供接收和发射状态的LED指示。
自动同步和好
信号指示
该77V107采用了全新的接收机同步算法
使其能够达到4B5B符号帧上的任何有效数据流。这
是早期产品的改进可能上唯一的帧
逃逸符号,这仅发生在或8kHz的起始小区的( X8)定时
标记符号对。
ATM25收发器的传输总是有效4B5B符号,使
在77V107接收部分实现符号取景和正确indi-
美食接收信号状态,即使在没有ATM信元或为8kHz的
( X8)的定时标志物的接收数据流中。状态机MONI-
器接收到的符号并置"Good Signal"状态位时,
正在接收有效信号。 "Good Signal"为无效的
接收FIFO被禁用时,信号丢失。这有时
称为信号(LOS)丢失。
工作在51.2 Mbps的
除了运行在25.6 Mbps的标准速度,
77V107还规定,在51.2 Mbps运行。除
加倍比特率,操作的所有其他方面是相同的25.6
Mbps模式。 ATM论坛小区宽带等方面
不支持标准( AF- RBB- PHY - 0101.000 )为51.2 Mbps的。
率的选择由参考时钟的组合确定
频率( OSC引脚)和软件控制位。 OSC是32兆赫的
25.6 Mbps的线路速率,以及32或64 MHz的为51.2 Mbps的连接速率。
参见图15推荐线路磁性。磁为51.2
Mbps的操作有更高的带宽比磁性优化
25.6 Mbps的。
M1
VDD
NC
NC
NC
VDD
的TxD +
TXD-
GND
NC
NC
NC
AGND
AVDD
RXD +
RXD-
AVDD
AGND
AVDD
AGND
OSC
AVDD
AGND
M0
GND
RXREF
TXREF
TXLED
NC
VDD
TXDATA0
TXDATA1
TXDATA2
TXDATA3
TXDATA4
TXDATA5
TXDATA6
TXDATA7
TXADDR0
TXADDR1
TXADDR2
TXADDR3
TXADDR4
TXPARITY
TXEN
TxSOC
VDD
TxClav
GND
100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76
1
75
2
74
3
73
PIN 1 INDEX
4
72
5
71
6
70
7
69
8
68
9
67
10
66
11
65
12
IDT77V107
64
13
63
14
62
15
61
16
60
17
59
18
58
19
57
20
56
21
55
22
54
23
53
24
52
25
51
26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50
SE
DA
NC
NC
NC
NC
NC
RCO
VDD
AD7
AD6
AD5
AD4
GND
AD3
AD2
AD1
AD0
ALE
CS
RD
WR
RST
INT
NC
RXLED
GND
TXCLK
RXCLK
RXEN
RxClav
RxSOC
GND
RXADDR0
RXADDR1
RXADDR2
RXADDR3
RXADDR4
RXPARITY
RXDATA7
RXDATA6
RXDATA5
RXDATA4
VDD
RXDATA3
RXDATA2
RXDATA1
RXDATA0
RPLI
NC
GND
5362 DRW 02
图1引脚分配
2 24
2001年7月3日
IDT77V107
线路侧信号
信号名称
RXD + , RXD-
TXD + , TXD-
引脚数
85, 84
93, 92
I / O
In
OUT
信号说明
正和负接收差分输入对。
正负发射差分输出端对。
实用工具总线信号
信号名称
AD [ 7:0]
ALE
CS
RD
WR
引脚数
67, 66, 65, 64,
62, 61, 60, 59
58
57
56
55
I / O
信号说明
输入/输出工具总线地址/数据总线。地址输入被采样在ALE的下降沿。数据是这样的,当总线上输出
一个读被执行。输入数据进行采样,在完成写操作。
In
In
In
In
公用总线地址锁存使能。异步输入。在AD总线的地址被采样在ALE的下降沿。
ALE必须为低时, AD总线被用于数据。
公用总线异步芯片选择。 CS必须置读取或写入内部寄存器。它可以保持有效
在任何时候,如果需要的。
公用总线读使能。低电平有效的异步输入。锁存的地址后,读出被拉高执行
WR和RD断言和CS 。
公用总线写使能。低电平有效的异步输入。锁存地址后,写被拉高进行
RD ,将在AD总线上的数据,并声称WR和CS 。当WR或CS置为无效数据进行采样。
乌托邦总线信号
信号名称
RXADDR [4 :0]的
RxClav
引脚数
37, 36, 35, 34,
33
30
I / O
In
OUT
信号说明
乌托邦接收地址。地址轮询和选择一个乌托邦端口/ PHY 。
乌托邦接收小区可用。 “ 1”表示接收FIFO包含一个完整的接收单元。 “ 0”表示
它没有。 RXCLAV是高阻抗时RXADDR [ 4 : 0 ]不匹配的内部编程乌托邦
地址。
乌托邦接收时钟。这是一个自由运行的时钟输入。
乌托邦接收数据。当被选择的四个端口中的一个,所述77V107传输接收的信元到ATM装置
跨越这条总线。另请参阅RXPARITY 。
乌托邦接收使能。驱动由ATM设备,以表明其在整个的RXDATA总线接收数据的能力。
乌托邦接收数据奇偶校验。奇校验过RXDATA [ 7 : 0 ] 。
乌托邦接收小区的开始。置一致的数据为上RXDATA每个小区的第一个字。
乌托邦发送地址。地址轮询和选择一个乌托邦端口/ PHY 。
乌托邦发送单元提供。 “ 1”表示发送FIFO中有空间可用的至少一个完整的单元。
“ 0”表示没有。 TXCLAV为高阻抗时TXADDR [ 4:0]不匹配的内部亲
编程乌托邦地址。
乌托邦发送时钟。这是一个自由运行的时钟输入。
乌托邦发送数据。跨越这条总线的ATM设备转移细胞的77V107进行传输。另请参阅TXPAR-
性。
乌托邦发送使能。驱动由ATM设备,以表明它是整个TXDATA总线发送数据。
表1信号说明(第2第1部分)
RXCLK
RXDATA [7 :0]的
RXEN
RXPARITY
RxSOC
TXADDR [4 :0]的
TxClav
28
39, 40, 41, 42,
44, 45, 46, 47
29
38
31
19, 18, 17, 16,
15
24
In
OUT
In
OUT
OUT
In
OUT
TXCLK
TXDATA [7 :0]的
TXEN
27
In
14 ,13, 12 ,11,在
10, 9, 8, 7
21
In
3 24
2001年7月3日
IDT77V107
TXPARITY
20
In
乌托邦发送数据奇偶校验。跨TXDATA奇校验[ 7 : 0 ] 。奇偶校验检查和错误指示在中断
状态寄存器,在主控制寄存器使能。没有采取其他操作中的错误的情况下。配合高
或低,如果不使用。
乌托邦发送启动细胞。置一致的数据为上TXDATA每个小区的第一个字。
保留信号。这个输入必须连接到逻辑低。
中断。 INT为开漏输出,驱动为低电平,表示中断。一旦低, INT保持为低电平,直到中断
在适当的中断状态寄存器的状态被读取。中断源是通过中断屏蔽可编程
寄存器。
模式选择信号。这些输入端必须连接到逻辑低。
TTL线速率时钟源,由100ppm的振荡器驱动。 32 MHz时为25.6 Mbps的; 64兆赫为51.2 Mbps的。
恢复时钟输出。这是从接收部分中的比特时钟。
保留信号。此输出应该被允许自由浮动(未连接) 。
复位。低电平有效的异步输入复位所有控制逻辑,计数器和FIFO 。复位后必须进行
前部的正常操作电。
接收的LED驱动器。驱动为低电平OSC的223周期, RXSOC刚开始的时候一个很好的(非空和非误码)
接收单元。驱动8毫安高和低。
接收参考。低电平有效。 RXREF脉冲为低电平的时钟周期的一个可编程数时x_8命令
字节被接收。
保留信号。这个输入必须连接到逻辑低。
传输LED驱动器。变低了223次OSC ,用TXSOC开始的时候接收到传输的小区。
8毫安驱动电流高,低
发送参考。在TXREF的下降沿,一个X_8命令字节被插入到发送数据流。
典型的应用是WAN时机。
电源信号
信号名称
AGND
AVDD
GND
VDD
引脚数
77, 80, 82, 87
78, 81, 83, 86
1, 25, 26, 32,
50, 63, 91
6, 23, 43, 68,
94, 98
I / O
____
____
____
____
信号说明
模拟地。 AGND是接地船的模拟部分,其源更恒定的电流比数字
部分。
模拟电源。 AVDD电力提供给芯片的模拟部分,其绘制更加恒定电流
比的数字部分。 3.3 ± 0.3V
数字地。
数字电源。 3.3 ± 0.3V 。
TxSOC
DA
INT
22
75
53
In
In
OUT
M1, M0
OSC
RCO
RPLI
RST
RXLED
RXREF
SE
TXLED
TXREF
99, 100
79
69
48
54
51
2
76
4
3
In
In
OUT
OUT
In
OUT
OUT
In
OUT
In
表1信号说明( 2/2 )
4 24
2001年7月3日
IDT77V107
功能说明
传输会聚( TC )子层
介绍
在TC子层定义了线路编码,扰码,数据成帧
和同步。下一个交换机接口或Segmenta-控制
化和重组(SAR )单位, 25.6Mbps ATM PHY接受53-
字节ATM信元,加扰的数据,附加一个命令字节到第
始细胞的,和前transmis-编码整个53字节
锡永。这些数据转换确保信号是均匀地通过分布
整个频谱喊出。此外,串行化的位
流NRZI编码。 8kHz的定时同步脉冲可以被用于
同步通讯。
数据结构和框架
每个53字节的ATM信元的前面有一个命令字节。该字节
由逃逸符号后面是一个17编码的区别
符号。总之,这个字节构成的17可能的命令1
字节。三个命令字节被定义为:
1.
X_X
(读: “逃离”符号紧接着又是“逃离” ) :开始 -
的细胞与扰码器/解扰器复位。
X_4
( “逃离”其次是“ 4 ” ) :开始小区外无扰频器/
解扰器复位。
3.
X_8
( “逃离”后' 8' ) : 8kHz的时间标记。这
当8kHz的同步脉冲是命令字节,产生
检测,并具有优先于所有在线活动(数据或命令
个字节)。它被立即传送,当同步脉冲是
检测到。当这种情况发生的细胞在传输过程中,数据
转移被暂时中断的一个八位位组的边界,并且
X_8命令字节插入。这个条件是只允许
中断的,否则连续的转移。
下面是该细胞的结构和命令字节的使用的一个例子:
{ X_X } { 53字节的ATM信元} { X_4 } { 53字节的ATM信{ X_8 }细胞} ...
在上面的例子中,第一个ATM信元被冠以X_X起动
这同时重置发射机加扰器和电池指令字节
接收器 - 解密器的伪随机半字节发生器( PRNG)到其
初始状态。以下细胞示出的起动 - 的细胞的插入
命令而不加扰/解扰器复位。在该小区的变压器
使命,一个8kHz的定时同步脉冲触发插入X_8为8kHz的
定时标记命令字节。
2.
启动细胞
TxRef ( 8kHz的)
3细胞
4
SCRAMBLER
4
命令
字节
插入
乌托邦
接口
PHY -ATM
接口
控制,
HEC将军&
插入
RESET
4
SCRAMBLE
轻咬
PRNG
4
NEXT
4b/5b
编码
1
线路速率
时钟
NRZI
编码
TX +
TX -
5362 DRW 05
.
图2
TC发送原理框图
5 24
2001年7月3日