155 Mbps的ATM SAR控制器
与ABR支持基于PCI的
网络应用
IDT77252
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
x
全双工分段和重组( SAR)在155
Mbps的"wire - speed" ( 310 Mbps的聚合速度)
与ATM网络的工作频率高达155.52 Mbps的
独立的控制器:嵌入式处理器不需要
执行ATM层协议功能
支持AAL5 , AAL3 / 4 , AAL0和原材料单元格格式
支持恒定比特率( CBR ) ,可变比特率( VBR ) ,
和未分配的比特率( UBR )和可用比特率
( ABR )服务类
分段和重组CS- PDU的到主机内存
高达16K打开的连接传输
高达16K同时接收连接
ABR , VBR ,每个VC超时UBR可选
自动填充AAL5
四缓冲池独立或连锁的重组
支持任何缓冲区对齐条件
空闲缓冲区队列映射到PCI内存空间
Rx FIFO的大小(可配置为1024字节)
可配置的发送FIFO深度为减少延迟
支持大端和小端数据传输
裸细胞禁用选项在发送
NAND测试模式
RM细胞处理
乌托邦等级1接口PHY
实用总线接口PHY管理
x
串行EEPROM接口
x
EPROM接口
x
PCI 2.1兼容
x
UNI 3.1 , TM 4.0标准
x
符合PCI总线电源管理和接口
规范修订版1.1
x
引脚兼容IDT 77211特区
x
商用和工业温度范围
x
208引脚PQFP封装( 28× 28毫米)
x
软件驱动程序:
- SARWIN 2演示程序
- NDIS驱动程序
- Vx的作品(第三方)
- Linux的(第三方)
该IDT77252 NICStAR
是IDT的产品家族的成员
异步传输模式(ATM )网络。在ABR特区执行
无论是ATM适配层( AAL )分段与重组
(SAR)的功能和ATM层协议功能。
基于网络接口卡( NIC )或互联网络产品
在ABR特区使用主机的内存,而不是本地存储器,以reas-
桑布勒收敛子层协议数据单元( CS- PDU)的自
从网络接收的ATM信元的有效载荷。在发送时,如CS-
PDU的准备就绪,他们排队在主机内存和分段
16K ×32至512K ×32
SRAM
PCI总线
8
EPROM
32
接收UTOPIA总线
PCI接口
8
33MHZ
32
IDT77252
155Mbps
PCI ATM
ABR特区
155Mbps
PHY
2
2
TX UTOPIA总线
8
实用巴士
8
80.0MHZ OSC 。
EEPROM
4057 DRW 01
1 17
2001年集成设备技术有限公司
2001年3月26日
DSC八分之四千○五十七
IDT77252
由ABR特区成ATM信元净荷。从此,在ABR特区随后创建它们通过网络发送的完整的53字节ATM信元。该
ABR特区的片上PCI总线主站接口提供了高效,低配的主机系统延迟DMA传输,而其UTOPIA接口提供
直接连接到25.6 Mbps的使用155 Mbps的ATM网络PHY组件。
该IDT77252采用国家最先进的CMOS工艺制造,提供集成度,性能和可靠性的最高水平,与
CMOS的低功耗特性。
TRANSM它
ONTROL
Tx
ü托邦
接口
8
/
的T x ü托邦
公共汽车
32
S R A M IN T E FA CE
/
SRAM
公共汽车
PCI总线
.
32
/
PCI
接口
Rx
ü托邦
接口
8
接受
ONTROL
8
/
X U托邦
公共汽车
/
Utility处理
EE PRO M O对ü牛逼
E E P R 0 M IN
4057 DRW 02
VCC
AD(31)
AD(30)
AD(29)
AD(28)
AD(27)
AD(26)
GND
GND
AD(25)
AD(24)
C/BE(3)
IDSEL
AD(23)
AD(22)
GND
GND
AD(21)
VCC
AD(20)
AD(19)
AD(18)
AD(17)
AD(16)
GND
GND
C/BE(2)
VCC
FRAME
IRDY
TRDY
DEVSEL
停止
GND
GND
INTA
VCC
PERR
SERR
PAR
C/BE(1)
AD(15)
GND
GND
AD(14)
AD(13)
AD(12)
AD(11)
AD(10)
AD(9)
AD(8)
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
208 2 2 2 2 2 2 2 2 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
000000009999999999888888888877777777776666666666555
7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0 9 8 7 6 5 4 3 2 1 0 9 8 7156
155
指数
154
153
152
151
150
149
148
147
146
145
144
143
142
141
140
139
138
137
136
IDT77252特区控制器
135
与ABR支持
134
133
208引脚PQFP
132
引脚
131
130
PU-208
129
DUI-208
128
127
126
请参阅PSC- 4053的
125
124
详细的方案图纸
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
1 1 1 1 1 106
5 5 5 5 5 5 5 6 6 6 6 6 6 6 6 6 6 7 7 7 7 7 7 7 7 7 7 8 8 8 8 8 8 8 8 8 8 9 9 9 9 9 9 9 9 9 9 0 0 0 0 0 105
34567 890 123 456789 012 345 678901234 56789 012345 67890 1234
VCC
GND
C/BE(0)
AD(7)
VCC
AD(6)
AD(5)
AD(4)
GND
SR_A17
AD(3)
AD(2)
AD(1)
AD(0)
GND
SR_A15
sr_we
SR_A13
SR_A8
SR_A9
SR_A11
SR_OE
SR_A10
SR_CS
SR_A16
GND
SR_A14
VCC
SR_A12
SR_A7
SR_A6
SR_A5
SR_A4
SR_A3
SR_A2
SR_A1
SR_A0
SR_A18
GND
SR_I/O(0)
SR_I/O(1)
SR_I/O(2)
SR_I/O(3)
SR_I/O(4)
SR_I/O(5)
GND
SR_I/O(6)
SR_I/O(7)
SR_I/O(8)
SR_I/O(9)
SR_I/O(10)
GND
GND
VCC
REQ
GNT
CLK
RST
GND
NAND_En
GND
GND
CLK_OUT
VCC
VCC
ADD18_17_EN
GND
NAND_OUT
GND
TXPARITY
PHY_CLK
RXCLK
GND
RXEMPTY / RxCLAV
RXENB
RxSOC
RXDATA(7)
RXDATA(6)
RXDATA(5)
RXDATA(4)
GND
RXDATA(3)
RXDATA(2)
RXDATA(1)
RXDATA(0)
GND
TXCLK
TXFULL / TxCLAV
TXENB
TxSOC
GND
TXDATA(7)
TXDATA(6)
VCC
TXDATA(5)
TXDATA(4)
GND
TXDATA(3)
TXDATA(2)
TXDATA(1)
TXDATA(0)
UTL_CS(1)
UTL_CS(0)
VCC
GND
PHY_INT
PHY_RST
UTL_ALE
UTL_RD
UTL_WR
GND
UTL_AD(7)
UTL_AD(6)
UTL_AD(5)
UTL_AD(4)
VCC
UTL_AD(3)
GND
UTL_AD(2)
UTL_AD(1)
UTL_AD(0)
VCC
SAR_CLK
GND
EEDO
EEDI
EESCLK
EECS
VCC
E_CE
SR_I/O(31)
SR_I/O(30)
SR_I/O(29)
GND
SR_I/O(28)
SR_I/O(27)
SR_I/O(26)
SR_I/O(25)
SR_I/O(24)
VCC
SR_I/O(23)
GND
SR_I/O(22)
SR_I/O(21)
SR_I/O(20)
SR_I/O(19)
SR_I/O(18)
SR_I/O(17)
GND
SR_I/O(16)
SR_I/O(15)
SR_I/O(14)
SR_I/O(13)
SR_I/O(12)
SR_I/O(11)
VCC
4057 DRW 03
2 17
2001年3月26日
IDT77252
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
AD(23)
AD(22)
GND
GND
AD(21)
V
CC
AD(20)
AD(19)
AD(18)
AD(17)
AD(16)
GND
GND
C/BE(2)
V
CC
FRAME
IRDY
TRDY
DEVSEL
停止
GND
GND
INTA
V
CC
PERR
SERR
PAR
C/BE(1)
AD(15)
GND
GND
AD(14)
AD(13)
AD(12)
AD(11)
AD(10)
AD(9)
AD(8)
GND
I / O
I / O
I
I
I / O
I
I / O
I / O
I / O
I / O
I / O
I
I
I / O
I
I / O
I / O
I / O
I / O
I / O
I
I
O
I
I / O
O
I / O
I / O
I / O
I
I
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I
PCI
PCI
动力
动力
PCI
动力
PCI
PCI
PCI
PCI
PCI
动力
动力
PCI
动力
PCI
PCI
PCI
PCI
PCI
动力
动力
PCI
动力
PCI
PCI
PCI
PCI
PCI
动力
动力
PCI
PCI
PCI
PCI
PCI
PCI
PCI
动力
周期框架
引发就绪
目标就绪
总线命令
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
目标指示地址译码
目标要求师傅停车
"interrupt" "A" "request"
数据奇偶校验错误
系统错误
奇偶校验(用于AD [ 0时31分]和C / BE [0: 3])的
总线命令
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
地址/数据线
4 17
2001年3月26日